एमिटर-युग्मित तर्क

From Vigyanwiki
Revision as of 20:51, 2 November 2022 by alpha>Pratibha
1972 का मोटोरोला ईसीएल 10,000 बेसिक गेट परिपथ चित्र।[1] ध्यान दें कि कैसे Q5 और Q6 उत्सर्जक आउटपुट के साथ युग्मित होते हैं।

इलेक्ट्रॉनिक्स में, एमिटर-युग्मित तर्क (ईसीएल) एक उच्च गति एकीकृत परिपथ, द्विध्रुवी ट्रांजिस्टर तर्क परिवार है। ईसीएल द्विध्रुवी जंक्शन ट्रांजिस्टर #ऑपरेशन के क्षेत्र (पूरी तरह से) ऑपरेशन के क्षेत्र और इसके धीमे टर्न-ऑफ व्यवहार से बचने के लिए सिंगल-एंडेड इनपुट और सीमित एमिटर करंट के साथ ओवरड्रिवेन बाइपोलर जंक्शन ट्रांजिस्टर (बीजेटी) डिफरेंशियल एम्पलीफायर का उपयोग करता है।[2]जैसा कि एमिटर-युग्मित जोड़ी के दो सिरों के बीच विद्युत् चलता है, ईसीएल को कभी-कभी करंट-स्टीयरिंग तर्क (सीएसएल) ,[3]वर्तमान-मोड तर्क (सीएमएल)[4]या करंट-स्विच एमिटर-फॉलोअर (सीएसईएफ) तर्क कहा जाता है।[5]

ईसीएल में, ट्रांजिस्टर कभी भी संतृप्ति परिस्तिथ में नहीं होते हैं, इनपुट/आउटपुट वोल्टेज में छोटा स्विंग (0.8 V) होता है, इनपुट प्रतिबाधा अधिक होती है और आउटपुट प्रतिबाधा कम होती है। नतीजतन, ट्रांजिस्टर जल्दी से परिस्थितियां बदलते हैं, गेट में देरी कम होती है, और फैनआउट क्षमता अधिक होती है।[6] इसके अलावा, अंतर एम्पलीफायरों का अनिवार्य रूप से निरंतर वर्तमान ड्रॉ आपूर्ति-लाइन अधिष्ठापन और समाई के कारण देरी और गड़बड़ियों को कम करता है, और पूरक आउटपुट इन्वर्टर गिनती को कम करके पूरे परिपथ के प्रसार समय को कम करता है।

ईसीएल का प्रमुख नुकसान यह है कि प्रत्येक गेट लगातार विद्युत् खींचता है, जिसका अर्थ है कि इसे अन्य लॉजिक परिवारों की तुलना में काफी अधिक शक्ति की आवश्यकता होती है (और नष्ट हो जाती है), खासकर मौन अवस्था में ।

क्षेत्र-प्रभाव ट्रांजिस्टर से बने उत्सर्जक-युग्मित तर्क के समतुल्य को स्रोत-युग्मित तर्क (एससीएफएल) कहा जाता है।[7]

ईसीएल की एक भिन्नता जिसमें सभी सिग्नल पथ और गेट इनपुट भिन्न हैं, अंतर वर्तमान स्विच (डीसीएस) तर्क के रूप में जाना जाता है।[8]

इतिहास

योरके का वर्तमान स्विच (लगभग 1955)[9]

ईसीएल का आविष्कार अगस्त 1956 में आईबीएम में हंनों यस. योरके द्वारा किया गया था।[10][11] मूल रूप से इसे वर्तमान-स्टीयरिंग तर्क कहा जाता है, इसका उपयोग स्ट्रेच, आईबीएम 7090 और आईबीएम 7090 कंप्यूटरों में किया गया था।[9] तर्क को करंट-मोड परिपथ भी कहा जाता था।[12] इसका उपयोग आईबीएम 360/91 में एएसएलटी परिपथ बनाने के लिए भी किया गया था।[13][14][15]

योरके का वर्तमान स्विच एक डिफरेंशियल एम्पलीफायर था जिसका इनपुट लॉजिक स्तर आउटपुट लॉजिक स्तरों से भिन्न था। " करंट मोड ऑपरेशन में, हालांकि, आउटपुट सिग्नल में वोल्टेज स्तर होते हैं जो इनपुट संदर्भ स्तर से अलग संदर्भ स्तर के आस पास बदलता है।"[16] योरके के डिजाइन में, दो तर्क संदर्भ स्तरों में 3 वोल्ट का अंतर था। नतीजतन, दो पूरक संस्करणों का उपयोग किया गया: एक एनपीएन संस्करण और दूसरा पीएनपी संस्करण। एनपीएन आउटपुट पीएनपी इनपुट चला सकता है, और इसके विपरीत भी संभव है। " नुकसान यह है कि कई अलग अलग विद्युत् आपूर्ति वोल्टेज की आवश्यकता होती है, और पीएनपी और एनपीएन दोनों ट्रांजिस्टर की आवश्यकता होती है।[9]

एनपीएन और पीएनपी के अलटरनेट चरणों के बजाय, एक अन्य युग्मन विधि ने ज़ेनर डायोड और प्रतिरोधों को आउटपुट लॉजिक स्तरों को इनपुट लॉजिक स्तरों के समान स्थानांतरित करने के लिए नियोजित किया।[17]

1960 के दशक की शुरुआत में, ईसीएल परिपथ को अखंड एकीकृत परिपथ पर लागू किया गया था और इसमें लॉजिक करने के लिए एक डिफरेंशियल-एम्पलीफायर इनपुट स्टेज शामिल था और इसके बाद आउटपुट ड्राइव करने और आउटपुट वोल्टेज को शिफ्ट करने के लिए एक एमिटर-फॉलोअर स्टेज था, ताकि वे इनपुट के साथ संगत हो सकें। एमिटर-फॉलोअर आउटपुट चरणों का उपयोग वायर्ड-ओर तर्क करने के लिए भी किया जा सकता है।

मोटोरोला ने 1962 में अपनी पहली डिजिटल मोनोलिथिक इंटीग्रेटेड परिपथ लाइन, एमईसीएल I की शुरुआत की।[18] मोटोरोला ने 1966 में एमईसीएल II, 1968 में एमईसीएल III के साथ 1-नैनोसेकंड गेट प्रसार समय और 300 मेगाहर्ट्ज फ्लिप-फ्लॉप टॉगल दरों और 1971 में 10,000 श्रृंखला (कम बिजली की खपत और नियंत्रित बढ़त गति के साथ) के साथ कई बेहतर श्रृंखला विकसित की।[19]एमईसीएल 10H परिवार को 1981 में पेश किया गया था।[20]फेयरचाइल्ड ने F100K परिवार की शुरुआत की।[when?]

ईसीएलinपीएस (पिकोसेकंड में ईसीएल) परिवार को 1987 में पेश किया गया था।[21] ईसीएलinपीएस में 500 पीएस सिंगल-गेट विलंब और 1.1 गीगाहर्ट्ज़ फ्लिप-फ्लॉप टॉगल आवृत्ति है।[22] ईसीएलinपीएस परिवार के हिस्से कई स्रोतों से उपलब्ध हैं, जिनमें एरिज़ोना माइक्रोटेक, माइक्रोल, नेशनल सेमीकंडक्टर और ऑन सेमीकंडक्टर शामिल हैं।[23]

ईसीएल की उच्च बिजली खपत का मतलब है कि इसका उपयोग मुख्य रूप से तब किया गया है जब उच्च गति महत्वपूर्ण आवश्यकता है। पुराने हाई-एंड मेनफ्रेम कंप्यूटर, जैसे कि आईबीएम ईएस/9000 परिवार|एंटरप्राइज सिस्टम/आईबीएम के ईएसए/390 कंप्यूटर परिवार के 9000 सदस्य, ईसीएल का उपयोग करते हैं,[24] क्रे-1 के रूप में;[25] और पहली पीढ़ी के अमदाह्ल  कारपोरेशन मेनफ्रेम। (वर्तमान आईबीएम मेनफ्रेम सीएमओएस का उपयोग करते हैं।[26]) 1975 की शुरुआत में, डिजिटल उपकरण निगम के उच्चतम प्रदर्शन प्रोसेसर सभी मल्टी-चिप ईसीएल सीपीयू पर आधारित थे - ईसीएल पीडीपी-10 से ईसीएल वैक्स 8000 और अंत में वैक्स 9000 के माध्यम से। 1991 तक, सीएमओएस एनवीएक्स लॉन्च किया गया था जो तुलनीय प्रदर्शन की पेशकश करता था। 25 गुना कम लागत और काफी कम बिजली की खपत के बावजूद वैक्स 9000 तक।[27] R6000 कंप्यूटर भी ईसीएल का उपयोग करते थे। इनमें से कुछ कंप्यूटर डिज़ाइनों में ईसीएल गेट एरेज़ का उपयोग किया गया था।

कार्यान्वयन

[[Image:ईसीएल structure 1000.jpg|right|thumb|350px|चित्र मोटोरोला के एमईसीएल पर आधारित एक विशिष्ट ईसीएल परिपथ आरेख का प्रतिनिधित्व करता है। इस योजनाबद्ध में, ट्रांजिस्टर T5′ पिछले ईसीएल गेट के आउटपुट ट्रांजिस्टर का प्रतिनिधित्व करता है जो एक OR/NOR गेट के इनपुट ट्रांजिस्टर T1 को एक लॉजिक सिग्नल प्रदान करता है जिसका अन्य इनपुट T2 पर है और इसमें Y और आउटपुट हैं। Y. Additional pictures illustrate the circuit operation by visualizing the voltage relief and current topology at [[:Image:ईसीएल logical0 1000.jpg|कम इनपुट वोल्टेज (logical "0"), [[:Image:ईसीएल transition 1000.jpg|संक्रमण के दौरान and at उच्च इनपुट वोल्टेज (तार्किक 1)। ईसीएल एक एमिटर-कपल्ड (डिफरेंशियल एम्पलीफायर#लॉन्ग-टेल्ड पेयर|लॉन्ग-टेल्ड) पेयर पर आधारित है, जो दाईं ओर की आकृति में लाल रंग में छायांकित है। जोड़ी के बाएं आधे हिस्से (छायांकित पीले) में दो समानांतर-जुड़े इनपुट ट्रांजिस्टर T1 और T2 (एक अनुकरणीय दो-इनपुट गेट माना जाता है) होते हैं जो NOR तर्क को लागू करते हैं। सही ट्रांजिस्टर T3 का आधार वोल्टेज एक संदर्भ वोल्टेज स्रोत, छायांकित हल्के हरे रंग द्वारा तय किया जाता है: डायोड थर्मल मुआवजे (R1, R2, D1 और D2) के साथ वोल्टेज विभक्त और कभी-कभी एक बफरिंग एमिटर अनुयायी (चित्र पर नहीं दिखाया गया है) ); इस प्रकार एमिटर वोल्टेज अपेक्षाकृत स्थिर रखा जाता है। नतीजतन, आम उत्सर्जक रोकनेवाला RE लगभग एक वर्तमान स्रोत के रूप में कार्य करता है। कलेक्टर लोड रेसिस्टर्स R . पर आउटपुट वोल्टेजC1 और आरC3 एमिटर फॉलोअर्स T4 और T5 (छायांकित नीला) द्वारा इनवर्टिंग और नॉन-इनवर्टिंग आउटपुट में स्थानांतरित और बफर किए जाते हैं। आउटपुट एमिटर रेसिस्टर्स RE4 और आरE5 ईसीएल के सभी संस्करणों में मौजूद नहीं है। कुछ मामलों में इनपुट ट्रांजिस्टर के आधारों के बीच जुड़े 50 Ω लाइन टर्मिनेशन रेसिस्टर्स और −2 V एमिटर रेसिस्टर्स के रूप में कार्य करते हैं।[28]


ऑपरेशन

ईसीएल परिपथ ऑपरेशन को इस धारणा के साथ नीचे माना जाता है कि इनपुट वोल्टेज टी 1 बेस पर लागू होता है, जबकि टी 2 इनपुट अप्रयुक्त होता है या लॉजिकल 0 लागू होता है।

[[:Image:ईसीएल transition 1000.jpg|संक्रमण के दौरान, परिपथ का मूल - एमिटर-युग्मित जोड़ी (T1 और T3) - सिंगल-एंडेड इनपुट के साथ डिफरेंशियल एम्पलीफायर के रूप में कार्य करता है। लॉन्ग-टेल करंट सोर्स (R .)E) जोड़ी के दोनों पैरों से बहने वाली कुल धारा को सेट करता है। इनपुट वोल्टेज ट्रांजिस्टर के माध्यम से बहने वाले प्रवाह को दो पैरों के बीच साझा करके नियंत्रित करता है, स्विचिंग पॉइंट के नजदीक न होने पर इसे एक तरफ स्टीयरिंग करता है। लाभ अंतिम राज्यों की तुलना में अधिक है (नीचे देखें) और परिपथ जल्दी से स्विच हो जाता है।

[[:Image:ईसीएल logical0 1000.jpg|कम इनपुट वोल्टेज पर (logical "0") or [[:Image:ईसीएल logical1 1000.jpg|उच्च इनपुट वोल्टेज (तार्किक 1 ) पर डिफरेंशियल एम्पलीफायर ओवरड्रिवन है। ट्रांजिस्टर (T1 या T3) कटऑफ है और दूसरा (T3 या T1) सक्रिय रेखीय क्षेत्र में है जो एक सामान्य उत्सर्जक के रूप में कार्य कर रहा है # एमिटर डिजनरेशन | एमिटर डिजनरेशन के साथ कॉमन-एमिटर चरण जो अन्य कटऑफ ट्रांजिस्टर को भूखा रखते हुए सभी करंट लेता है।
सक्रिय ट्रांजिस्टर अपेक्षाकृत उच्च उत्सर्जक प्रतिरोध R . से भरा हुआ हैE जो एक महत्वपूर्ण नकारात्मक प्रतिक्रिया (उत्सर्जक अध: पतन) का परिचय देता है। सक्रिय ट्रांजिस्टर की संतृप्ति को रोकने के लिए ताकि संतृप्ति से पुनर्प्राप्ति को धीमा करने वाला प्रसार समय तर्क विलंब में शामिल न हो,[2]एमिटर और कलेक्टर प्रतिरोधों को इस तरह चुना जाता है कि अधिकतम इनपुट वोल्टेज पर ट्रांजिस्टर के पार कुछ वोल्टेज बचा हो। अवशिष्ट लाभ कम है (K = RC/आरE< 1)। परिपथ इनपुट वोल्टेज भिन्नताओं के प्रति असंवेदनशील है और ट्रांजिस्टर सक्रिय रैखिक क्षेत्र में मजबूती से रहता है। श्रृंखला नकारात्मक प्रतिक्रिया के कारण इनपुट प्रतिरोध अधिक है।
कटऑफ ट्रांजिस्टर अपने इनपुट और आउटपुट के बीच संबंध को तोड़ देता है। नतीजतन, इसका इनपुट वोल्टेज आउटपुट वोल्टेज को प्रभावित नहीं करता है। बेस-एमिटर जंक्शन कटऑफ होने के बाद से इनपुट प्रतिरोध फिर से अधिक है।

लक्षण

ईसीएल परिवार की अन्य उल्लेखनीय विशेषताओं में यह तथ्य शामिल है कि बड़ी वर्तमान आवश्यकता लगभग स्थिर है, और परिपथ की स्थिति पर महत्वपूर्ण रूप से निर्भर नहीं है। इसका मतलब यह है कि ईसीएल परिपथ अन्य लॉजिक प्रकारों के विपरीत अपेक्षाकृत कम बिजली का शोर उत्पन्न करते हैं, जो कि मौन की तुलना में स्विच करते समय अधिक करंट खींचते हैं। क्रिप्टोग्राफिक अनुप्रयोगों में, ईसीएल परिपथ भी साइड चैनल हमलों जैसे कि अंतर शक्ति विश्लेषण के लिए कम संवेदनशील होते हैं।[citation needed] इस व्यवस्था के लिए प्रसार विलंब एक नैनोसेकंड से कम हो सकता है, जिसमें आईसी पैकेज के चालू और बंद होने वाले सिग्नल की देरी भी शामिल है। कुछ प्रकार का ईसीएल हमेशा सबसे तेज तर्क परिवार रहा है।[29][30] विकिरण सख्त : जबकि सामान्य वाणिज्यिक-ग्रेड चिप्स 100 ग्रे (इकाई) (10 क्रैड) का सामना कर सकते हैं, कई ईसीएल डिवाइस 100,000 ग्रे (10 मरद) के बाद चालू होते हैं।[31]


बिजली की आपूर्ति और तर्क स्तर

ईसीएल परिपथ आमतौर पर नकारात्मक बिजली की आपूर्ति के साथ काम करते हैं (आपूर्ति का सकारात्मक अंत जमीन से जुड़ा होता है)। अन्य तर्क परिवार बिजली आपूर्ति के नकारात्मक अंत को आधार बनाते हैं। यह मुख्य रूप से तर्क स्तरों पर बिजली आपूर्ति भिन्नताओं के प्रभाव को कम करने के लिए किया जाता है। ईसीएल वी . पर शोर के प्रति अधिक संवेदनशील हैCC और V . पर शोर के प्रति अपेक्षाकृत प्रतिरक्षित हैEE.[32] चूंकि सिस्टम में ग्राउंड सबसे स्थिर वोल्टेज होना चाहिए, इसलिए ईसीएल को सकारात्मक जमीन के साथ निर्दिष्ट किया जाता है। इस संबंध में, जब आपूर्ति वोल्टेज बदलता है, तो कलेक्टर प्रतिरोधों में वोल्टेज थोड़ा बदल जाता है (एमिटर निरंतर चालू स्रोत के मामले में, वे बिल्कुल भी नहीं बदलते हैं)। चूंकि संग्राहक प्रतिरोधक जमीन से मजबूती से बंधे होते हैं, आउटपुट वोल्टेज थोड़ा (या बिल्कुल नहीं) चलते हैं। यदि बिजली की आपूर्ति के नकारात्मक छोर को जमीन पर रखा गया था, तो कलेक्टर प्रतिरोधों को सकारात्मक रेल से जोड़ा जाएगा। जैसे ही कलेक्टर प्रतिरोधों में निरंतर वोल्टेज गिरता है, थोड़ा (या बिल्कुल नहीं) बदलता है, आउटपुट वोल्टेज आपूर्ति वोल्टेज भिन्नताओं का पालन करते हैं और दो परिपथ भाग निरंतर वर्तमान स्तर शिफ्टर्स के रूप में कार्य करते हैं। इस मामले में, वोल्टेज विभक्त R1-R2 कुछ हद तक वोल्टेज भिन्नता की भरपाई करता है। सकारात्मक बिजली आपूर्ति का एक और नुकसान है - उच्च निरंतर वोल्टेज (+3.9 वी) की पृष्ठभूमि के खिलाफ आउटपुट वोल्टेज थोड़ा (± 0.4 वी) भिन्न होगा। नकारात्मक बिजली आपूर्ति का उपयोग करने का एक अन्य कारण आउटपुट ट्रांजिस्टर को आउटपुट और ग्राउंड के बीच विकसित होने वाले आकस्मिक शॉर्ट परिपथ से सुरक्षा है[33] (लेकिन आउटपुट नकारात्मक रेल के साथ शॉर्ट परिपथ से सुरक्षित नहीं हैं)।

आपूर्ति वोल्टेज का मान चुना जाता है ताकि क्षतिपूर्ति डायोड डी 1 और डी 2 के माध्यम से पर्याप्त धारा प्रवाहित हो और आम एमिटर रेसिस्टर आर में वोल्टेज गिर जाएE पर्याप्त है।

खुले बाजार में उपलब्ध ईसीएल परिपथ आमतौर पर अन्य परिवारों के साथ असंगत तर्क स्तरों के साथ संचालित होते हैं। इसका मतलब था कि ईसीएल और अन्य तर्क परिवारों के बीच अंतःक्रिया, जैसे कि लोकप्रिय ट्रांजिस्टर-ट्रांजिस्टर तर्क परिवार, को अतिरिक्त इंटरफ़ेस परिपथ की आवश्यकता होती है। तथ्य यह है कि उच्च और निम्न तर्क स्तर अपेक्षाकृत करीब हैं, इसका मतलब है कि ईसीएल छोटे शोर मार्जिन से ग्रस्त है, जो परेशानी भरा हो सकता है।

कम से कम एक निर्माता, आईबीएम ने निर्माता के अपने उत्पादों में उपयोग के लिए ईसीएल परिपथ बनाए। बिजली आपूर्ति खुले बाजार में इस्तेमाल होने वाली बिजली से काफी अलग थी।[24]


पीईसीएल

सकारात्मक एमिटर-युग्मित तर्क, जिसे छद्म-ईसीएल भी कहा जाता है, (पीईसीएल) नकारात्मक 5.2 वी आपूर्ति के बजाय सकारात्मक 5 वी आपूर्ति का उपयोग करके ईसीएल का एक और विकास है।[34] लो-वोल्टेज पॉजिटिव एमिटर-कपल्ड लॉजिक (LVPईसीएल) Pईसीएल का पावर-ऑप्टिमाइज़्ड वर्जन है, जो 5 V सप्लाई के बजाय पॉजिटिव 3.3 V का उपयोग करता है। Pईसीएल और LVPईसीएल डिफरेंशियल-सिग्नलिंग सिस्टम हैं और मुख्य रूप से हाई-स्पीड और क्लॉक-डिस्ट्रीब्यूशन परिपथ में उपयोग किए जाते हैं।

एक आम गलत धारणा यह है कि Pईसीएल डिवाइस ईसीएल डिवाइस से थोड़े अलग होते हैं। वास्तव में, प्रत्येक ईसीएल डिवाइस भी एक Pईसीएल डिवाइस है।[35] तर्क स्तर:[36]

Type Vee Vlow Vhigh Vcc Vcm
Pईसीएल GND 3.4 V 4.2 V 5.0 V
LVPईसीएल GND 1.6 V 2.4 V 3.3 V 2.0 V
<छोटा>नोट: Vcm सामान्य मोड वोल्टेज रेंज है।</छोटा>

यह भी देखें

संदर्भ

  1. Original drawing based on William R. Blood Jr. (1972). MECL System Design Handbook 2nd ed. n.p.: Motorola Semiconductor Products. 1.
  2. 2.0 2.1 Brian Lawless. "Unit4: ECL Emitter Coupled Logic" (PDF). Fundamental Digital Electronics.
  3. Anand Kumar (2008). Pulse and Digital Circuits. PHI Learning Pvt. Ltd. p. 472. ISBN 978-81-203-3356-7.
  4. T. J. Stonham (1996). Digital Logic Techniques: Principles and Practice. Taylor & Francis US. p. 173. ISBN 978-0-412-54970-0.
  5. Rao R. Tummala (2001). Fundamentals of Microsystems Packaging. McGraw-Hill Professional. p. 930. ISBN 978-0-07-137169-8.
  6. Forrest M. Mims (2000). The Forrest Mims Circuit Scrapbook. Vol. 2. Newnes. p. 115. ISBN 978-1-878707-48-2.
  7. Dennis Fisher and I. J. Bahl (1995). Gallium Arsenide IC Applications Handbook. Vol. 1. Elsevier. p. 61. ISBN 978-0-12-257735-2.
  8. E. B. Eichelberger and S. E. Bello (May 1991). "Differential Current Switch – High performance at low power". IBM Journal of Research and Development. 35 (3): 313–320. doi:10.1147/rd.353.0313.
  9. 9.0 9.1 9.2 E. J. Rymaszewski; et al. (1981). "Semiconductor Logic Technology in IBM" (PDF). IBM Journal of Research and Development. 25 (5): 607–608. doi:10.1147/rd.255.0603. ISSN 0018-8646. Archived from the original (PDF) on July 5, 2008. Retrieved August 27, 2007.
  10. Early Transistor History at IBM.
  11. Yourke, Hannon S. (October 1956), Millimicrosecond non-saturating transistor switching circuits (PDF), Stretch Circuit Memo # 3. Yourke's circuits used commercial transistors and had an average gate delay of 12 ns.
  12. Roehr, William D.; Thorpe, Darrell, eds. (1963). High-Speed Switching Transistor Handbook. Motorola., p. 37.
  13. Pugh, Emerson W.; Johnson, Lyle R.; Palmer, John H. (2003). IBM's 360 and Early 370 Systems. p. 108. ISBN 0262517205.
  14. J. L. Langdon, E. J. VanDerveer (1967). "Design of a High-Speed Transistor for the ASLT Current Switch" (PDF). IBM Journal of Research and Development. 11: 69–73. doi:10.1147/rd.111.0069.
  15. "Logic Blocks Automated Logic Diagrams SLT, SLD, ASLT, MST" (PDF). IBM. p. 1-10. Retrieved 11 September 2015.
  16. Roehr & Thorpe 1963, p. 39
  17. Roehr & Thorpe 1963, pp. 40, 261
  18. William R. Blood Jr. (1988) [1980]. MECL System Design Handbook (PDF) (4th ed.). Motorola Semiconductor Products, republished by On Semiconductor. p. vi.
  19. William R. Blood Jr. (October 1971). MECL System Design Handbook (First ed.). Motorola Inc., pp. vi–vii.
  20. "TND309: General Information for MECL 10H and MECL 10K". 2002. p. 2.
  21. Anil K. Maini. "Digital Electronics: Principles, Devices and Applications". 2007. p. 148.
  22. "High Performance ECL Data: ECLinPS and ECLinPS Lite". 1996. p. iii.
  23. ECL Logic Manufacturers – "Emitter Coupled Logic".
  24. 24.0 24.1 A. E. Barish; et al. (1992). "Improved performance of IBM Enterprise System/9000 bipolar logic chips". IBM Journal of Research and Development. 36 (5): 829–834. doi:10.1147/rd.365.0829.
  25. R. M. Russell (1978). "The CRAY1 computer system" (PDF). Communications of the ACM. 21 (1): 63–72. doi:10.1145/359327.359336. S2CID 28752186. Retrieved April 27, 2010.
  26. "IBM zEnterprise System Technical Introduction" (PDF). August 1, 2013. Archived from the original (PDF) on 2013-11-03.
  27. Bob Supnik. "Raven: Introduction: The ECL Conundrum"
  28. Blood, W.R. (1972). MECL System Design Handbook 2nd ed. n.p.: Motorola Semiconductor Products Inc. p. 3.
  29. John F. Wakerly. Supplement to Digital Design Principles and Practices. Section "ECL: Emitter-Coupled Logic".
  30. Sedra; Smith. "Microelectronic Circuits". 2015. Section "Emitter-Coupled Logic (ECL)". p. 47.
  31. Leppälä, Kari; Verkasalo, Raimo (1989). "Protection of Instrument Control Computers against Soft and Hard Errors and Cosmic Ray Effects". CiteSeerX 10.1.1.48.1291. {{cite journal}}: Cite journal requires |journal= (help)
  32. Electronic Materials Handbook: Packaging (page 163) by Merrill L. Minges, ASM International. Handbook Committee
  33. Modern digital electronics By R P Jain (page 111)
  34. John Goldie (21 January 2003). "LVDS, CML, ECL – differential interfaces with odd voltages". EE Times.
  35. Cleon Petty; Todd Pearson. "Designing with PECL (ECL at +5.0 V)". p. 3.
  36. Interfacing Between LVPECL, VML, CML and LVDS Levels.


इस पृष्ठ में अनुपलब्ध आंतरिक कड़ियों की सूची

  • एकीकृत परिपथ
  • अवरोध
  • आम emitter
  • आभासी मैदान
  • सतत प्रवाह
  • इंस्ट्रूमेंटेशन एम्पलीफायर
  • नकारात्मक प्रतिपुष्टि
  • बिजली का टूटना
  • ढाल (कलन)
  • आयनीकरण
  • चीनी मिट्टी
  • विद्युतीय इन्सुलेशन
  • टूटने की संभावना
  • आकाशीय बिजली
  • खालीपन
  • बिजली का करंट
  • वर्गमूल औसत का वर्ग
  • गेट देरी
  • फील्ड इफ़ेक्ट ट्रांजिस्टर
  • गेट सरणी
  • साइड चैनल अटैक
  • प्रचार देरी

अग्रिम पठन


बाहरी संबंध