फिसिकल लेयर: Difference between revisions

From Vigyanwiki
(text)
(TEXT)
Line 12: Line 12:
भौतिक परत में एक संजाल की[[ विद्युत सर्किट | विद्युत परिपथ]] संप्रेषण तकनीक होती है।<ref name="Fundamentals of Sensor Network Programming">{{cite book | last = Iyengar | first = Shisharama | title = Fundamentals of Sensor Network Programming | publisher = Wiley | year = 2010 | pages = 136 | isbn = 978-1423902454 | url = https://books.google.com/books?id=UD0h_GqgbHgC&q=network%2B+guide+to+networks}}</ref> यह एक संजाल में उच्च स्तरीय कार्यों को अंतर्निहित एक मौलिक परत है, और व्यापक रूप से अलग -अलग विशेषताओं के साथ विभिन्न हार्डवेयर प्रौद्योगिकियों की एक बड़ी संख्या के माध्यम से लागू किया जा सकता है।<ref>{{Cite news|url=https://interworks.com/blog/bfair/2011/07/30/physical-layer/|title=The Physical Layer {{!}} InterWorks|date=2011-07-30|work=InterWorks|access-date=2018-08-14|language=en-US}}</ref>
भौतिक परत में एक संजाल की[[ विद्युत सर्किट | विद्युत परिपथ]] संप्रेषण तकनीक होती है।<ref name="Fundamentals of Sensor Network Programming">{{cite book | last = Iyengar | first = Shisharama | title = Fundamentals of Sensor Network Programming | publisher = Wiley | year = 2010 | pages = 136 | isbn = 978-1423902454 | url = https://books.google.com/books?id=UD0h_GqgbHgC&q=network%2B+guide+to+networks}}</ref> यह एक संजाल में उच्च स्तरीय कार्यों को अंतर्निहित एक मौलिक परत है, और व्यापक रूप से अलग -अलग विशेषताओं के साथ विभिन्न हार्डवेयर प्रौद्योगिकियों की एक बड़ी संख्या के माध्यम से लागू किया जा सकता है।<ref>{{Cite news|url=https://interworks.com/blog/bfair/2011/07/30/physical-layer/|title=The Physical Layer {{!}} InterWorks|date=2011-07-30|work=InterWorks|access-date=2018-08-14|language=en-US}}</ref>


OSI प्रतिरूप के शब्दार्थ के भीतर, भौतिक परत इलेक्ट्रॉनिक (या अन्य) संकेतों के संचरण या अभिग्रहण के कारण [[ सूचना श्रंखला तल |सूचना श्रंखला तल]] से हार्डवेयर-विशिष्ट संचालन में तार्किक संचार अनुरोधों का अनुवाद करती है।<ref>{{Cite web|url=https://www.networkworld.com/article/3239677/lan-wan/the-osi-model-explained-how-to-understand-and-remember-the-7-layer-network-model.html|title=The OSI model explained: How to understand (and remember) the 7 layer network model|last=Shaw|first=Keith|date=2018-10-22|website=Network World|language=en|access-date=2019-02-15}}</ref><ref>{{Cite web|url=https://www.researchgate.net/publication/288180515|title=DATA COMMUNICATION & NETWORKING|website=ResearchGate|language=en|access-date=2019-02-15}}</ref> भौतिक परत तार्किक [[ नेटवर्क पैकेट | संजाल वेष्टक]] की पीढ़ी के लिए जिम्मेदार उच्च परतों का समर्थन करती है।
OSI प्रतिरूप के शब्दार्थ के भीतर, भौतिक परत इलेक्ट्रॉनिक (या अन्य) संकेतों के संचरण या अभिग्रहण के कारण [[ सूचना श्रंखला तल |सूचना श्रंखला तल]] से हार्डवेयर-विशिष्ट संचालन में तार्किक संचार अनुरोधों का अनुवाद करती है।<ref>{{Cite web|url=https://www.networkworld.com/article/3239677/lan-wan/the-osi-model-explained-how-to-understand-and-remember-the-7-layer-network-model.html|title=The OSI model explained: How to understand (and remember) the 7 layer network model|last=Shaw|first=Keith|date=2018-10-22|website=Network World|language=en|access-date=2019-02-15}}</ref><ref>{{Cite web|url=https://www.researchgate.net/publication/288180515|title=DATA COMMUNICATION & NETWORKING|website=ResearchGate|language=en|access-date=2019-02-15}}</ref> भौतिक परत तार्किक [[ नेटवर्क पैकेट |संजाल वेष्टक]] की पीढ़ी के लिए जिम्मेदार उच्च परतों का समर्थन करती है।


== भौतिक सिग्नलिंग उपपरत ==
== भौतिक संकेतन उपपरत ==
[[ खुले प्रणालियों का अंतर्संबंध | खुले प्रणालियों का अंतर्संबंध]] (OSI) '''आर्किटेक्चर का उपयोग करते हुए एक संजाल''' में, भौतिक सिग्नलिंग सबलेयर भौतिक परत का हिस्सा है<ref name="FS1037C">{{FS1037C}}</ref><ref>{{cite web |url=http://www.tiaonline.org/market_intelligence/glossary/index.cfm?term=%26%23TC%5DSR%3FN%0A |title=physical signaling sublayer (PLS) |access-date=2011-07-29 |archive-url=https://web.archive.org/web/20101227170125/http://tiaonline.org/market_intelligence/glossary/index.cfm?term=%26%23TC%5DSR%3FN%0A |archive-date=2010-12-27 |url-status=dead }}</ref>
[[ खुले प्रणालियों का अंतर्संबंध | खुले प्रणालियों का अंतर्संबंध]] (OSI) शिल्प विद्या का उपयोग करते हुए एक संजाल में, भौतिक संकेतन उपपरत भौतिक परत का हिस्सा है<ref name="FS1037C">{{FS1037C}}</ref><ref>{{cite web |url=http://www.tiaonline.org/market_intelligence/glossary/index.cfm?term=%26%23TC%5DSR%3FN%0A |title=physical signaling sublayer (PLS) |access-date=2011-07-29 |archive-url=https://web.archive.org/web/20101227170125/http://tiaonline.org/market_intelligence/glossary/index.cfm?term=%26%23TC%5DSR%3FN%0A |archive-date=2010-12-27 |url-status=dead }}</ref>
* डेटा लिंक लेयर के [[ मध्यम अभिगम नियंत्रण | मध्यम अभिगम नियंत्रण]]  (मैक) सबलेयर के साथ इंटरफेस,
* आँकड़ा कड़ी परत के [[ मध्यम अभिगम नियंत्रण |मध्यम अभिगम नियंत्रण]]  (MAC) उपपरत के साथ अंतरापृष्ठ,
* प्रतीक (डेटा) एन्कोडिंग, संप्रेषण (दूरसंचार), अभिग्रहण और डिकोडिंग करता है और, और,
* चिह्न (प्रदत्त) कूटलेखन, संप्रेषण (दूरसंचार), अभिग्रहण और विकूटन करता है  
* गैल्वेनिक अलगाव करता है।
* गैल्वेनिक वियोजन करता है।


== [[ इंटरनेट प्रोटोकॉल सुइट ]] से संबंध ==
== [[ इंटरनेट प्रोटोकॉल सुइट |इंटरनेट विज्ञप्ति सर्वाँग]] से संबंध ==
इंटरनेट प्रोटोकॉल सूट, जैसा कि [https://datatracker.ietf.org/doc/html/rfc1122 rfc 1122] और [https://datatracker.ietf.org/doc/html/rfc1123 rfc 1123] में परिभाषित किया गया है।इंटरनेट और इसी तरह के संजाल के लिए उपयोग किए जाने वाले उच्च-स्तरीय संजालिंग विवरण।यह एक ऐसी परत को परिभाषित नहीं करता है जो विशेष रूप से हार्डवेयर-स्तरीय विनिर्देशों और इंटरफेस से संबंधित है, क्योंकि यह प्रतिरूप सीधे भौतिक इंटरफेस के साथ खुद को चिंता नहीं करता है।<ref>{{Cite web|title=rfc1122|url=https://datatracker.ietf.org/doc/html/rfc1122|access-date=2021-07-28|website=datatracker.ietf.org}}</ref><ref>{{Cite web|title=rfc1123|url=https://datatracker.ietf.org/doc/html/rfc1123|access-date=2021-07-28|website=datatracker.ietf.org}}</ref>
इंटरनेट विज्ञप्ति सर्वाँग, जैसा कि [https://datatracker.ietf.org/doc/html/rfc1122 rfc 1122] और [https://datatracker.ietf.org/doc/html/rfc1123 rfc 1123] में परिभाषित किया गया है। इंटरनेट और इसी तरह के संजाल के लिए उपयोग किए जाने वाले उच्च-स्तरीय तंत्र व्यवस्था विवरण। यह एक ऐसी परत को परिभाषित नहीं करता है जो विशेष रूप से हार्डवेयर-स्तर के विनिर्देशों और अंतरापृष्ठ से संबंधित है, क्योंकि यह प्रतिरूप सीधे भौतिक अंतरापृष्ठ से संबंधित नहीं है।<ref>{{Cite web|title=rfc1122|url=https://datatracker.ietf.org/doc/html/rfc1122|access-date=2021-07-28|website=datatracker.ietf.org}}</ref><ref>{{Cite web|title=rfc1123|url=https://datatracker.ietf.org/doc/html/rfc1123|access-date=2021-07-28|website=datatracker.ietf.org}}</ref>




== सेवाएं ==
== सेवाएं ==
भौतिक परत द्वारा किए गए प्रमुख कार्य और सेवाएं हैं:
भौतिक परत द्वारा किए गए प्रमुख कार्य और सेवाएं हैं: भौतिक परत एक भौतिक संप्रेषण माध्यम पर बिट-बाय-बिट या चिह्न-दर- चिह्न प्रदत्त वितरण करती है।<ref>{{Cite web|url=https://fossbytes.com/physical-layer/|title=Physical Layer Of OSI Model: Working Functionalities and Protocols|last=Shekhar|first=Amar|date=2016-04-07|website=Fossbytes|language=en-US|access-date=2019-02-15}}</ref> यह संप्रेषण माध्यम को एक मानकीकृत अंतरापृष्ठ प्रदान करता है, जिसमें <ref>{{Cite book|url=https://books.google.com/books?id=cLwO-Hh6_VEC&q=The+physical+layer+Providing+a+standardized+interface+to+a+physical+transmission+medium,+including++Mechanical+specification+of+electrical+connectors+and+cables,+for+example+maximum+cable+length+Electrical+specification+of+transmission+line+signal+level+and+impedance+Radio+interface,+including+electromagnetic+spectrum+frequency+allocation+and+specification+of+signal+strength,+analog+bandwidth,+etc.+Specifications+for+IR+over+optical+fiber+or+a+wireless+IR+communication+link|title=Transmission and Distribution Electrical Engineering|last1=Bayliss|first1=Colin R.|last2=Bayliss|first2=Colin|last3=Hardy|first3=Brian|date=2012-02-14|publisher=Elsevier|isbn=9780080969121|language=en}}</ref><ref>{{Cite web|url=https://en.wikibooks.org/wiki/CCNA_Certification/Physical_Layer|title=CCNA Certification/Physical Layer - Wikibooks, open books for an open world|website=en.wikibooks.org|access-date=2019-02-15}}</ref> विद्युत योजक और [[ बिजली की तार |तार]] का एक यांत्रिक विनिर्देश सम्मिलित है, उदाहरण के लिए अधिकतम तार लंबाई, [[ संचरण लाइन |संचरण लाइन]] संकेत स्तर और [[ विद्युत प्रतिबाधा |विद्युत प्रतिबाधा]] का एक विद्युत विनिर्देश है। भौतिक परत [[ विद्युत चुम्बकीय संगतता ]] के लिए जिम्मेदार है जिसमें [[ विद्युत चुम्बकीय वर्णक्रम ]][[ आवृत्ति आवंटन |आवृत्ति आवंटन]] और [[ सिग्नल की शक्ति |संकेत सामर्थ्य]], समधर्मी[[ बैंडविड्थ ]](संकेत संसाधन) आदि सम्मिलित हैं।
भौतिक परत एक भौतिक संप्रेषण माध्यम पर बिट-बाय-बिट या [[ प्रतीक दर ]] | प्रतीक-दर-प्रतीक डेटा वितरण करती है।<ref>{{Cite web|url=https://fossbytes.com/physical-layer/|title=Physical Layer Of OSI Model: Working Functionalities and Protocols|last=Shekhar|first=Amar|date=2016-04-07|website=Fossbytes|language=en-US|access-date=2019-02-15}}</ref> यह संप्रेषण माध्यम को एक मानकीकृत अंतरापृष्ठ प्रदान करता है, जिसमें शामिल है<ref>{{Cite book|url=https://books.google.com/books?id=cLwO-Hh6_VEC&q=The+physical+layer+Providing+a+standardized+interface+to+a+physical+transmission+medium,+including++Mechanical+specification+of+electrical+connectors+and+cables,+for+example+maximum+cable+length+Electrical+specification+of+transmission+line+signal+level+and+impedance+Radio+interface,+including+electromagnetic+spectrum+frequency+allocation+and+specification+of+signal+strength,+analog+bandwidth,+etc.+Specifications+for+IR+over+optical+fiber+or+a+wireless+IR+communication+link|title=Transmission and Distribution Electrical Engineering|last1=Bayliss|first1=Colin R.|last2=Bayliss|first2=Colin|last3=Hardy|first3=Brian|date=2012-02-14|publisher=Elsevier|isbn=9780080969121|language=en}}</ref><ref>{{Cite web|url=https://en.wikibooks.org/wiki/CCNA_Certification/Physical_Layer|title=CCNA Certification/Physical Layer - Wikibooks, open books for an open world|website=en.wikibooks.org|access-date=2019-02-15}}</ref> इलेक्ट्रिकल संबद्धर्स और [[ बिजली की तार ]] का एक यांत्रिक विनिर्देश, उदाहरण के लिए अधिकतम केबल लंबाई, [[ संचरण लाइन ]] सिग्नल स्तर और [[ विद्युत प्रतिबाधा ]] का एक विद्युत विनिर्देश।भौतिक परत [[ विद्युत चुम्बकीय संगतता ]] के लिए जिम्मेदार है जिसमें [[ विद्युत चुम्बकीय वर्णक्रम ]] आवृत्ति [[ आवृत्ति आवंटन ]] और [[ सिग्नल की शक्ति ]], एनालॉग [[ बैंडविड्थ ]] (सिग्नल प्रोसेसिंग), आदि शामिल हैंसंचार या [[ रेडियो ]]।


[[ लाइन कोडिंग ]] का उपयोग डेटा को विद्युत उतार -चढ़ाव के एक पैटर्न में बदलने के लिए किया जाता है जो एक वाहक तरंग या अवरक्त प्रकाश पर [[ मॉडुलन ]] हो सकता है।डेटा के प्रवाह को एसिंक्रोनस सीरियल संचार में सिंक्रोनस [[ धारावाहिक संचार ]] या [[ स्टार्ट-स्टॉप सिग्नलिंग ]] और [[ प्रवाह नियंत्रण (आंकड़ा) ]]डेटा) में [[ बिट सिंक्रनाइज़ेशन ]] के साथ प्रबंधित किया जाता है।कई संजाल प्रतिभागियों के बीच संप्रेषण माध्यम को साझा करना सरल [[ सर्किट स्विचिंग | परिपथ स्विचिंग]] या [[ बहुसंकेतन ]] द्वारा नियंत्रित किया जा सकता है।संप्रेषण माध्यम को साझा करने के लिए अधिक जटिल मध्यम अभिगम नियंत्रण प्रोटोकॉल [[ वाहक भाव ]]ना और टकराव का उपयोग कर सकते हैं जैसे कि ईथरनेट के वाहक-सेंस मल्टीपल एक्सेस के साथ टकराव का पता लगाने (CSMA/CD)
[[ लाइन कोडिंग |रेखीय कूटलेखन]] का उपयोग प्रदत्त को विद्युत उतार -चढ़ाव के एक पतिरूप में बदलने के लिए किया जाता है जो एक वाहक तरंग या अवरक्त प्रकाश पर [[ मॉडुलन |मूर्छनायुक्त]] हो सकता है। प्रदत्त के प्रवाह को अतुल्यकालिक आनुक्रमिक संचार में समकालिक[[ धारावाहिक संचार ]]या [[ स्टार्ट-स्टॉप सिग्नलिंग |प्रारंभ-विराम संकेतन]] और [[ प्रवाह नियंत्रण (आंकड़ा) |प्रवाह नियंत्रण (आंकड़ा)]] प्रदत्त) में [[ बिट सिंक्रनाइज़ेशन | बिट समकालन]] के साथ प्रबंधित किया जाता है। कई संजाल प्रतिभागियों के बीच संप्रेषण माध्यम को साझा करना सरल [[ सर्किट स्विचिंग |परिपथ स्विचन]] या [[ बहुसंकेतन |बहुसंकेतन]] द्वारा नियंत्रित किया जा सकता है। संप्रेषण माध्यम को साझा करने के लिए अधिक जटिल मध्यम अभिगम नियंत्रण विज्ञप्ति [[ वाहक भाव |वाहक संवेद]] और टकराव का उपयोग कर सकते हैं जैसे कि ईथरनेट के वाहक-संवेद विविध अभिगम के साथ टकराव (CSMA/CD) का पता लगाने के लिए।


विश्वसनीयता और दक्षता का अनुकूलन करने के लिए, सिग्नल प्रोसेसिंग तकनीक जैसे कि [[ समीकरण (संचार) ]], [[ प्रशिक्षण अनुक्रम ]] और [[ पल्स शेपिंग ]] का उपयोग किया जा सकता है।[[ त्रुटि सुधार कोड ]] और [[ आगे त्रुटि सुधार ]] सहित तकनीक<ref>{{cite book|last1= Bertsekas|first1= Dimitri |last2=Gallager |first2= Robert |title= Data Networks |url= https://archive.org/details/isbn_9780132009164|url-access= limited|publisher= Prentice Hall |year= 1992|isbn= 0-13-200916-1|page=[https://archive.org/details/isbn_9780132009164/page/61 61]}}</ref> विश्वसनीयता में और सुधार के लिए लागू किया जा सकता है।
'''विश्वसनीयता और दक्षता का अनुकूलन करने के लि'''ए, सिग्नल प्रोसेसिंग तकनीक जैसे कि [[ समीकरण (संचार) ]], [[ प्रशिक्षण अनुक्रम ]] और [[ पल्स शेपिंग ]] का उपयोग किया जा सकता है।[[ त्रुटि सुधार कोड ]] और [[ आगे त्रुटि सुधार ]] सहित तकनीक<ref>{{cite book|last1= Bertsekas|first1= Dimitri |last2=Gallager |first2= Robert |title= Data Networks |url= https://archive.org/details/isbn_9780132009164|url-access= limited|publisher= Prentice Hall |year= 1992|isbn= 0-13-200916-1|page=[https://archive.org/details/isbn_9780132009164/page/61 61]}}</ref> विश्वसनीयता में और सुधार के लिए लागू किया जा सकता है।


भौतिक परत से जुड़े अन्य विषयों में शामिल हैं: [[ बिट दर ]];पॉइंट-टू-पॉइंट (दूरसंचार) | पॉइंट-टू-पॉइंट, मल्टीपॉइंट या [[ बिंदु से बहु ]] लाइन कॉन्फ़िगरेशन;भौतिक [[ नेटवर्क टोपोलॉजी | संजाल टोपोलॉजी]] , उदाहरण के लिए [[ बस नेटवर्क | बस संजाल]] , [[ रिंग नेटवर्क | रिंग संजाल]] , [[ मैश नेटवर्क | मैश संजाल]] या [[ स्टार नेटवर्क | स्टार संजाल]] ;सीरियल संचार या [[ समानांतर संचार ]] संचार;[[ सिंप्लेक्स संचार ]], आधा द्वैध या पूर्ण डुप्लेक्स संप्रेषण मोड;और ऑटोनगोटेशन<ref>{{Cite book|url=https://books.google.com/books?id=bwUNZvJbEeQC&q=The+physical+layer+is+also+concerned+with:++Bit+rate+Point-to-point,+multipoint+or+point-to-multipoint+line+configuration+Physical+network+topology,+for+example+bus,+ring,+mesh+or+star+network+Serial+or+parallel+communication+Simplex,+half+duplex+or+full+duplex+transmission+mode+Autonegotiation|title=Data Communications and Networking|last1=Forouzan|first1=Behrouz A.|last2=Fegan|first2=Sophia Chung|date=2007|publisher=Huga Media|isbn=9780072967753|language=en}}</ref><!--[[User:Kvng/RTH]]-->
भौतिक परत से जुड़े अन्य विषयों में सम्मिलित हैं: [[ बिट दर ]];पॉइंट-टू-पॉइंट (दूरसंचार) | पॉइंट-टू-पॉइंट, मल्टीपॉइंट या [[ बिंदु से बहु ]] लाइन कॉन्फ़िगरेशन;भौतिक [[ नेटवर्क टोपोलॉजी | संजाल टोपोलॉजी]] , उदाहरण के लिए [[ बस नेटवर्क | बस संजाल]] , [[ रिंग नेटवर्क | रिंग संजाल]] , [[ मैश नेटवर्क | मैश संजाल]] या [[ स्टार नेटवर्क | स्टार संजाल]] ;आनुक्रमिक संचार या [[ समानांतर संचार ]] संचार;[[ सिंप्लेक्स संचार ]], आधा द्वैध या पूर्ण डुप्लेक्स संप्रेषण मोड;और ऑटोनगोटेशन<ref>{{Cite book|url=https://books.google.com/books?id=bwUNZvJbEeQC&q=The+physical+layer+is+also+concerned+with:++Bit+rate+Point-to-point,+multipoint+or+point-to-multipoint+line+configuration+Physical+network+topology,+for+example+bus,+ring,+mesh+or+star+network+Serial+or+parallel+communication+Simplex,+half+duplex+or+full+duplex+transmission+mode+Autonegotiation|title=Data Communications and Networking|last1=Forouzan|first1=Behrouz A.|last2=Fegan|first2=Sophia Chung|date=2007|publisher=Huga Media|isbn=9780072967753|language=en}}</ref><!--[[User:Kvng/RTH]]-->




Line 40: Line 39:
[[File:DP83825I smaller.png|thumb|टेक्सास इंस्ट्रूमेंट्स DP83825 - 3 मिमी x 3 मिमी 3.3V PHY चिप]]एक PHY, भौतिक परत के लिए एक संक्षिप्त नाम, एक इलेक्ट्रॉनिक परिपथ है, जिसे आमतौर पर एक एकीकृत परिपथ के रूप में लागू किया जाता है, जो एक [[ नेटवर्क इंटरफ़ेस नियंत्रक | संजाल अंतरापृष्ठ नियंत्रक]] में OSI प्रतिरूप के भौतिक परत कार्यों को लागू करने के लिए आवश्यक है।
[[File:DP83825I smaller.png|thumb|टेक्सास इंस्ट्रूमेंट्स DP83825 - 3 मिमी x 3 मिमी 3.3V PHY चिप]]एक PHY, भौतिक परत के लिए एक संक्षिप्त नाम, एक इलेक्ट्रॉनिक परिपथ है, जिसे आमतौर पर एक एकीकृत परिपथ के रूप में लागू किया जाता है, जो एक [[ नेटवर्क इंटरफ़ेस नियंत्रक | संजाल अंतरापृष्ठ नियंत्रक]] में OSI प्रतिरूप के भौतिक परत कार्यों को लागू करने के लिए आवश्यक है।


एक PHY एक [[ लिंक परत ]] डिवाइस (जिसे अक्सर मैक को मध्यम अभिगम नियंत्रण के लिए एक संक्षिप्त नाम के रूप में कहा जाता है) को एक भौतिक माध्यम से जोड़ता है जैसे कि ऑप्टिकल फाइबर या [[ ताँबे का तार ]]।एक PHY डिवाइस में आमतौर पर [[ भौतिक कोडिंग सबक्लेयर ]] (पीसीएस) और भौतिक मध्यम निर्भर (पीएमडी) परत कार्यक्षमता दोनों शामिल होते हैं।<ref>{{cite book|url=https://books.google.com/books?id=DRIryrLoxKkC&q=ethernet+PHY&pg=PA495 |title=Data Center Fundamentals |author1=Mauricio Arregoces |author2=Maurizio Portolani |year=2003 |isbn=9781587050237 |access-date=2015-11-18}}</ref>
एक PHY एक [[ लिंक परत ]] डिवाइस (जिसे अक्सर मैक को मध्यम अभिगम नियंत्रण के लिए एक संक्षिप्त नाम के रूप में कहा जाता है) को एक भौतिक माध्यम से जोड़ता है जैसे कि ऑप्टिकल फाइबर या [[ ताँबे का तार ]]।एक PHY डिवाइस में आमतौर पर [[ भौतिक कोडिंग सबक्लेयर ]] (पीसीएस) और भौतिक मध्यम निर्भर (पीएमडी) परत कार्यक्षमता दोनों सम्मिलित होते हैं।<ref>{{cite book|url=https://books.google.com/books?id=DRIryrLoxKkC&q=ethernet+PHY&pg=PA495 |title=Data Center Fundamentals |author1=Mauricio Arregoces |author2=Maurizio Portolani |year=2003 |isbn=9781587050237 |access-date=2015-11-18}}</ref>
-प्रा को एक विशिष्ट भौतिक परत प्रोटोकॉल को संदर्भित करने वाले एक छोटे नाम के रूप में भी एक प्रत्यय के रूप में उपयोग किया जा सकता है, उदाहरण के लिए [[ एम PHY ]]।
-प्रा को एक विशिष्ट भौतिक परत विज्ञप्ति को संदर्भित करने वाले एक छोटे नाम के रूप में भी एक प्रत्यय के रूप में उपयोग किया जा सकता है, उदाहरण के लिए [[ एम PHY ]]।


[[ फाइबर-ऑप्टिक संचार ]] के लिए मॉड्यूलर ट्रांससीवर्स (जैसे छोटे फॉर्म-फैक्टर प्लग करने योग्य ट्रांसीवर परिवार) एक PHY चिप के पूरक हैं और भौतिक मध्यम लगाव उपलेयर का निर्माण करते हैं।
[[ फाइबर-ऑप्टिक संचार ]] के लिए मॉड्यूलर ट्रांससीवर्स (जैसे छोटे फॉर्म-फैक्टर प्लग करने योग्य ट्रांसीवर परिवार) एक PHY चिप के पूरक हैं और भौतिक मध्यम लगाव उपलेयर का निर्माण करते हैं।


=== ईथरनेट फिजिकल ट्रांसीवर ===
=== ईथरनेट फिजिकल ट्रांसीवर ===
[[File:Micrel KS8721CL on mainboard of Surf@home II-7778.jpg|thumb|[[ रे ज़िन ]] KS8721CL - 3.3V सिंगल पावर सप्लाई 10/100Base -TX/FX MII भौतिक परत ट्रांसीवर]]ईथरनेट PHY एक घटक है जो OSI प्रतिरूप की भौतिक परत पर संचालित होता है।यह ईथरनेट के भौतिक परत के हिस्से को लागू करता है।इसका उद्देश्य लिंक को एनालॉग सिग्नल भौतिक पहुंच प्रदान करना है।यह आमतौर पर एक [[ microcontroller ]] या किसी अन्य सिस्टम में मैक चिप में [[ मीडिया-स्वतंत्र इंटरफ़ेस | मीडिया-स्वतंत्र अंतरापृष्ठ]] (एमआईआई) के साथ इंटरफेक्स किया जाता है जो उच्च परत कार्यों का ध्यान रखता है।
[[File:Micrel KS8721CL on mainboard of Surf@home II-7778.jpg|thumb|[[ रे ज़िन ]] KS8721CL - 3.3V सिंगल पावर सप्लाई 10/100बेस -TX/FX MII भौतिक परत ट्रांसीवर]]ईथरनेट PHY एक घटक है जो OSI प्रतिरूप की भौतिक परत पर संचालित होता है।यह ईथरनेट के भौतिक परत के हिस्से को लागू करता है।इसका उद्देश्य लिंक को एनालॉग सिग्नल भौतिक पहुंच प्रदान करना है।यह आमतौर पर एक [[ microcontroller ]] या किसी अन्य सिस्टम में मैक चिप में [[ मीडिया-स्वतंत्र इंटरफ़ेस | मीडिया-स्वतंत्र अंतरापृष्ठ]] (एमआईआई) के साथ इंटरफेक्स किया जाता है जो उच्च परत कार्यों का ध्यान रखता है।


अधिक विशेष रूप से, ईथरनेट PHY एक चिप है जो ईथरनेट [[ डेटा ढांचा ]] के फ़ंक्शन को भेजने और प्राप्त करने वाले हार्डवेयर को लागू करता है;यह ईथरनेट भौतिक परत के एनालॉग डोमेन के बीच इंटरफेस |ईथरनेट की लाइन मॉड्यूलेशन और लिंक-लेयर [[ मीडिया स्वतंत्र इंटरफ़ेस | मीडिया स्वतंत्र अंतरापृष्ठ]] का डिजिटल डोमेन।<ref>{{cite web|url=http://electronics.stackexchange.com/questions/75596/what-is-the-difference-between-phy-and-mac-chip |title=microcontroller - what is the difference between PHY and MAC chip - Electrical Engineering Stack Exchange |publisher=Electronics.stackexchange.com |date=2013-07-11 |access-date=2015-11-18}}</ref> PHY आमतौर पर मैक एड्रेसिंग को संभालता नहीं है, क्योंकि यह डेटा लिंक लेयर की नौकरी है।इसी तरह, [[ लैन पर जागो ]] और [[ नेटवर्क बूटिंग | संजाल बूटिंग]] कार्यक्षमता को [[ नेटवर्क इंटरफेस कार्ड | संजाल इंटरफेस कार्ड]] (एनआईसी) में लागू किया जाता है, जिसमें PHY, MAC, और अन्य कार्यक्षमता एक चिप में या अलग चिप्स के रूप में हो सकती है।
अधिक विशेष रूप से, ईथरनेट PHY एक चिप है जो ईथरनेट [[ डेटा ढांचा | प्रदत्त ढांचा]] के फ़ंक्शन को भेजने और प्राप्त करने वाले हार्डवेयर को लागू करता है;यह ईथरनेट भौतिक परत के एनालॉग डोमेन के बीच अंतरापृष्ठ |ईथरनेट की लाइन मॉड्यूलेशन और लिंक-लेयर [[ मीडिया स्वतंत्र इंटरफ़ेस | मीडिया स्वतंत्र अंतरापृष्ठ]] का डिजिटल डोमेन।<ref>{{cite web|url=http://electronics.stackexchange.com/questions/75596/what-is-the-difference-between-phy-and-mac-chip |title=microcontroller - what is the difference between PHY and MAC chip - Electrical Engineering Stack Exchange |publisher=Electronics.stackexchange.com |date=2013-07-11 |access-date=2015-11-18}}</ref> PHY आमतौर पर मैक एड्रेसिंग को संभालता नहीं है, क्योंकि यह प्रदत्त लिंक लेयर की नौकरी है।इसी तरह, [[ लैन पर जागो ]] और [[ नेटवर्क बूटिंग | संजाल बूटिंग]] कार्यक्षमता को [[ नेटवर्क इंटरफेस कार्ड | संजाल अंतरापृष्ठ कार्ड]] (एनआईसी) में लागू किया जाता है, जिसमें PHY, MAC, और अन्य कार्यक्षमता एक चिप में या अलग चिप्स के रूप में हो सकती है।


सामान्य ईथरनेट इंटरफेस में डेटा संचार के लिए फाइबर या दो से चार तांबे जोड़े शामिल हैं।हालांकि, अब एक नया अंतरापृष्ठ मौजूद है, जिसे सिंगल पेयर ईथरनेट (एसपीई) कहा जाता है, जो कि अभी भी इच्छित गति पर संवाद करते हुए तांबे के तारों की एक जोड़ी का उपयोग करने में सक्षम है।[[ टेक्सस उपकरण ]]्स DP83TD510E<ref>{{cite web |title=DP83TD510E Ultra Low Power 802.3cg 10Base-T1L 10M Single Pair Ethernet PHY |url=https://www.ti.com/lit/ds/symlink/dp83td510e.pdf?ts=1602524952891&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FDP83TD510E |website=Texas Instruments |access-date=12 October 2020}}</ref> PHY का एक उदाहरण है जो SPE का उपयोग करता है।
सामान्य ईथरनेट अंतरापृष्ठ में प्रदत्त संचार के लिए फाइबर या दो से चार तांबे जोड़े सम्मिलित हैं।हालांकि, अब एक नया अंतरापृष्ठ मौजूद है, जिसे सिंगल पेयर ईथरनेट (एसपीई) कहा जाता है, जो कि अभी भी इच्छित गति पर संवाद करते हुए तांबे के तारों की एक जोड़ी का उपयोग करने में सक्षम है।[[ टेक्सस उपकरण ]]्स DP83TD510E<ref>{{cite web |title=DP83TD510E Ultra Low Power 802.3cg 10Base-T1L 10M Single Pair Ethernet PHY |url=https://www.ti.com/lit/ds/symlink/dp83td510e.pdf?ts=1602524952891&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FDP83TD510E |website=Texas Instruments |access-date=12 October 2020}}</ref> PHY का एक उदाहरण है जो SPE का उपयोग करता है।


उदाहरणों में [[ Microsemi ]] Simpliphy और Synchrophy VSC82xx/84xx/85xx/86xx परिवार, Marvell प्रौद्योगिकी समूह Alaska 88E1310/88E1310S/88E1318/88E1318S गिगाबिट इथरनेटेंट्स DP83838<ref>{{cite web |title=Ethernet PHYs |url=https://www.ti.com/interface/ethernet/phys/overview.html |website=Texas Instruments |access-date=12 October 2020}}</ref> और इंटेल से प्रसाद<ref>[http://www.intel.com/content/dam/doc/brochure/ethernet-controllers-phys-brochure.pdf Intel PHY controllers brochure]</ref> और ics।<ref>[http://netwinder.osuosl.org/pub/netwinder/docs/nw/PHY/1890.pdf osuosl.org - ICS1890 10Base-T/100Base-TX Integrated PHYceiver datasheet]</ref>
उदाहरणों में [[ Microsemi ]] Simpliphy और Synchrophy VSC82xx/84xx/85xx/86xx परिवार, Marvell प्रौद्योगिकी समूह Alaska 88E1310/88E1310S/88E1318/88E1318S गिगाबिट इथरनेटेंट्स DP83838<ref>{{cite web |title=Ethernet PHYs |url=https://www.ti.com/interface/ethernet/phys/overview.html |website=Texas Instruments |access-date=12 October 2020}}</ref> और इंटेल से प्रसाद<ref>[http://www.intel.com/content/dam/doc/brochure/ethernet-controllers-phys-brochure.pdf Intel PHY controllers brochure]</ref> और ics।<ref>[http://netwinder.osuosl.org/pub/netwinder/docs/nw/PHY/1890.pdf osuosl.org - ICS1890 10Base-T/100Base-TX Integrated PHYceiver datasheet]</ref>
Line 56: Line 55:


=== अन्य अनुप्रयोग ===
=== अन्य अनुप्रयोग ===
* [[ वायरलेस लेन ]] या वाई-फाई: PHY भाग में RF, मिश्रित-सिग्नल और एनालॉग हिस्से होते हैं, जिन्हें अक्सर ट्रांससेवर्स कहा जाता है, और डिजिटल बेसबैंड भाग जो [[ अंकीय सिग्नल प्रोसेसर ]] (DSP) और संचार एल्गोरिथ्म प्रसंस्करण का उपयोग करता है, जिसमें [[ चैनल कोड ]] भी शामिल हैं।।यह आम है कि ये PHY भाग [[ सिस्टम-ऑन-अ-चिप ]] (SOC) कार्यान्वयन में मध्यम अभिगम नियंत्रण (MAC) परत के साथ एकीकृत हैं।इसी तरह के वायरलेस अनुप्रयोगों में 3 [[ जेड[[ एचजी ]] ]]/4 जी/3 जीपीपी दीर्घकालिक विकास/[[ 5 जी ]], [[ वाइमैक्स ]] और [[ अल्ट्रा वाइड बैंड ]] शामिल हैं।
* [[ वायरलेस लेन ]] या वाई-फाई: PHY भाग में RF, मिश्रित-सिग्नल और एनालॉग हिस्से होते हैं, जिन्हें अक्सर ट्रांससेवर्स कहा जाता है, और डिजिटल बेसबैंड भाग जो [[ अंकीय सिग्नल प्रोसेसर ]] (DSP) और संचार एल्गोरिथ्म प्रसंस्करण का उपयोग करता है, जिसमें [[ चैनल कोड ]] भी सम्मिलित हैं।।यह आम है कि ये PHY भाग [[ सिस्टम-ऑन-अ-चिप ]] (SOC) कार्यान्वयन में मध्यम अभिगम नियंत्रण (MAC) परत के साथ एकीकृत हैं।इसी तरह के वायरलेस अनुप्रयोगों में 3 [[ जेड[[ एचजी ]] ]]/4 जी/3 जीपीपी दीर्घकालिक विकास/[[ 5 जी ]], [[ वाइमैक्स ]] और [[ अल्ट्रा वाइड बैंड ]] सम्मिलित हैं।
* [[ यूनिवर्सल सीरियल बस ]] (USB): एक PHY चिप को मेजबान या [[ अंतः स्थापित प्रणालियाँ ]] में अधिकांश USB नियंत्रकों में एकीकृत किया जाता है और अंतरापृष्ठ के डिजिटल और संशोधित भागों के बीच पुल प्रदान करता है।
* [[ यूनिवर्सल सीरियल बस | यूनिवर्सल आनुक्रमिक बस]] (USB): एक PHY चिप को मेजबान या [[ अंतः स्थापित प्रणालियाँ ]] में अधिकांश USB नियंत्रकों में एकीकृत किया जाता है और अंतरापृष्ठ के डिजिटल और संशोधित भागों के बीच पुल प्रदान करता है।
* IRDA: [[ अवरक्त आंकड़ा संघ ]] (IRDA) विनिर्देश में डेटा परिवहन की भौतिक परत के लिए एक IRPHY विनिर्देश शामिल है।
* IRDA: [[ अवरक्त आंकड़ा संघ ]] (IRDA) विनिर्देश में प्रदत्त परिवहन की भौतिक परत के लिए एक IRPHY विनिर्देश सम्मिलित है।
* सीरियल एटीए (एसएटीए): सीरियल एटीए कंट्रोलर एक PHY का उपयोग करते हैं।
* आनुक्रमिक एटीए (एसएटीए): आनुक्रमिक एटीए कंट्रोलर एक PHY का उपयोग करते हैं।


== प्रौद्योगिकियां ==
== प्रौद्योगिकियां ==
Line 70: Line 69:
* [[ इलेक्ट्रॉनिक उद्योग गठबंधन ]] [[ RS-232 ]], [[ EIA-422 ]], [[ RS-423 ]] | EIA-423, [[ RS-449 ]], [[ RS-485 ]]
* [[ इलेक्ट्रॉनिक उद्योग गठबंधन ]] [[ RS-232 ]], [[ EIA-422 ]], [[ RS-423 ]] | EIA-423, [[ RS-449 ]], [[ RS-485 ]]
* [[ एथलूप ]]
* [[ एथलूप ]]
* [[ ईथरनेट भौतिक परत ]] जिसमें 10Base-T, [[ 10Base2 ]], [[ 10Base5 ]], 100Base-TX, [[ 100Base-FX ]], 1000Base-T, 1000Base-SX और अन्य किस्में शामिल हैं
* [[ ईथरनेट भौतिक परत ]] जिसमें 10बेस-T, [[ 10Base2 | 10बेस2]] , [[ 10Base5 | 10बेस5]] , 100बेस-TX, [[ 100Base-FX | 100बेस-FX]] , 1000बेस-T, 1000बेस-SX और अन्य किस्में सम्मिलित हैं
* G.HN/G.9960 भौतिक परत
* G.HN/G.9960 भौतिक परत
* [[ जीएसएम ]] [[ उम एयर इंटरफ़ेस | उम एयर अंतरापृष्ठ]]  भौतिक परत
* [[ जीएसएम ]] [[ उम एयर इंटरफ़ेस | उम एयर अंतरापृष्ठ]]  भौतिक परत
* IEEE 802.15.4 भौतिक परतें
* IEEE 802.15.4 भौतिक परतें
* [[ IEEE 1394 इंटरफ़ेस | IEEE 1394 अंतरापृष्ठ]]
* [[ IEEE 1394 इंटरफ़ेस | IEEE 1394 अंतरापृष्ठ]]
* इन्फ्रारेड डेटा एसोसिएशन भौतिक परत
* इन्फ्रारेड प्रदत्त एसोसिएशन भौतिक परत
* [[ एकीकृत सेवा डिजिटल प्रसार ]]
* [[ एकीकृत सेवा डिजिटल प्रसार ]]
* [[ अंतर्राष्ट्रीय दूरसंचार संघ ]] की सिफारिशें: [[ ITU-T ]] देखें
* [[ अंतर्राष्ट्रीय दूरसंचार संघ ]] की सिफारिशें: [[ ITU-T ]] देखें
Line 85: Line 84:
* [[ ऑप्टिकल परिवहन नेटवर्क | ऑप्टिकल परिवहन संजाल]]  (OTN)
* [[ ऑप्टिकल परिवहन नेटवर्क | ऑप्टिकल परिवहन संजाल]]  (OTN)
* [[ तंत्र प्रबंधन बस ]]
* [[ तंत्र प्रबंधन बस ]]
* सिंक्रोनस ऑप्टिकल संजाल | SONET/SDH
* समकालिकऑप्टिकल संजाल | SONET/SDH
* [[ सीरियल परिधीय इंटरफ़ेस बस | सीरियल परिधीय अंतरापृष्ठ बस]]
* [[ सीरियल परिधीय इंटरफ़ेस बस | आनुक्रमिक परिधीय अंतरापृष्ठ बस]]
* T1 और अन्य T-CARRIER लिंक, और E1 और अन्य [[ [[ टी वाहक ]] ]] लिंक
* T1 और अन्य T-CARRIER लिंक, और E1 और अन्य [[ [[ टी वाहक ]] ]] लिंक
* टेलीफोन संजाल मॉडेम & nbsp; - v.92
* टेलीफोन संजाल मॉडेम & nbsp; - v.92
Line 99: Line 98:
* [[ चैनल मॉडल | चैनल प्रतिरूप]]
* [[ चैनल मॉडल | चैनल प्रतिरूप]]
* [[ घड़ी वसूली ]]
* [[ घड़ी वसूली ]]
* [[ डेटा ट्रांसमिशन | डेटा संप्रेषण]]
* [[ डेटा ट्रांसमिशन | प्रदत्त संप्रेषण]]
* [[ आंतरिक सुरक्षा ]]
* [[ आंतरिक सुरक्षा ]]
* Serdes
* Serdes

Revision as of 10:59, 13 January 2023

परिकलक तंत्र व्यवस्था के सात-परत OSI प्रतिरूप में, भौतिक परत या परत 1 पहली और लघुतम परत है; परत सबसे अधिक निकटता से उपकरणों के बीच शारीरिक संयोजन से जुड़ी है। इस परत को PHY चिप द्वारा लागू किया जा सकता है।

भौतिक परत संप्रेषण माध्यम में एक विद्युत, यांत्रिक और प्रक्रियात्मक अंतरापृष्ठ प्रदान करती है। विद्युत योजक के आकार और गुण, प्रसारण करने के लिए आवृत्तियों, उपयोग करने के लिए क्रम कूट और समान निम्न-स्तरीय मापदंडों, भौतिक परत द्वारा निर्दिष्ट किए जाते हैं।

भूमिका

भौतिक परत अप्रशिक्षित बिट्स की एक धारा को संचारित करने के साधनों को संजाल पर्णग्रंथि - तंत्र व्यवस्था को संबद्ध करने वाले एक भौतिक दत्त कड़ी पर परिभाषित करती है[2]बिटस्ट्रीम को कूट शब्दों या प्रतीकों में वर्गीकृत किया जा सकता है और फिर एक भौतिकसंकेत में परिवर्तित किया जा सकता है जो एकसंचरण माध्यम पर प्रेषित होता है।

भौतिक परत में एक संजाल की विद्युत परिपथ संप्रेषण तकनीक होती है।[3] यह एक संजाल में उच्च स्तरीय कार्यों को अंतर्निहित एक मौलिक परत है, और व्यापक रूप से अलग -अलग विशेषताओं के साथ विभिन्न हार्डवेयर प्रौद्योगिकियों की एक बड़ी संख्या के माध्यम से लागू किया जा सकता है।[4]

OSI प्रतिरूप के शब्दार्थ के भीतर, भौतिक परत इलेक्ट्रॉनिक (या अन्य) संकेतों के संचरण या अभिग्रहण के कारण सूचना श्रंखला तल से हार्डवेयर-विशिष्ट संचालन में तार्किक संचार अनुरोधों का अनुवाद करती है।[5][6] भौतिक परत तार्किक संजाल वेष्टक की पीढ़ी के लिए जिम्मेदार उच्च परतों का समर्थन करती है।

भौतिक संकेतन उपपरत

खुले प्रणालियों का अंतर्संबंध (OSI) शिल्प विद्या का उपयोग करते हुए एक संजाल में, भौतिक संकेतन उपपरत भौतिक परत का हिस्सा है[7][8]

  • आँकड़ा कड़ी परत के मध्यम अभिगम नियंत्रण (MAC) उपपरत के साथ अंतरापृष्ठ,
  • चिह्न (प्रदत्त) कूटलेखन, संप्रेषण (दूरसंचार), अभिग्रहण और विकूटन करता है
  • गैल्वेनिक वियोजन करता है।

इंटरनेट विज्ञप्ति सर्वाँग से संबंध

इंटरनेट विज्ञप्ति सर्वाँग, जैसा कि rfc 1122 और rfc 1123 में परिभाषित किया गया है। इंटरनेट और इसी तरह के संजाल के लिए उपयोग किए जाने वाले उच्च-स्तरीय तंत्र व्यवस्था विवरण। यह एक ऐसी परत को परिभाषित नहीं करता है जो विशेष रूप से हार्डवेयर-स्तर के विनिर्देशों और अंतरापृष्ठ से संबंधित है, क्योंकि यह प्रतिरूप सीधे भौतिक अंतरापृष्ठ से संबंधित नहीं है।[9][10]


सेवाएं

भौतिक परत द्वारा किए गए प्रमुख कार्य और सेवाएं हैं: भौतिक परत एक भौतिक संप्रेषण माध्यम पर बिट-बाय-बिट या चिह्न-दर- चिह्न प्रदत्त वितरण करती है।[11] यह संप्रेषण माध्यम को एक मानकीकृत अंतरापृष्ठ प्रदान करता है, जिसमें [12][13] विद्युत योजक और तार का एक यांत्रिक विनिर्देश सम्मिलित है, उदाहरण के लिए अधिकतम तार लंबाई, संचरण लाइन संकेत स्तर और विद्युत प्रतिबाधा का एक विद्युत विनिर्देश है। भौतिक परत विद्युत चुम्बकीय संगतता के लिए जिम्मेदार है जिसमें विद्युत चुम्बकीय वर्णक्रम आवृत्ति आवंटन और संकेत सामर्थ्य, समधर्मीबैंडविड्थ (संकेत संसाधन) आदि सम्मिलित हैं।

रेखीय कूटलेखन का उपयोग प्रदत्त को विद्युत उतार -चढ़ाव के एक पतिरूप में बदलने के लिए किया जाता है जो एक वाहक तरंग या अवरक्त प्रकाश पर मूर्छनायुक्त हो सकता है। प्रदत्त के प्रवाह को अतुल्यकालिक आनुक्रमिक संचार में समकालिकधारावाहिक संचार या प्रारंभ-विराम संकेतन और प्रवाह नियंत्रण (आंकड़ा) प्रदत्त) में बिट समकालन के साथ प्रबंधित किया जाता है। कई संजाल प्रतिभागियों के बीच संप्रेषण माध्यम को साझा करना सरल परिपथ स्विचन या बहुसंकेतन द्वारा नियंत्रित किया जा सकता है। संप्रेषण माध्यम को साझा करने के लिए अधिक जटिल मध्यम अभिगम नियंत्रण विज्ञप्ति वाहक संवेद और टकराव का उपयोग कर सकते हैं जैसे कि ईथरनेट के वाहक-संवेद विविध अभिगम के साथ टकराव (CSMA/CD) का पता लगाने के लिए।

विश्वसनीयता और दक्षता का अनुकूलन करने के लिए, सिग्नल प्रोसेसिंग तकनीक जैसे कि समीकरण (संचार) , प्रशिक्षण अनुक्रम और पल्स शेपिंग का उपयोग किया जा सकता है।त्रुटि सुधार कोड और आगे त्रुटि सुधार सहित तकनीक[14] विश्वसनीयता में और सुधार के लिए लागू किया जा सकता है।

भौतिक परत से जुड़े अन्य विषयों में सम्मिलित हैं: बिट दर ;पॉइंट-टू-पॉइंट (दूरसंचार) | पॉइंट-टू-पॉइंट, मल्टीपॉइंट या बिंदु से बहु लाइन कॉन्फ़िगरेशन;भौतिक संजाल टोपोलॉजी , उदाहरण के लिए बस संजाल , रिंग संजाल , मैश संजाल या स्टार संजाल ;आनुक्रमिक संचार या समानांतर संचार संचार;सिंप्लेक्स संचार , आधा द्वैध या पूर्ण डुप्लेक्स संप्रेषण मोड;और ऑटोनगोटेशन[15]


phy

Error creating thumbnail:
RTL8201 ईथरनेट PHY चिप
File:DP83825I smaller.png
टेक्सास इंस्ट्रूमेंट्स DP83825 - 3 मिमी x 3 मिमी 3.3V PHY चिप

एक PHY, भौतिक परत के लिए एक संक्षिप्त नाम, एक इलेक्ट्रॉनिक परिपथ है, जिसे आमतौर पर एक एकीकृत परिपथ के रूप में लागू किया जाता है, जो एक संजाल अंतरापृष्ठ नियंत्रक में OSI प्रतिरूप के भौतिक परत कार्यों को लागू करने के लिए आवश्यक है।

एक PHY एक लिंक परत डिवाइस (जिसे अक्सर मैक को मध्यम अभिगम नियंत्रण के लिए एक संक्षिप्त नाम के रूप में कहा जाता है) को एक भौतिक माध्यम से जोड़ता है जैसे कि ऑप्टिकल फाइबर या ताँबे का तार ।एक PHY डिवाइस में आमतौर पर भौतिक कोडिंग सबक्लेयर (पीसीएस) और भौतिक मध्यम निर्भर (पीएमडी) परत कार्यक्षमता दोनों सम्मिलित होते हैं।[16] -प्रा को एक विशिष्ट भौतिक परत विज्ञप्ति को संदर्भित करने वाले एक छोटे नाम के रूप में भी एक प्रत्यय के रूप में उपयोग किया जा सकता है, उदाहरण के लिए एम PHY

फाइबर-ऑप्टिक संचार के लिए मॉड्यूलर ट्रांससीवर्स (जैसे छोटे फॉर्म-फैक्टर प्लग करने योग्य ट्रांसीवर परिवार) एक PHY चिप के पूरक हैं और भौतिक मध्यम लगाव उपलेयर का निर्माण करते हैं।

ईथरनेट फिजिकल ट्रांसीवर

File:Micrel KS8721CL on mainboard of Surf@home II-7778.jpg
रे ज़िन KS8721CL - 3.3V सिंगल पावर सप्लाई 10/100बेस -TX/FX MII भौतिक परत ट्रांसीवर

ईथरनेट PHY एक घटक है जो OSI प्रतिरूप की भौतिक परत पर संचालित होता है।यह ईथरनेट के भौतिक परत के हिस्से को लागू करता है।इसका उद्देश्य लिंक को एनालॉग सिग्नल भौतिक पहुंच प्रदान करना है।यह आमतौर पर एक microcontroller या किसी अन्य सिस्टम में मैक चिप में मीडिया-स्वतंत्र अंतरापृष्ठ (एमआईआई) के साथ इंटरफेक्स किया जाता है जो उच्च परत कार्यों का ध्यान रखता है।

अधिक विशेष रूप से, ईथरनेट PHY एक चिप है जो ईथरनेट प्रदत्त ढांचा के फ़ंक्शन को भेजने और प्राप्त करने वाले हार्डवेयर को लागू करता है;यह ईथरनेट भौतिक परत के एनालॉग डोमेन के बीच अंतरापृष्ठ |ईथरनेट की लाइन मॉड्यूलेशन और लिंक-लेयर मीडिया स्वतंत्र अंतरापृष्ठ का डिजिटल डोमेन।[17] PHY आमतौर पर मैक एड्रेसिंग को संभालता नहीं है, क्योंकि यह प्रदत्त लिंक लेयर की नौकरी है।इसी तरह, लैन पर जागो और संजाल बूटिंग कार्यक्षमता को संजाल अंतरापृष्ठ कार्ड (एनआईसी) में लागू किया जाता है, जिसमें PHY, MAC, और अन्य कार्यक्षमता एक चिप में या अलग चिप्स के रूप में हो सकती है।

सामान्य ईथरनेट अंतरापृष्ठ में प्रदत्त संचार के लिए फाइबर या दो से चार तांबे जोड़े सम्मिलित हैं।हालांकि, अब एक नया अंतरापृष्ठ मौजूद है, जिसे सिंगल पेयर ईथरनेट (एसपीई) कहा जाता है, जो कि अभी भी इच्छित गति पर संवाद करते हुए तांबे के तारों की एक जोड़ी का उपयोग करने में सक्षम है।टेक्सस उपकरण ्स DP83TD510E[18] PHY का एक उदाहरण है जो SPE का उपयोग करता है।

उदाहरणों में Microsemi Simpliphy और Synchrophy VSC82xx/84xx/85xx/86xx परिवार, Marvell प्रौद्योगिकी समूह Alaska 88E1310/88E1310S/88E1318/88E1318S गिगाबिट इथरनेटेंट्स DP83838[19] और इंटेल से प्रसाद[20] और ics।[21]


अन्य अनुप्रयोग

  • वायरलेस लेन या वाई-फाई: PHY भाग में RF, मिश्रित-सिग्नल और एनालॉग हिस्से होते हैं, जिन्हें अक्सर ट्रांससेवर्स कहा जाता है, और डिजिटल बेसबैंड भाग जो अंकीय सिग्नल प्रोसेसर (DSP) और संचार एल्गोरिथ्म प्रसंस्करण का उपयोग करता है, जिसमें चैनल कोड भी सम्मिलित हैं।।यह आम है कि ये PHY भाग सिस्टम-ऑन-अ-चिप (SOC) कार्यान्वयन में मध्यम अभिगम नियंत्रण (MAC) परत के साथ एकीकृत हैं।इसी तरह के वायरलेस अनुप्रयोगों में 3 [[ जेडएचजी ]]/4 जी/3 जीपीपी दीर्घकालिक विकास/5 जी , वाइमैक्स और अल्ट्रा वाइड बैंड सम्मिलित हैं।
  • यूनिवर्सल आनुक्रमिक बस (USB): एक PHY चिप को मेजबान या अंतः स्थापित प्रणालियाँ में अधिकांश USB नियंत्रकों में एकीकृत किया जाता है और अंतरापृष्ठ के डिजिटल और संशोधित भागों के बीच पुल प्रदान करता है।
  • IRDA: अवरक्त आंकड़ा संघ (IRDA) विनिर्देश में प्रदत्त परिवहन की भौतिक परत के लिए एक IRPHY विनिर्देश सम्मिलित है।
  • आनुक्रमिक एटीए (एसएटीए): आनुक्रमिक एटीए कंट्रोलर एक PHY का उपयोग करते हैं।

प्रौद्योगिकियां

निम्नलिखित प्रौद्योगिकियां भौतिक परत सेवाएं प्रदान करती हैं:[22]

यह भी देखें

संदर्भ

  1. "X.225 : Information technology – Open Systems Interconnection – Connection-oriented Session protocol: Protocol specification". Archived from the original on 1 February 2021. Retrieved 24 November 2021.
  2. Gorry Fairhurst (2001-01-01). "Physical Layer". Archived from the original on 2009-06-18.
  3. Iyengar, Shisharama (2010). Fundamentals of Sensor Network Programming. Wiley. p. 136. ISBN 978-1423902454.
  4. "The Physical Layer | InterWorks". InterWorks (in English). 2011-07-30. Retrieved 2018-08-14.
  5. Shaw, Keith (2018-10-22). "The OSI model explained: How to understand (and remember) the 7 layer network model". Network World (in English). Retrieved 2019-02-15.
  6. "DATA COMMUNICATION & NETWORKING". ResearchGate (in English). Retrieved 2019-02-15.
  7. File:PD-icon.svg This article incorporates public domain material from Federal Standard 1037C. General Services Administration. Archived from the original on 2022-01-22.
  8. "physical signaling sublayer (PLS)". Archived from the original on 2010-12-27. Retrieved 2011-07-29.
  9. "rfc1122". datatracker.ietf.org. Retrieved 2021-07-28.
  10. "rfc1123". datatracker.ietf.org. Retrieved 2021-07-28.
  11. Shekhar, Amar (2016-04-07). "Physical Layer Of OSI Model: Working Functionalities and Protocols". Fossbytes (in English). Retrieved 2019-02-15.
  12. Bayliss, Colin R.; Bayliss, Colin; Hardy, Brian (2012-02-14). Transmission and Distribution Electrical Engineering (in English). Elsevier. ISBN 9780080969121.
  13. "CCNA Certification/Physical Layer - Wikibooks, open books for an open world". en.wikibooks.org. Retrieved 2019-02-15.
  14. Bertsekas, Dimitri; Gallager, Robert (1992). Data Networks. Prentice Hall. p. 61. ISBN 0-13-200916-1.
  15. Forouzan, Behrouz A.; Fegan, Sophia Chung (2007). Data Communications and Networking (in English). Huga Media. ISBN 9780072967753.
  16. Mauricio Arregoces; Maurizio Portolani (2003). Data Center Fundamentals. ISBN 9781587050237. Retrieved 2015-11-18.
  17. "microcontroller - what is the difference between PHY and MAC chip - Electrical Engineering Stack Exchange". Electronics.stackexchange.com. 2013-07-11. Retrieved 2015-11-18.
  18. "DP83TD510E Ultra Low Power 802.3cg 10Base-T1L 10M Single Pair Ethernet PHY" (PDF). Texas Instruments. Retrieved 12 October 2020.
  19. "Ethernet PHYs". Texas Instruments. Retrieved 12 October 2020.
  20. Intel PHY controllers brochure
  21. osuosl.org - ICS1890 10Base-T/100Base-TX Integrated PHYceiver datasheet
  22. "Physical Layer | Layer 1". The OSI-Model (in English). Retrieved 2021-07-28.


बाहरी कड़ियाँ

श्रेणी: OSI प्रतिरूप