पीसीआई-एक्स: Difference between revisions

From Vigyanwiki
(text)
No edit summary
 
(9 intermediate revisions by 6 users not shown)
Line 1: Line 1:
{{Short description|Computer bus and expansion card standard}}
{{Short description|Computer bus and expansion card standard}}
{{distinguish|text=[[PCI Express]] (PCI-E or PCIe)}}
{{distinguish|text=[[पीसीआई एक्सप्रेस]] (पीसीआई-ई या पीसीआईई)}}
{{Infobox Computer Hardware Bus
{{Infobox Computer Hardware Bus
|name=PCI-X
|name=पीसीआई-एक्स
|fullname=PCI Local Bus
|fullname=पीसीआई लोकल बस
|image=File:ZRAID at PCI-X at FSC Primtrgy TX200 S2.JPG
|image=फ़ाइल: FSC Primtrgy TX200 S2.JPG पर PCI-X पर ZRAID
|caption=PCI-X motherboard, with one card installed.
|caption=पीसीआई-एक्स मदरबोर्ड, जिसमें एक कार्ड स्थापित है।
|invent-date={{Start date and age|1998}}
|invent-date={{प्रारंभ तिथि और आयु|1998}}
|invent-name=[[IBM]], [[Hewlett-Packard|HP]], and [[Compaq]]
|invent-name=[[आईबीएम]], [[हेवलेट-पैकर्ड|एचपी]], और [[कॉम्पैक]]
|super-date=2004
|super-date=2004
|super-name=[[PCI Express]]
|super-name=[[पीसीआई एक्सप्रेस]]
|width=64
|width=64
|numdev=
|numdev=
|speed=Half-duplex<ref>{{Cite web|title=PCIe (Peripheral Component Interconnect Express) {{!}} On the Motherboard {{!}} Pearson IT Certification|url=https://www.pearsonitcertification.com/articles/article.aspx?p=2731934&seqNum=24|access-date=2020-09-25|website=www.pearsonitcertification.com}}</ref>
|speed=हाफ-डुप्लेक्स<ref>{{साइट वेब|टाइटल=पीसीआईई (पेरिफेरल कंपोनेंट इंटरकनेक्ट एक्सप्रेस) {{!}} मदरबोर्ड पर {{!}} पियर्सन आईटी सर्टिफिकेशन|url=https://www.pearsonitcertification.com/articles /article.aspx?p=2731934&seqNum=24|access-date=2020-09-25|website=www.pearsonitcertification.com}}</ref>
266–4266&nbsp;MB/s
266–4266&nbsp;एमबी/से
|hotplug=Optional
|hotplug=वैकल्पिक
|style=p
|style=पी
}}
}}
पीसीआई-एक्स, (पेरिफेरल कंपोनेंट अन्तर्संबद्ध एक्सटेंडेड), एक [[कंप्यूटर बस]] और विस्तार कार्ड मानक है जो [[सर्वर (कंप्यूटिंग)]] और [[वर्कस्टेशन]] द्वारा मांग की जाने वाली उच्च [[बैंडविड्थ (कंप्यूटिंग)]] के लिए 32-बिट  [[पारंपरिक पीसीआई|पीसीआई]] [[स्थानीय बस|लोकल बस]] को बढ़ाता है। यह उच्च घड़ी की गति (133 मेगाहर्ट्ज तक) का समर्थन करने के लिए संशोधित विज्ञप्ति का उपयोग करता है, लेकिन विद्युत कार्यान्वयन में अन्यथा समान है। पीसीआई-एक्स 2.0 ने विद्युत संकेत स्तरों में कमी के साथ 533 मेगाहर्ट्ज {{r|PCIX2.0|p=23}}तक की गति बढ़ा दी।
'''पीसीआई-एक्स''', (पेरिफेरल कंपोनेंट अन्तर्संबद्ध एक्सटेंडेड), एक [[कंप्यूटर बस]] और विस्तार कार्ड मानक है जो [[सर्वर (कंप्यूटिंग)]] और [[वर्कस्टेशन]] द्वारा मांग की जाने वाली उच्च [[बैंडविड्थ (कंप्यूटिंग)]] के लिए 32-बिट  [[पारंपरिक पीसीआई|पीसीआई]] [[स्थानीय बस|लोकल बस]] को बढ़ाता है। यह उच्च घड़ी की गति (133 मेगाहर्ट्ज तक) का समर्थन करने के लिए संशोधित विज्ञप्ति का उपयोग करता है, लेकिन विद्युत कार्यान्वयन में अन्यथा समान है। पीसीआई-एक्स 2.0 ने विद्युत संकेत स्तरों में कमी के साथ 533 मेगाहर्ट्ज {{r|PCIX2.0|p=23}}तक की गति बढ़ा दी।


स्लॉट भौतिक रूप से 3.3 वी, बिल्कुल समान आकार, स्थान और पिन असाइनमेंट के साथ पीसीआई स्लॉट है। विद्युत विनिर्देश अनुरूप हैं, लेकिन सख्त हैं। चूंकि, जबकि अधिकांश पारंपरिक पीसीआई स्लॉट 85 मिमी लंबे 32-बिट संस्करण हैं, अधिकांश पीसीआई-एक्स उपकरण 130 मिमी लंबे 64-बिट स्लॉट का उपयोग करते हैं, इस बिंदु पर कि 64-बिट पीसीआई संयोजक और पीसीआई-एक्स समर्थन को पर्यायवाची के रूप में देखा जाता है।.
स्लॉट भौतिक रूप से 3.3 वी, बिल्कुल समान आकार, स्थान और पिन असाइनमेंट के साथ पीसीआई स्लॉट है। विद्युत विनिर्देश अनुरूप हैं, लेकिन सख्त हैं। चूंकि, जबकि अधिकांश पारंपरिक पीसीआई स्लॉट 85 मिमी लंबे 32-बिट संस्करण हैं, अधिकांश पीसीआई-एक्स उपकरण 130 मिमी लंबे 64-बिट स्लॉट का उपयोग करते हैं, इस बिंदु पर कि 64-बिट पीसीआई संयोजक और पीसीआई-एक्स समर्थन को पर्यायवाची के रूप में देखा जाता है।.
Line 28: Line 28:


=== पृष्ठभूमि और प्रेरणा ===
=== पृष्ठभूमि और प्रेरणा ===
[[File:Intelpromtserverpcixadapter1000mta342.jpg|240px|thumb|right|एक पीसीआई-एक्स [[गीगाबिट ईथरनेट]] विस्तार कार्ड]]
[[File:Intelpromtserverpcixadapter1000mta342.jpg|240px|thumb|right|एक पीसीआई-एक्स [[गीगाबिट ईथरनेट]] विस्तार कार्ड]]पीसीआई में, लेन-देन जो तुरंत पूरा नहीं किया जा सकता है, या तो लक्ष्य या रिट्री-साइकिल जारी करने वाले आरंभकर्ता द्वारा स्थगित कर दिया जाता है, जिसके दौरान कोई अन्य कर्ता पीसीआई बस का उपयोग नहीं कर सकता है। चूंकि पीसीआई में बाद में आँकड़े वापस करने के लिए लक्ष्य को अनुमति देने के लिए विभाजन-प्रतिक्रिया तंत्र का अभाव है, इसलिए आँकड़े पढ़ने के लिए तैयार होने तक बस पुनः प्रयास-चक्र जारी करने वाले लक्ष्य द्वारा कब्जा कर लिया जाता है। पीसीआई-एक्स में, मास्टर द्वारा अनुरोध जारी करने के बाद, यह पीसीआई बस से पृथक हो जाता है, जिससे अन्य कर्ता बस का उपयोग कर सकते हैं। अनुरोधित आँकड़े युक्त विभाजन-प्रतिक्रिया तभी उत्पन्न होती है जब लक्ष्य सभी अनुरोधित आँकड़े को वापस करने के लिए तैयार होता है। स्प्लिट-प्रतिक्रियाएं रिट्री-साइकिल को समाप्त करके बस दक्षता में वृद्धि करती हैं, जिसके दौरान बस में कोई आँकड़े स्थानांतरित नहीं किया जा सकता है।
[[File:dualportintelmtpro1000mtserveradapterspc.jpg|240px|thumb|right|सिंगल पीसीआई-एक्स स्लॉट के लिए डुअल पोर्ट नेटवर्क कार्ड पीसीआई-एक्स स्लॉट्स को बचाने के लिए और पीसीआई-एक्स 64-बिट कंप्यूटिंग की पूरी क्षमता का उपयोग करने के लिए। 64-बिट बस]]पीसीआई में, लेन-देन जो तुरंत पूरा नहीं किया जा सकता है, या तो लक्ष्य या रिट्री-साइकिल जारी करने वाले आरंभकर्ता द्वारा स्थगित कर दिया जाता है, जिसके दौरान कोई अन्य कर्ता पीसीआई बस का उपयोग नहीं कर सकता है। चूंकि पीसीआई में बाद में आँकड़े वापस करने के लिए लक्ष्य को अनुमति देने के लिए विभाजन-प्रतिक्रिया तंत्र का अभाव है, इसलिए आँकड़े पढ़ने के लिए तैयार होने तक बस पुनः प्रयास-चक्र जारी करने वाले लक्ष्य द्वारा कब्जा कर लिया जाता है। पीसीआई-एक्स में, मास्टर द्वारा अनुरोध जारी करने के बाद, यह पीसीआई बस से पृथक हो जाता है, जिससे अन्य कर्ता बस का उपयोग कर सकते हैं। अनुरोधित आँकड़े युक्त विभाजन-प्रतिक्रिया तभी उत्पन्न होती है जब लक्ष्य सभी अनुरोधित आँकड़े को वापस करने के लिए तैयार होता है। स्प्लिट-प्रतिक्रियाएं रिट्री-साइकिल को समाप्त करके बस दक्षता में वृद्धि करती हैं, जिसके दौरान बस में कोई आँकड़े स्थानांतरित नहीं किया जा सकता है।


पीसीआई को अद्वितीय इंटरप्ट लाइनों की सापेक्षिक कमी का भी सामना करना पड़ा। केवल 4 इंटरप्ट पिन (आईएनटी ए/बी/सी/डी) के साथ, कई पीसीआई उपकरण वाले प्रणाली को इंटरप्ट लाइन साझा करने के लिए कई कार्यों की आवश्यकता होती है, जो होस्ट-साइड इंटरप्ट-हैंडलिंग को जटिल बनाता है। पीसीआई-एक्स ने [[संदेश संकेतित व्यवधान]] को जोड़ा, इंटरप्ट प्रणाली जो होस्ट-मेमोरी मे मेमोरी राइट्स का उपयोग करता है। एमएसआई-मोड में, फ़ंक्शन की बाधा को आईएनटीएक्स लाइन पर जोर देकर संकेत नहीं दिया जाता है। इसके बजाय, फ़ंक्शन होस्ट-मेमोरी में प्रणाली-समनुरूप क्षेत्र में मेमोरी-राइट करता है। चूंकि सामग्री और पता प्रति-फ़ंक्शन के आधार पर समनुरूप किए गए हैं, एमएसआई-मोड इंटरप्ट्स साझा किए जाने के अतिरिक्त समर्पित हैं। पीसीआई-एक्स प्रणाली एमएसआई-मोड इंटरप्ट्स और विरासत आईएनटीएक्स इंटरप्ट्स दोनों को एक साथ उपयोग करने की अनुमति देती है (चूंकि एक ही फ़ंक्शन द्वारा नहीं।)
पीसीआई को अद्वितीय इंटरप्ट लाइनों की सापेक्षिक कमी का भी सामना करना पड़ा। केवल 4 इंटरप्ट पिन (आईएनटी ए/बी/सी/डी) के साथ, कई पीसीआई उपकरण वाले प्रणाली को इंटरप्ट लाइन साझा करने के लिए कई कार्यों की आवश्यकता होती है, जो होस्ट-साइड इंटरप्ट-हैंडलिंग को जटिल बनाता है। पीसीआई-एक्स ने [[संदेश संकेतित व्यवधान]] को जोड़ा, इंटरप्ट प्रणाली जो होस्ट-मेमोरी मे मेमोरी राइट्स का उपयोग करता है। एमएसआई-मोड में, फ़ंक्शन की बाधा को आईएनटीएक्स लाइन पर जोर देकर संकेत नहीं दिया जाता है। इसके बजाय, फ़ंक्शन होस्ट-मेमोरी में प्रणाली-समनुरूप क्षेत्र में मेमोरी-राइट करता है। चूंकि सामग्री और एड्रेस प्रति-फ़ंक्शन के आधार पर समनुरूप किए गए हैं, एमएसआई-मोड इंटरप्ट्स साझा किए जाने के अतिरिक्त समर्पित हैं। पीसीआई-एक्स प्रणाली एमएसआई-मोड इंटरप्ट्स और विरासत आईएनटीएक्स इंटरप्ट्स दोनों को एक साथ उपयोग करने की अनुमति देती है (चूंकि एक ही फ़ंक्शन द्वारा नहीं।)


पंजीकृत आई/ओ की कमी ने पीसीआई को 66 मेगाहर्ट्ज की अधिकतम आवृत्ति तक सीमित कर दिया। पीसीआई-एक्स आई/ओ पीसीआई घड़ी में पंजीकृत हैं, सामान्यतः पीएलएल के माध्यम से बस पिनों को सक्रिय रूप से नियंत्रित करने के लिए आई/ओ विलंबित होते हैं। सेटअप समय में सुधार 133 मेगाहर्ट्ज की आवृत्ति में वृद्धि की अनुमति देता है।
पंजीकृत आई/ओ की कमी ने पीसीआई को 66 मेगाहर्ट्ज की अधिकतम आवृत्ति तक सीमित कर दिया। पीसीआई-एक्स आई/ओ पीसीआई घड़ी में पंजीकृत हैं, सामान्यतः पीएलएल के माध्यम से बस पिनों को सक्रिय रूप से नियंत्रित करने के लिए आई/ओ विलंबित होते हैं। सेटअप समय में सुधार 133 मेगाहर्ट्ज की आवृत्ति में वृद्धि की अनुमति देता है।
Line 40: Line 39:


===पीसीआई-एक्स 1.0===
===पीसीआई-एक्स 1.0===
पीसीआई-एक्स मानक [[IBM|आईबीएम]] , [[Hewlett-Packard|हेवलेट पैकर्ड (एचपी)]] और [[Compaq|कॉम्पैक]] द्वारा संयुक्त रूप से विकसित किया गया था और 1998 में अनुमोदन के लिए प्रस्तुत किया गया था। यह पीसीआई में कई कमियों को दूर करने और उच्च बैंडविड्थ उपकरणों के प्रदर्शन को बढ़ाने के लिए पीसीआई लोकल बस में मालिकाना सर्वर विस्तारण को संहिताबद्ध करने का प्रयास था। जैसे गीगाबिट ईथरनेट,[[फाइबर चैनल]] और अल्ट्रा3 [[एससीएसआई]] कार्ड और प्रोसेसर को [[कंप्यूटर क्लस्टर]] में अन्तर्संबद्ध करने की अनुमति देता है।
पीसीआई-एक्स मानक [[IBM|आईबीएम]], [[Hewlett-Packard|हेवलेट पैकर्ड (एचपी)]] और [[Compaq|कॉम्पैक]] द्वारा संयुक्त रूप से विकसित किया गया था और 1998 में अनुमोदन के लिए प्रस्तुत किया गया था। यह पीसीआई में कई कमियों को दूर करने और उच्च बैंडविड्थ उपकरणों के प्रदर्शन को बढ़ाने के लिए पीसीआई लोकल बस में मालिकाना सर्वर विस्तारण को संहिताबद्ध करने का प्रयास था। जैसे गीगाबिट ईथरनेट, [[फाइबर चैनल]] और अल्ट्रा3 [[एससीएसआई]] कार्ड और प्रोसेसर को [[कंप्यूटर क्लस्टर]] में अन्तर्संबद्ध करने की अनुमति देता है।


इंटेल ने केवल पीसीआई-एक्स का योग्य स्वागत किया, इस बात पर जोर दिया कि अगली पीढ़ी की बस को "मौलिक रूप से नई वास्तुकला" होना चाहिए।<ref>{{cite news |title=पीसीआई-एक्स गैंग ऑफ थ्री ने फ्यूचर आई/ओ के साथ इंटेल को चुनौती दी|url=https://www.theregister.co.uk/1999/01/13/pcix_gang_of_three_challenges/ |date=1999-01-13 |first= John |last=Lettice |journal=The Register}}</ref>इंटेल के समर्थन के बिना, पीसीआई-एक्स पीसी में अपनाए जाने में विफल रहा। ईई टाइम्स के रिक मेरिट के अनुसार, "पीसीआई एसआईजी और प्रमुख इंटेल अन्तर्संबद्ध डिजाइनर (अभिकल्पक), जिन्होंने त्वरित ग्राफिक्स पोर्ट पर विकास की अगुआई की, के बीच गिरते-गिरते हुए इंटेल ने प्रारंभिक पीसीआई-एक्स प्रयास से बाहर निकलने का कारण बना।" चूंकि पीसीआई-एक्स इंटरफ़ेस को एप्पल द्वारा [[Power Macintosh G5|पावर मैक जी 5]] की पहली कुछ पीढ़ियों के लिए संक्षिप्त रूप से अपनाया गया था।
इंटेल ने केवल पीसीआई-एक्स का योग्य स्वागत किया, इस बात पर जोर दिया कि अगली पीढ़ी की बस को "मौलिक रूप से नई वास्तुकला" होना चाहिए।<ref>{{cite news |title=पीसीआई-एक्स गैंग ऑफ थ्री ने फ्यूचर आई/ओ के साथ इंटेल को चुनौती दी|url=https://www.theregister.co.uk/1999/01/13/pcix_gang_of_three_challenges/ |date=1999-01-13 |first= John |last=Lettice |journal=The Register}}</ref>इंटेल के समर्थन के बिना, पीसीआई-एक्स पीसी में अपनाए जाने में विफल रहा।EE टाइम्स के रिक मेरिट के अनुसार, "पीसीआई एसआईजी और प्रमुख इंटेल अन्तर्संबद्ध डिजाइनर (अभिकल्पक), जिन्होंने त्वरित ग्राफिक्स पोर्ट पर विकास की अगुआई की, के बीच गिरते-गिरते हुए इंटेल ने प्रारंभिक पीसीआई-एक्स प्रयास से बाहर निकलने का कारण बना।" चूंकि पीसीआई-एक्स इंटरफ़ेस को एप्पल द्वारा [[Power Macintosh G5|पावर मैक जी 5]] की पहली कुछ पीढ़ियों के लिए संक्षिप्त रूप से अपनाया गया था।


पहले पीसीआई-एक्स उत्पादों का निर्माण 1998 में किया गया था, जैसे कि एडाप्टेक AHA-3950U2B डुअल अल्ट्रा2 वाइड एससीएसआई कंट्रोलर, चूंकि उस समय पीसीआई-एक्स संयोजक को पैकेजिंग पर केवल "64-बिट रेडी पीसीआई" के रूप में संदर्भित किया गया था, जिसका संकेत था भविष्य की अनुकूलता। वास्तविक पीसीआई-एक्स ब्रांडिंग केवल बाद में मानक बन गई, संभवतः पीसीआई-एक्स सुसज्जित मदरबोर्ड की व्यापक उपलब्धता के साथ। जब अगस्त 2001 में पीसीआई एक्सप्रेस के अधिक विवरण जारी किए गए, तो पीसीआई एसआईजी के अध्यक्ष रोजर टिप्ले ने अपना विश्वास व्यक्त किया कि "पीसीआई-एक्स हमेशा के लिए सर्वर में रहने वाला है क्योंकि यह एक निश्चित स्तर की कार्यक्षमता प्रदान करता है, और यह स्विच करने के लिए मजबूर नहीं हो सकता है 3GIO [पीसीआई एक्सप्रेस] उस कार्यक्षमता के लिए। हमने सीखा कि ISA से छुटकारा पाने में सक्षम नहीं होने से। ISA इन सभी प्रणालियों के कारण लटका रहा, जो उच्च-मात्रा वाले हिस्से नहीं थे। " टिप्ले ने यह भी घोषणा की कि (उस समय) पीसीआई एसआईजी पीसीआई एक्सप्रेस और पीसीआई-एक्स 2.0 को अस्थायी रूप से पीसीआई 3.0 नामक एक कार्य में मोड़ने की योजना बना रहा था,<ref>Jerry Ascierto (8/30/2001) "[http://www.eetimes.com/document.asp?doc_id=1228264 Intel details next-generation I/O spec]", ''EE Times''</ref> लेकिन उस नाम का उपयोग अंततः पारंपरिक पीसीआई के अपेक्षाकृत मामूली संशोधन के लिए किया गया था।<ref>{{Cite web |url=http://www.pcisig.com/news_room/faqs/faq_pci30/pci30_faq.pdf |title=संग्रहीत प्रति|access-date=2013-12-16 |archive-date=2014-02-11 |archive-url=https://web.archive.org/web/20140211033021/http://www.pcisig.com/news_room/faqs/faq_pci30/pci30_faq.pdf |url-status=dead }}</ref>
पहले पीसीआई-एक्स उत्पादों का निर्माण 1998 में किया गया था, जैसे कि एडाप्टेक एएचए-3950U2B दोहरा अल्ट्रा2 वाइड एससीएसआई कंट्रोलर, चूंकि उस समय पीसीआई-एक्स संयोजक को पैकेजिंग पर केवल "64-बिट रेडी पीसीआई" के रूप में संदर्भित किया गया था, जिसका संकेत था भविष्य की अनुकूलता। वास्तविक पीसीआई-एक्स ब्रांडिंग केवल बाद में, संभवतः पीसीआई-एक्स सुसज्जित मदरबोर्ड की व्यापक उपलब्धता के साथ मानक बन गई। जब अगस्त 2001 में पीसीआई एक्सप्रेस के अधिक विवरण जारी किए गए, तो पीसीआई एसआईजी के अध्यक्ष रोजर टिप्ले ने अपना विश्वास व्यक्त किया कि "पीसीआई-एक्स हमेशा के लिए सर्वर में रहने वाला है क्योंकि यह निश्चित स्तर की कार्यक्षमता प्रदान करता है, और यह स्विच करने के लिए 3 जीआईओ [पीसीआई एक्सप्रेस] उस कार्यक्षमता के लिए मजबूर नहीं हो सकता है। हमने सीखा कि आईएसए से छुटकारा पाने में सक्षम नहीं है। आईएसए इन सभी प्रणालियों के कारण लटका रहा, जो उच्च-मात्रा वाले हिस्से नहीं थे। " टिप्ले ने यह भी घोषणा की कि (उस समय) पीसीआई एसआईजी पीसीआई एक्सप्रेस और पीसीआई-एक्स 2.0 को अस्थायी रूप से पीसीआई 3.0 नामक कार्य में मोड़ने की योजना बना रहा था,<ref>Jerry Ascierto (8/30/2001) "[http://www.eetimes.com/document.asp?doc_id=1228264 Intel details next-generation I/O spec]", ''EE Times''</ref> लेकिन उस नाम का उपयोग अंततः पारंपरिक पीसीआई के अपेक्षाकृत मामूली संशोधन के लिए किया गया था।<ref>{{Cite web |url=http://www.pcisig.com/news_room/faqs/faq_pci30/pci30_faq.pdf |title=संग्रहीत प्रति|access-date=2013-12-16 |archive-date=2014-02-11 |archive-url=https://web.archive.org/web/20140211033021/http://www.pcisig.com/news_room/faqs/faq_pci30/pci30_faq.pdf |url-status=dead }}</ref>
===पीसीआई-एक्स 2.0===
===पीसीआई-एक्स 2.0===
2003 में, पीसीआई एसआईजी ने पीसीआई-एक्स 2.0 की पुष्टि की। इसमें 266-मेगाहर्ट्ज और 533-मेगाहर्ट्ज भिन्नरूप सम्मलित हैं, जो क्रमशः 2,132 एमबी/एस और 4,266 एमबी/एस थ्रूपुट प्रदान करते हैं। पीसीआई-एक्स 2.0 अतिरिक्त विज्ञप्ति संशोधन करता है जो प्रणाली की विश्वसनीयता में मदद करने के लिए डिज़ाइन किए गए हैं और फिर से भेजने से बचने के लिए बस में त्रुटि-सुधार कोड जोड़ते हैं।<ref name="PCI-SIG">{{cite web|url=http://www.pcisig.com/news_room/faqs/faq_20/|title=PCI-SIG — FAQ — PCI-X 2.0|access-date=2008-02-17|archive-date=2008-02-15|archive-url=https://web.archive.org/web/20080215215940/http://www.pcisig.com/news_room/faqs/faq_20/|url-status=dead}}</ref> पीसीआई-एक्स फॉर्म फैक्टर की सबसे आम शिकायतों में से एक से निपटने के लिए, 184-पिन संयोजक, 16-बिट पोर्ट विकसित किए गए थे जिससे कि पीसीआई-एक्स को तंग जगह की कमी वाले उपकरणों में उपयोग किया जा सके। पीसीआई-एक्सप्रेस के समान, [[सेंट्रल प्रोसेसिंग यूनिट]] या बस नियंत्रक पर बोझ डाले बिना बस में उपकरणों को एक दूसरे से बात करने की अनुमति देने के लिए पीटीपी कार्यों को जोड़ा गया था।
2003 में, पीसीआई एसआईजी ने पीसीआई-एक्स 2.0 की पुष्टि की। इसमें 266-मेगाहर्ट्ज और 533-मेगाहर्ट्ज भिन्नरूप सम्मलित हैं, जो क्रमशः 2,132 एमबी/एस और 4,266 एमबी/एस साद्यांत प्रदान करते हैं। पीसीआई-एक्स 2.0 अतिरिक्त विज्ञप्ति संशोधन करता है जो प्रणाली की विश्वसनीयता में मदद करने के लिए डिज़ाइन किए गए हैं और फिर से भेजने से बचने के लिए बस में त्रुटि-सुधार कोड जोड़ते हैं।<ref name="PCI-SIG">{{cite web|url=http://www.pcisig.com/news_room/faqs/faq_20/|title=PCI-SIG — FAQ — PCI-X 2.0|access-date=2008-02-17|archive-date=2008-02-15|archive-url=https://web.archive.org/web/20080215215940/http://www.pcisig.com/news_room/faqs/faq_20/|url-status=dead}}</ref> पीसीआई-एक्स फॉर्म फैक्टर की सबसे आम शिकायतों में से एक से निपटने के लिए, 184-पिन संयोजक, 16-बिट पोर्ट विकसित किए गए थे जिससे कि पीसीआई-एक्स को तंग जगह की कमी वाले उपकरणों में उपयोग किया जा सके। पीसीआई-एक्सप्रेस के समान, [[सेंट्रल प्रोसेसिंग यूनिट]] या बस नियंत्रक पर बोझ डाले बिना बस में उपकरणों को एक दूसरे से बात करने की अनुमति देने के लिए पीटीपी कार्यों को जोड़ा गया था।


पीसीआई-एक्स 2.0 के विभिन्न सैद्धांतिक लाभों और पीसीआई-एक्स और पीसीआई उपकरणों के साथ इसकी पिछड़ी संगतता के बावजूद, इसे बड़े पैमाने पर (2008 तक) लागू नहीं किया गया है। कार्यान्वयन की यह कमी मुख्य रूप से इसलिए है क्योंकि हार्डवेयर विक्रेताओं ने इसके बजाय पीसीआई एक्सप्रेस को एकीकृत करना चुना है।
पीसीआई-एक्स 2.0 के विभिन्न सैद्धांतिक लाभों और पीसीआई-एक्स और पीसीआई उपकरणों के साथ इसकी पिछड़ी संगतता के बावजूद, इसे बड़े पैमाने पर (2008 तक) लागू नहीं किया गया है। कार्यान्वयन की यह कमी मुख्य रूप से इसलिए है क्योंकि हार्डवेयर विक्रेताओं ने इसके बजाय पीसीआई एक्सप्रेस को एकीकृत करना चुना है।


आईबीएमउन (कुछ) विक्रेताओं में से एक था जिन्होंने अपने प्रणाली i5 मॉडल 515, 520 और 525 में पीसीआई-एक्स 2.0 (266 मेगाहर्ट्ज) समर्थन प्रदान किया; आईबीएम ने इन स्लॉट्स को [[10 गीगाबिट ईथरनेट]] एडेप्टर के लिए उपयुक्त के रूप में विज्ञापित किया, जो उन्होंने प्रदान भी किया।<ref>{{cite web|url=http://www.redbooks.ibm.com/redpapers/pdfs/redp4011.pdf|quote="PCI की एक तीसरी पीढ़ी अब 1.9 GHz सिस्टम i5 मॉडल 515, 520, और 525 की शुरुआत के साथ पेश की गई है। इन मॉडलों में एक PCI-X DDR (PCI-X 2.0) स्लॉट है जो अधिकतम 266 MHz पर चलता है और केवल ऐसे एडेप्टर का समर्थन करता है जो IOP के बिना चल सकते हैं। यह स्लॉट अल्ट्रा-हाई बैंडविड्थ एडेप्टर जैसे नए 266 MHz (DDR) #5721/#5722 10 Gb ईथरनेट एडेप्टर के लिए आदर्श रूप से अनुकूल है।"|page=7|title=IBM सिस्टम i मॉडल के लिए PCI, PCI-X, PCI-X DDR, और PCIe प्लेसमेंट नियम}}</ref>एचपी ने कुछ [[ProLiant|प्रोलायंट]] और [[एचपीई वफ़ादारी सर्वर|इंटीग्रिटी सर्वरों]]में पीसीआई-एक्स 2.0 की पेशकश की और 266 मेगाहर्ट्ज पर भी काम करने वाले डुअल-पोर्ट 4जीबिट/एस फाइबर चैनल एडेप्टर की पेशकश की।<ref>[http://h18004.www1.hp.com/products/quickspecs/12481_na/12481_na.PDF HP FC2243 Dual Channel 4Gb PCI-X 2.0 HBA]</ref> [[AMD]] ने पीसीआई-एक्स 2.0 (266 मेगाहर्ट्ज) को अपने 8132 [[हाइपर ट्रांसपोर्ट]] से पीसीआई-एक्स 2.0 टनल चिप के माध्यम से समर्थित किया।<ref>{{cite web|url=http://www.theinquirer.net/inquirer/news/1016137/amd-rolls-out-8132-pci-x-tunnel-part |archive-url=https://web.archive.org/web/20131216104651/http://www.theinquirer.net/inquirer/news/1016137/amd-rolls-out-8132-pci-x-tunnel-part |url-status=unfit |archive-date=December 16, 2013 |title=एएमडी ने 8132 पीसीआई-एक्स टनल पार्ट रोल आउट किया|publisher=The Inquirer |date=2004-06-14 |access-date=2014-02-13}}</ref><ref name="MuellerSoper2006">{{cite book|author1=Scott M. Mueller|author2=Mark Edward Soper|author3=Barrie Sosinsky|title=सर्वर का उन्नयन और मरम्मत|url=https://books.google.com/books?id=9cLFf_1PBnkC&pg=PT366|year=2006|publisher=Pearson Education|isbn=978-0-13-279698-9|page=366}}</ref> [[ServerWorks]] पीसीआई-एक्स 2.0<ref>{{cite web |url=http://serverworks.com/technology/pdf/PCI-X_2-0_WhitePaper.pdf |title=संग्रहीत प्रति|website=serverworks.com |access-date=12 January 2022 |archive-url=https://web.archive.org/web/20030718015904/http://serverworks.com/technology/pdf/PCI-X_2-0_WhitePaper.pdf |archive-date=18 July 2003 |url-status=dead}}</ref> (पहली पीढ़ी के पीसीआई एक्सप्रेस के नुकसान के लिए) का एक मुखर समर्थक था, विशेष रूप से इसके प्रमुख [[राजा वेगेसना]] के माध्यम से,<ref>[http://www.eetimes.com/document.asp?doc_id=1144859 ServerWorks chief spurns first-generation PCI Express]</ref> जिन्हें ब्रॉडकॉम नेतृत्व के साथ रोडमैप असहमति के कारण जल्द ही निकाल दिया गया था।<ref>[http://news.cnet.com/Broadcom-ousts-ServerWorks-chief/2100-1006_3-994245.html Broadcom ousts ServerWorks chief]</ref>
आईबीएमउन (कुछ) विक्रेताओं में से एक था जिन्होंने अपने सिस्टम i5 मॉडल 515, 520 और 525 में पीसीआई-एक्स 2.0 (266 मेगाहर्ट्ज) समर्थन प्रदान किया, आईबीएम ने इन स्लॉट्स को [[10 गीगाबिट ईथरनेट]] उपयोजक के लिए उपयुक्त के रूप में विज्ञापित किया, जो उन्होंने प्रदान भी किया।<ref>{{cite web|url=http://www.redbooks.ibm.com/redpapers/pdfs/redp4011.pdf|quote="PCI की एक तीसरी पीढ़ी अब 1.9 GHz सिस्टम i5 मॉडल 515, 520, और 525 की शुरुआत के साथ पेश की गई है। इन मॉडलों में एक PCI-X DDR (PCI-X 2.0) स्लॉट है जो अधिकतम 266 MHz पर चलता है और केवल ऐसे एडेप्टर का समर्थन करता है जो IOP के बिना चल सकते हैं। यह स्लॉट अल्ट्रा-हाई बैंडविड्थ एडेप्टर जैसे नए 266 MHz (DDR) #5721/#5722 10 Gb ईथरनेट एडेप्टर के लिए आदर्श रूप से अनुकूल है।"|page=7|title=IBM सिस्टम i मॉडल के लिए PCI, PCI-X, PCI-X DDR, और PCIe प्लेसमेंट नियम}}</ref>एचपी ने कुछ [[ProLiant|प्रोलायंट]] और [[एचपीई वफ़ादारी सर्वर|इंटीग्रिटी सर्वरों]] में पीसीआई-एक्स 2.0 की पेशकश की और 266 मेगाहर्ट्ज पर भी काम करने वाले दोहरा-पोर्ट 4जीबिट/एस फाइबर चैनल उपयोजक की पेशकश की।<ref>[http://h18004.www1.hp.com/products/quickspecs/12481_na/12481_na.PDF HP FC2243 Dual Channel 4Gb PCI-X 2.0 HBA]</ref> [[AMD|एएमडी]] ने पीसीआई-एक्स 2.0 (266 मेगाहर्ट्ज) को अपने 8132 [[हाइपर ट्रांसपोर्ट]] से पीसीआई-एक्स 2.0 टनल चिप के माध्यम से समर्थित किया।<ref>{{cite web|url=http://www.theinquirer.net/inquirer/news/1016137/amd-rolls-out-8132-pci-x-tunnel-part |archive-url=https://web.archive.org/web/20131216104651/http://www.theinquirer.net/inquirer/news/1016137/amd-rolls-out-8132-pci-x-tunnel-part |url-status=unfit |archive-date=December 16, 2013 |title=एएमडी ने 8132 पीसीआई-एक्स टनल पार्ट रोल आउट किया|publisher=The Inquirer |date=2004-06-14 |access-date=2014-02-13}}</ref><ref name="MuellerSoper2006">{{cite book|author1=Scott M. Mueller|author2=Mark Edward Soper|author3=Barrie Sosinsky|title=सर्वर का उन्नयन और मरम्मत|url=https://books.google.com/books?id=9cLFf_1PBnkC&pg=PT366|year=2006|publisher=Pearson Education|isbn=978-0-13-279698-9|page=366}}</ref> [[ServerWorks|सर्वरवर्क्स]] पीसीआई-एक्स 2.0<ref>{{cite web |url=http://serverworks.com/technology/pdf/PCI-X_2-0_WhitePaper.pdf |title=संग्रहीत प्रति|website=serverworks.com |access-date=12 January 2022 |archive-url=https://web.archive.org/web/20030718015904/http://serverworks.com/technology/pdf/PCI-X_2-0_WhitePaper.pdf |archive-date=18 July 2003 |url-status=dead}}</ref> (पहली पीढ़ी के पीसीआई एक्सप्रेस के नुकसान के लिए) का मुखर समर्थक था, विशेष रूप से इसके प्रमुख [[राजा वेगेसना]] के माध्यम से,<ref>[http://www.eetimes.com/document.asp?doc_id=1144859 ServerWorks chief spurns first-generation PCI Express]</ref> जिन्हें ब्रॉडकॉम नेतृत्व के साथ दिशानिर्देश असहमति के कारण जल्द ही निकाल दिया गया था।<ref>[http://news.cnet.com/Broadcom-ousts-ServerWorks-chief/2100-1006_3-994245.html Broadcom ousts ServerWorks chief]</ref>


2003 में, [[गड्ढा|डेल]] ने घोषणा की कि वह पीसीआई-एक्स 2.0 को छोड़ देगा और पीसीआई एक्सप्रेस समाधानों को तेजी से अपनाने के पक्ष में होगा।<ref>[http://news.cnet.com/2100-1010-992769.html PCI-X marks the spot for IBM, HP]</ref> [[पीसी पत्रिका]] की रिपोर्ट के अनुसार, इंटेल ने अपने 2004 के रोडमैप में पीसीआई एक्सप्रेस के पक्ष में पीसीआई-एक्स को साइडलाइन करना शुरू कर दिया, यह तर्क देते हुए कि बाद वाले को प्रणाली विलंबता और बिजली की खपत के मामले में पर्याप्त लाभ मिला, अधिक नाटकीय रूप से "1,000-पिन" से बचने के रूप में कहा गया। एपोकैलिप्स" उनके तुमवाटर चिपसेट के लिए।<ref>[https://web.archive.org/web/20160304075654/https://www.pcmag.com/article2/0,2817,909447,00.asp Intel Begins Making Its Case Against PCI-X]</ref>
2003 में, [[गड्ढा|डेल]] ने घोषणा की कि वह पीसीआई-एक्स 2.0 को छोड़ देगा और पीसीआई एक्सप्रेस समाधानों को तेजी से अपनाने के पक्ष में होगा।<ref>[http://news.cnet.com/2100-1010-992769.html PCI-X marks the spot for IBM, HP]</ref> [[पीसी पत्रिका]] की रिपोर्ट के अनुसार, इंटेल ने अपने 2004 के दिशानिर्देश में पीसीआई एक्सप्रेस के पक्ष में पीसीआई-एक्स को उप-वृत्ति करना प्रारम्भ कर दिया, यह तर्क देते हुए कि बाद वाले को प्रणाली विलंबता और बिजली की खपत के मामले में पर्याप्त लाभ मिला, अधिक नाटकीय रूप से "1,000-पिन" से एपोकैलिप्स" उनके तुमवाटर चिपसेट के लिए बचने के रूप में कहा गया।<ref>[https://web.archive.org/web/20160304075654/https://www.pcmag.com/article2/0,2817,909447,00.asp Intel Begins Making Its Case Against PCI-X]</ref>
== तकनीकी विवरण ==
== तकनीकी विवरण ==
पीसीआई-एक्स ने पारंपरिक पीसीआई मानक को अधिकतम घड़ी की गति (66 मेगाहर्ट्ज से 133 मेगाहर्ट्ज तक) को दोगुना करके संशोधित किया<ref name="PCI-SIG" />और इसलिए कंप्यूटर प्रोसेसर और बाह्य उपकरणों के बीच आँकड़े की मात्रा का आदान-प्रदान हुआ। पारंपरिक पीसीआई 66 मेगाहर्ट्ज पर 64 बिट्स तक का समर्थन करता है (चूंकि 33 मेगाहर्ट्ज पर 32 बिट्स से ऊपर कुछ भी केवल हाई-एंड प्रणाली में देखा जाता है)। मानक पीसीआई के साथ 133 एमबी/एस की तुलना में पीसीआई-एक्स के साथ प्रोसेसर और बाह्य उपकरणों के बीच एक्सचेंज किए गए आँकड़े की सैद्धांतिक अधिकतम मात्रा 1.06 जीबी/एस है। पीसीआई-एक्स भी पीसीआई की गलती सहनशीलता में सुधार करता है, उदाहरण के लिए, दोषपूर्ण कार्डों को फिर से शुरू करने या ऑफ़लाइन करने की अनुमति देता है।
पीसीआई-एक्स ने पारंपरिक पीसीआई मानक को अधिकतम घड़ी की गति (66 मेगाहर्ट्ज से 133 मेगाहर्ट्ज तक) को दोगुना करके संशोधित किया<ref name="PCI-SIG" />और इसलिए कंप्यूटर प्रोसेसर और बाह्य उपकरणों के बीच आँकड़े की मात्रा का आदान-प्रदान हुआ। पारंपरिक पीसीआई 66 मेगाहर्ट्ज पर 64 बिट्स तक का समर्थन करता है (चूंकि 33 मेगाहर्ट्ज पर 32 बिट्स से ऊपर कुछ भी केवल उच्च अंत प्रणाली में देखा जाता है)। मानक पीसीआई के साथ 133 एमबी/एस की तुलना में पीसीआई-एक्स के साथ प्रोसेसर और बाह्य उपकरणों के बीच विनिमय किए गए आँकड़े की सैद्धांतिक अधिकतम मात्रा 1.06 जीबी/एस है। पीसीआई-एक्स भी पीसीआई की गलती सहनशीलता में सुधार करता है, उदाहरण के लिए, दोषपूर्ण कार्डों को फिर से प्रारम्भ करने या ऑफ़लाइन करने की अनुमति देता है।


पीसीआई-एक्स पीसीआई के लिए पिछड़ा अनुरूप है इस अर्थ में कि पूरी बस पीसीआई में वापस आती है यदि बस में कोई कार्ड पीसीआई-एक्स का समर्थन नहीं करता है।
पीसीआई-एक्स पीसीआई के लिए पिछड़ा अनुरूप है इस अर्थ में कि पूरी बस पीसीआई में वापस आती है यदि बस में कोई कार्ड पीसीआई-एक्स का समर्थन नहीं करता है।


दो सबसे मूलभूत परिवर्तन हैं:
दो सबसे मूलभूत परिवर्तन हैं:
* पीसीआई बस पर दिखाई देने वाले सिग्नल और बस में होने वाले उस सिग्नल की प्रतिक्रिया के बीच सबसे कम समय को 1 के अतिरिक्त 2 चक्रों तक बढ़ा दिया गया है। यह घड़ी की दरों को बहुत तेज करने की अनुमति देता है, लेकिन कई विज्ञप्ति परिवर्तन का कारण बनता है:
* पीसीआई बस पर दिखाई देने वाले संकेत और बस में होने वाले उस संकेत की प्रतिक्रिया के बीच सबसे कम समय को 1 के अतिरिक्त 2 चक्रों तक बढ़ा दिया गया है। यह घड़ी की दरों को बहुत तेज करने की अनुमति देता है, लेकिन कई विज्ञप्ति परिवर्तन का कारण बनता है:
** IRDY# और TRDY# संकेतों के आधार पर किसी भी चक्र पर प्रतीक्षा अवस्था डालने के लिए पारंपरिक पीसीआई बस विज्ञप्ति की क्षमता को हटा दिया गया है; पीसीआई-एक्स केवल 128-बाइट सीमाओं पर फटने की अनुमति देता है।
** IRDY# और TRDY# संकेतों के आधार पर किसी भी चक्र पर प्रतीक्षा अवस्था डालने के लिए पारंपरिक पीसीआई बस विज्ञप्ति की क्षमता को हटा दिया गया है, पीसीआई-एक्स केवल 128-बाइट सीमाओं पर फटने की अनुमति देता है।
** लेन-देन की समाप्ति से पहले आरंभकर्ता को FRAME# दो चक्रों को निष्क्रिय करना चाहिए।
** लेन-देन की समाप्ति से पहले आरंभकर्ता को FRAME# दो चक्रों को निष्क्रिय करना चाहिए।
** प्रारंभकर्ता प्रतीक्षा स्थिति सम्मिलित नहीं कर सकता है। लक्ष्य हो सकता है, लेकिन केवल किसी भी आँकड़े को स्थानांतरित करने से पहले, और लिखने के लिए प्रतीक्षा की स्थिति 2 घड़ी चक्रों के गुणकों तक सीमित है।
** प्रारंभकर्ता प्रतीक्षा स्थिति सम्मिलित नहीं कर सकता है। लक्ष्य हो सकता है, लेकिन केवल किसी भी आँकड़े को स्थानांतरित करने से पहले, और लिखने के लिए प्रतीक्षा की स्थिति 2 घड़ी चक्रों के गुणकों तक सीमित है।
** इसी तरह, फटने की लंबाई शुरू होने से पहले तय की जाती है; इसे FRAME# और STOP# संकेतों का उपयोग करके मनमाने ढंग से चक्र पर नहीं रोका जा सकता है।
** इसी तरह, फटने की लंबाई प्रारम्भ होने से पहले तय की जाती है, इसे FRAME# और STOP# संकेतों का उपयोग करके मनमाने ढंग से चक्र पर नहीं रोका जा सकता है।
** घटाव डिकोड DEVSEL# अगले चक्र के अतिरिक्त "धीमे DEVSEL#" चक्र के बाद दो चक्र होते हैं।
** घटाव डिकोड DEVSEL# अगले चक्र के अतिरिक्त "धीमे DEVSEL#" चक्र के बाद दो चक्र होते हैं।
* पता चरण के बाद (और इससे पहले कि कोई उपकरण DEVSEL# के साथ प्रतिक्रिया करता है), एक अतिरिक्त 1-चक्र "विशेषता चरण" होता है, जिसके दौरान ऑपरेशन के बारे में जानकारी के 36 अतिरिक्त बिट्स (AD और C/BE# दोनों लाइनों का उपयोग किया जाता है) संचरित होते हैं। इनमें अनुरोधकर्ता की पहचान के 16 बिट्स (पीसीआई बस, उपकरण और फ़ंक्शन नंबर), 12 बिट्स की बर्स्ट लंबाई, 5 बिट्स के टैग (विभाजित लेनदेन को जोड़ने के लिए), और अतिरिक्त स्थिति के 3 बिट्स सम्मलित हैं।
* एड्रेस चरण के बाद (और इससे पहले कि कोई उपकरण DEVSEL# के साथ प्रतिक्रिया करता है), एक अतिरिक्त 1-चक्र "विशेषता चरण" होता है, जिसके दौरान संचालन के बारे में जानकारी के 36 अतिरिक्त बिट्स (AD और C/BE# दोनों लाइनों का उपयोग किया जाता है) संचरित होते हैं। इनमें अनुरोधकर्ता की पहचान के 16 बिट्स (पीसीआई बस, उपकरण और फ़ंक्शन नंबर), 12 बिट्स की बर्स्ट लंबाई, 5 बिट्स के टैग (विभाजित लेनदेन को जोड़ने के लिए), और अतिरिक्त स्थिति के 3 बिट्स सम्मलित हैं।


== संस्करण ==
== संस्करण ==
[[image:PCI Keying.svg|500px|thumb|right|64-बिट पीसीआई कार्ड (पीसीआई और पीसीआई-एक्स दोनों) की 3.3 V और 5 V कुंजीयन। जबकि अधिकांश 64-बिट पीसीआई-एक्स कार्ड सार्वभौमिक हैं और सामान्य 32-बिट 5 V पीसीआई स्लॉट के साथ पिछड़े अनुरूप हैं, पीसीआई-एक्स स्लॉट 3.3 V हैं और केवल 5 V-पीसीआई कार्ड स्वीकार नहीं करेंगे।
[[image:PCI Keying.svg|500px|thumb|right|64-बिट पीसीआई कार्ड (पीसीआई और पीसीआई-एक्स दोनों) की 3.3 वी और 5 वी कुंजीयन। जबकि अधिकांश 64-बिट पीसीआई-एक्स कार्ड सार्वभौमिक हैं और सामान्य 32-बिट 5 वी पीसीआई स्लॉट के साथ पिछड़े अनुरूप हैं, पीसीआई-एक्स स्लॉट 3.3 वी हैं और केवल 5 वी-पीसीआई कार्ड स्वीकार नहीं करेंगे।


अनिवार्य रूप से सभी पीसीआई-एक्स कार्ड या स्लॉट में 64-बिट कार्यान्वयन होता है और निम्नानुसार भिन्न होता है:
अनिवार्य रूप से सभी पीसीआई-एक्स कार्ड या स्लॉट में 64-बिट कार्यान्वयन होता है और निम्नानुसार भिन्न होता है:
* पत्ते
* पत्ते
** 66 मेगाहर्ट्ज (Rev. 1.0 में जोड़ा गया)<ref name="PCI-SIG"/>** 100 मेगाहर्ट्ज (133 मेगाहर्ट्ज स्लॉट में बस की डाउनक्लॉक को 100 मेगाहर्ट्ज पर मजबूर करके काम करता है)<ref>{{cite web |url=http://www.it-enquirer.com/main/ite/more/pci_xpci_express/ |archive-url=https://web.archive.org/web/20050225092337/http://www.it-enquirer.com/main/ite/more/pci_xpci_express/ |archive-date=February 25, 2005 |title=पीसीआई-एक्स बनाम पीसीआई-एक्सप्रेस|url-status=dead |access-date=September 2, 2016 }}</ref>
** 66 मेगाहर्ट्ज (Rev. 1.0 में जोड़ा गया)<ref name="PCI-SIG"/>
** 133 मेगाहर्ट्ज (Rev. 1.0 में जोड़ा गया)<ref name="PCI-SIG" />** 266 मेगाहर्ट्ज (Rev. 2.0 में जोड़ा गया)<ref name="PCI-SIG" />** 533 मेगाहर्ट्ज (Rev. 2.0 में जोड़ा गया)<ref name="PCI-SIG" />* स्लॉट
**100 मेगाहर्ट्ज (133 मेगाहर्ट्ज स्लॉट में बस की डाउनक्लॉक को 100 मेगाहर्ट्ज पर मजबूर करके काम करता है)<ref>{{cite web |url=http://www.it-enquirer.com/main/ite/more/pci_xpci_express/ |archive-url=https://web.archive.org/web/20050225092337/http://www.it-enquirer.com/main/ite/more/pci_xpci_express/ |archive-date=February 25, 2005 |title=पीसीआई-एक्स बनाम पीसीआई-एक्सप्रेस|url-status=dead |access-date=September 2, 2016 }}</ref>
** 133 मेगाहर्ट्ज (Rev. 1.0 में जोड़ा गया)<ref name="PCI-SIG" />
**266 मेगाहर्ट्ज (Rev. 2.0 में जोड़ा गया)<ref name="PCI-SIG" />
**533 मेगाहर्ट्ज (Rev. 2.0 में जोड़ा गया)<ref name="PCI-SIG" />
 
* स्लॉट
** 66 मेगाहर्ट्ज (66 मेगाहर्ट्ज 64-बिट पीसीआई जैसी गति, पुराने सर्वर पर पाई जा सकती है)
** 66 मेगाहर्ट्ज (66 मेगाहर्ट्ज 64-बिट पीसीआई जैसी गति, पुराने सर्वर पर पाई जा सकती है)
** 133 मेगाहर्ट्ज (सबसे सामान्य)
** 133 मेगाहर्ट्ज (सबसे सामान्य)
** 266 मेगाहर्ट्ज (x86 पर दुर्लभ, आईबीएम  IBM_System_p युग से मुख्य बस)
** 266 मेगाहर्ट्ज (x86 पर दुर्लभ, आईबीएम  आईबीएम_सिस्टम_पी युग से मुख्य बस)
** 533 मेगाहर्ट्ज (दुर्लभ)
** 533 मेगाहर्ट्ज (दुर्लभ)


==32-बिट और 64-बिट पीसीआई कार्ड को अलग-अलग चौड़ाई के स्लॉट में मिलाना==
==32-बिट और 64-बिट पीसीआई कार्ड को अलग-अलग चौड़ाई के स्लॉट में मिलाना==
[[File:PCI-X in a 32-bit slot.jpg|thumb|right|64-बिट पीसीआई-एक्स कार्ड आंशिक रूप से 32-बिट पीसीआई स्लॉट में डाला गया है, जो अनुकूलता दिखा रहा है]]अधिकांश 32-बिट पीसीआई कार्ड 64-बिट पीसीआई-एक्स स्लॉट में ठीक से काम करेंगे, लेकिन बस की गति धीमी कार्ड की घड़ी आवृत्ति तक सीमित होगी, पीसीआई की साझा बस टोपोलॉजी की एक अंतर्निहित सीमा। उदाहरण के लिए, जब पीसीआई 2.3 66-मेगाहर्ट्ज कार्ड 133 मेगाहर्ट्ज सक्षम पीसीआई-एक्स बस में स्थापित किया जाता है, तो पूरा बस बैकप्लेन 66 मेगाहर्ट्ज तक सीमित रहेगा। इस सीमा से बचने के लिए, कई मदरबोर्ड में कई पीसीआई/पीसीआई-एक्स बसें होती हैं, जिनमें एक बस उच्च गति वाले पीसीआई-एक्स पेरिफेरल्स के साथ उपयोग के लिए होती है, और दूसरी बस सामान्य-उद्देश्य वाले पेरिफेरल्स के लिए होती है।
[[File:PCI-X in a 32-bit slot.jpg|thumb|right|64-बिट पीसीआई-एक्स कार्ड आंशिक रूप से 32-बिट पीसीआई स्लॉट में डाला गया है, जो अनुकूलता दिखा रहा है]]अधिकांश 32-बिट पीसीआई कार्ड 64-बिट पीसीआई-एक्स स्लॉट में ठीक से काम करेंगे, लेकिन बस की गति धीमी कार्ड की घड़ी आवृत्ति तक सीमित होगी, पीसीआई की साझा बस टोपोलॉजी की एक अंतर्निहित सीमा है। उदाहरण के लिए, जब पीसीआई 2.3 66-मेगाहर्ट्ज कार्ड 133 मेगाहर्ट्ज सक्षम पीसीआई-एक्स बस में स्थापित किया जाता है, तो पूरा बस बैकप्लेन 66 मेगाहर्ट्ज तक सीमित रहेगा। इस सीमा से बचने के लिए, कई मदरबोर्ड में कई पीसीआई/पीसीआई-एक्स बसें होती हैं, जिनमें एक बस उच्च गति वाले पीसीआई-एक्स परिधीय के साथ उपयोग के लिए होती है, और दूसरी बस सामान्य-उद्देश्य वाले परिधीय के लिए होती है।


कई 64-बिट पीसीआई-एक्स कार्ड 32-बिट मोड में काम करने के लिए डिज़ाइन किए गए हैं यदि गति में कुछ कमी के साथ छोटे 32-बिट संयोजक में डाले जाते हैं।<ref>{{cite web
कई 64-बिट पीसीआई-एक्स कार्ड 32-बिट मोड में काम करने के लिए डिज़ाइन किए गए हैं यदि गति में कुछ कमी के साथ छोटे 32-बिट संयोजक में डाले जाते हैं।<ref>{{cite web
Line 117: Line 121:
  |archive-url=https://web.archive.org/web/20120404080344/http://www.lacie.com/support/support_manifest.htm?id=10525&article=1164  
  |archive-url=https://web.archive.org/web/20120404080344/http://www.lacie.com/support/support_manifest.htm?id=10525&article=1164  
  |archive-date=April 4, 2012  
  |archive-date=April 4, 2012  
}}</ref>{{Unreliable source?|date=July 2012}} यहां तक ​​​​कि यदि यह काम करता है, तो 32-बिट स्लॉट में 64-बिट पीसीआई-एक्स कार्ड स्थापित करने से कार्ड एज संयोजक का 64-बिट हिस्सा कनेक्ट नहीं होगा और ओवरहैंगिंग हो जाएगा, जिसके लिए आवश्यक है कि कोई मदरबोर्ड घटक तैनात न हो जिससे कि कार्ड एज संयोजक के ओवरहैंगिंग हिस्से को यांत्रिक रूप से बाधित करें।
}}</ref> यहां तक ​​​​कि यदि यह काम करता है, तो 32-बिट स्लॉट में 64-बिट पीसीआई-एक्स कार्ड स्थापित करने से कार्ड योजक संयोजक का 64-बिट हिस्सा संयोज नहीं होगा और प्रलम्बित हो जाएगा, जिसके लिए आवश्यक है कि कोई मदरबोर्ड घटक तैनात न हो जिससे कि कार्ड योजक संयोजक के प्रलम्बित हिस्से को यांत्रिक रूप से बाधित करें।


'''पीसीआई-एक्सप्रेस के साथ तुलना'''
== '''पीसीआई-एक्सप्रेस के साथ तुलना''' ==
[[File:MOTU PCIX-424 7825.jpg|thumb|एक MOTU PCIX-424 ऑडियो इंटरफ़ेस कार्ड, जिसे मानक पीसीआई और पीसीआईई विविधताओं में भी जारी किया गया था।]]पीसीआई-एक्स को अधिकांशतः समान-ध्वनि वाले पीसीआई एक्सप्रेस के नाम से भ्रमित किया जाता है, जिसे सामान्यतः पीसीआई-E या पीसीआईई के रूप में संक्षिप्त किया जाता है, चूंकि कार्ड स्वयं पूरी तरह से असंगत हैं और अलग दिखते हैं। जबकि वे दोनों आंतरिक बाह्य उपकरणों के लिए उच्च गति वाली कंप्यूटर बसें हैं, वे कई मायनों में भिन्न हैं। पहला यह है कि पीसीआई-एक्स एक 64-बिट समानांतर इंटरफ़ेस है जो 32-बिट पीसीआई उपकरणों के साथ पिछड़ा अनुरूप है। पीसीआईई एक अलग भौतिक इंटरफ़ेस के साथ एक सीरियल पॉइंट-टू-पॉइंट कनेक्शन है जिसे पीसीआई और पीसीआई-एक्स दोनों को सुपरसीड करने के लिए डिज़ाइन किया गया था।
[[File:MOTU PCIX-424 7825.jpg|thumb|एक MOTU PCIX-424 ऑडियो इंटरफ़ेस कार्ड, जिसे मानक पीसीआई और पीसीआईई विविधताओं में भी जारी किया गया था।]]पीसीआई-एक्स को अधिकांशतः समान-ध्वनि वाले पीसीआई एक्सप्रेस के नाम से भ्रमित किया जाता है, जिसे सामान्यतः पीसीआई-या पीसीआईई के रूप में संक्षिप्त किया जाता है, चूंकि कार्ड स्वयं पूरी तरह से असंगत हैं और अलग दिखते हैं। जबकि वे दोनों आंतरिक बाह्य उपकरणों के लिए उच्च गति वाली कंप्यूटर बसें हैं, वे कई मायनों में भिन्न हैं। पहला यह है कि पीसीआई-एक्स एक 64-बिट समानांतर इंटरफ़ेस है जो 32-बिट पीसीआई उपकरणों के साथ पिछड़ा अनुरूप है। पीसीआईई अलग भौतिक इंटरफ़ेस के साथ सीरियल स्थल स्थल संयोजन है जिसे पीसीआई और पीसीआई-एक्स दोनों को अधिक्रमण करने के लिए डिज़ाइन किया गया था।


पीसीआई-एक्स और मानक पीसीआई बसें पीसीआईई ब्रिज पर चल सकती हैं, उसी तरह जिस तरह [[उद्योग मानक वास्तुकला|ISA]] बसें कुछ कंप्यूटरों में मानक पीसीआई बसों पर चलती हैं। पीसीआईई अधिकतम बैंडविड्थ में पीसीआई-एक्स और यहां तक कि पीसीआई-एक्स 2.0 से भी मेल खाता है। पीसीआईई 1.0 x1 प्रत्येक दिशा (लेन) में 250 एमबी/एस प्रदान करता है, और 16 लेन (x16) तक वर्तमान में प्रत्येक दिशा में फुल-डुप्लेक्स में समर्थित हैं, प्रत्येक दिशा में अधिकतम 4 जीबी/एस बैंडविड्थ देता है। पीसीआई-एक्स 2.0 (इसके अधिकतम 64-बिट 533-मेगाहर्ट्ज वैरिएंट पर) 4,266 एमबी/एस (~4.3 जीबी/एस) की अधिकतम बैंडविड्थ प्रदान करता है, चूंकि केवल [[अर्ध द्वैध]] में।
पीसीआई-एक्स और मानक पीसीआई बसें पीसीआईई ब्रिज पर चल सकती हैं, उसी तरह जिस तरह [[उद्योग मानक वास्तुकला|आईएसए]] बसें कुछ कंप्यूटरों में मानक पीसीआई बसों पर चलती हैं। पीसीआईई अधिकतम बैंडविड्थ में पीसीआई-एक्स और यहां तक कि पीसीआई-एक्स 2.0 से भी मेल खाता है। पीसीआईई 1.0 x1 प्रत्येक दिशा (लेन) में 250 एमबी/एस प्रदान करता है, और 16 लेन (x16) तक वर्तमान में प्रत्येक दिशा में फुल-डुप्लेक्स में समर्थित हैं, प्रत्येक दिशा में अधिकतम 4 जीबी/एस बैंडविड्थ देता है। पीसीआई-एक्स 2.0 (इसके अधिकतम 64-बिट 533-मेगाहर्ट्ज भिन्नरूप पर) 4,266 एमबी/एस (~4.3 जीबी/एस) की अधिकतम बैंडविड्थ केवल [[अर्ध द्वैध]] में प्रदान करता है।


पीसीआई-एक्स में पीसीआई एक्सप्रेस की तुलना में तकनीकी और आर्थिक नुकसान हैं। 64-बिट समानांतर इंटरफ़ेस को कठिन ट्रेस रूटिंग की आवश्यकता होती है, क्योंकि सभी समानांतर इंटरफेस के साथ, बस से सिग्नल एक साथ या बहुत ही कम समय में आने चाहिए, और आसन्न स्लॉट से शोर हस्तक्षेप का कारण बन सकता है। पीसीआईई का सीरियल इंटरफ़ेस इस तरह की कम समस्याओं का सामना करता है और इसलिए इस तरह के जटिल और महंगे डिज़ाइन की आवश्यकता नहीं होती है। पीसीआई-एक्स बसें, मानक पीसीआई की तरह, अर्ध-द्वैध द्विदिश हैं, जबकि पीसीआईई बसें पूर्ण-द्वैध द्विदिश हैं। पीसीआई-एक्स बसें केवल सबसे धीमी उपकरण के रूप में तेजी से चलती हैं, जबकि पीसीआईई उपकरण स्वतंत्र रूप से बस की गति को निगोशिएट करने में सक्षम हैं। साथ ही, पीसीआई-एक्स स्लॉट पीसीआईई 1x से पीसीआईई 16x तक लंबे हैं, जिससे पीसीआई-एक्स के लिए छोटे कार्ड बनाना असंभव हो जाता है। पीसीआई-एक्स स्लॉट मदरबोर्ड पर काफी जगह लेते हैं, जो [[एटीएक्स]] और छोटे [[मदरबोर्ड फॉर्म फैक्टर]] के लिए एक समस्या हो सकती है।
पीसीआई-एक्स में पीसीआई एक्सप्रेस की तुलना में तकनीकी और आर्थिक नुकसान हैं। 64-बिट समानांतर इंटरफ़ेस को कठिन अनुरेखन क्रम  की आवश्यकता होती है, क्योंकि सभी समानांतर इंटरफेस के साथ, बस से संकेत एक साथ या बहुत ही कम समय में आने चाहिए, और आसन्न स्लॉट से शोर हस्तक्षेप का कारण बन सकता है। पीसीआईई का सीरियल इंटरफ़ेस इस तरह की कम समस्याओं का सामना करता है और इसलिए इस तरह के जटिल और महंगे डिज़ाइन की आवश्यकता नहीं होती है। पीसीआई-एक्स बसें, मानक पीसीआई की तरह, अर्ध-द्वैध द्विदिश हैं, जबकि पीसीआईई बसें पूर्ण-द्वैध द्विदिश हैं। पीसीआई-एक्स बसें केवल सबसे धीमी उपकरण के रूप में तेजी से चलती हैं, जबकि पीसीआईई उपकरण स्वतंत्र रूप से बस की गति को व्यवस्था करने में सक्षम हैं। साथ ही, पीसीआई-एक्स स्लॉट पीसीआईई 1x से पीसीआईई 16x तक लंबे हैं, जिससे पीसीआई-एक्स के लिए छोटे कार्ड बनाना असंभव हो जाता है। पीसीआई-एक्स स्लॉट मदरबोर्ड पर काफी जगह लेते हैं, जो [[एटीएक्स]] और छोटे [[मदरबोर्ड फॉर्म फैक्टर]] के लिए एक समस्या हो सकती है।


== यह भी देखें ==
== यह भी देखें ==
Line 137: Line 141:
<ref name=PCIX2.0>{{Citation |mode=cs1 |title=PCI-X Protocol Addendum to the PCI Local Bus Specification |version=Revision 2.0 |date=29 July 2002 |publisher=PCI Special Interest Group}}
<ref name=PCIX2.0>{{Citation |mode=cs1 |title=PCI-X Protocol Addendum to the PCI Local Bus Specification |version=Revision 2.0 |date=29 July 2002 |publisher=PCI Special Interest Group}}
</ref>}}
</ref>}}
==अग्रिम पठन==


 
* ''पीसीआई Bus Demystified'', 2nd Ed, Doug Abbott, 250 pages, 2004, {{ISBN|978-0-7506-7739-4}}.
==आगे की पढाई==
* ''पीसीआई-एक्स System Architecture'', 1st Ed, Tom Shanley, 752 pages, 2000, {{ISBN|978-0-201-72682-4}}.
<!-- WARNING: DO NOT POST LINKS TO ANY PIRATED PCI SPECS. See DMCA take-down notice at [[wmf:File:DMCA_PCI.pdf]] -->
* ''पीसीआई & पीसीआई-एक्स Hardware and Software Architecture & Design'', 5th Ed, Ed Solari, 1140 pages, 2001, {{ISBN|978-0-929392-63-9}}.
* ''पीसीआई Bus Demystified''; 2nd Ed; Doug Abbott; 250 pages; 2004; {{ISBN|978-0-7506-7739-4}}.
* ''पीसीआई-एक्स System Architecture''; 1st Ed; Tom Shanley; 752 pages; 2000; {{ISBN|978-0-201-72682-4}}.
* ''पीसीआई & पीसीआई-एक्स Hardware and Software Architecture & Design''; 5th Ed; Ed Solari; 1140 pages; 2001; {{ISBN|978-0-929392-63-9}}.
* Ray Weiss, (6/9/2000) "[http://www.eetimes.com/document.asp?doc_id=1255127 पीसीआई-एक्स Exposed]", ''[[EE Times]]''
* Ray Weiss, (6/9/2000) "[http://www.eetimes.com/document.asp?doc_id=1255127 पीसीआई-एक्स Exposed]", ''[[EE Times]]''
==इस पेज में लापता आंतरिक लिंक की सूची==
*घड़ी की दर
*विस्तृत पत्र
*पीसीआई एक्सप्रेस
*धारावाहिक संचार
*संगणक तंत्र संस्था
*पीसीआई लोकल बस
*बढ़ा हुआ ग्राफिक पोर्ट
*आगे अनुकूलता
*त्रुटि सुधार कोड
==बाहरी कड़ियाँ==
==बाहरी कड़ियाँ==
<!-- WARNING: DO NOT POST LINKS TO ANY PIRATED PCI SPECS. See DMCA take-down notice at [[wmf:File:DMCA_PCI.pdf]] -->
* [http://hsi.web.cern.ch/HSI/s-link/devices/s32pci64/slottypes.html Good diagrams and text on how to recognize the difference between 5 volt and 3.3 volt पीसीआई (and पीसीआई-एक्स) slots.]
* [http://hsi.web.cern.ch/HSI/s-link/devices/s32pci64/slottypes.html Good diagrams and text on how to recognize the difference between 5 volt and 3.3 volt पीसीआई (and पीसीआई-एक्स) slots.]


{{Computer-bus}}
{{Computer-bus}}


{{DEFAULTSORT:Pci-X}}[[श्रेणी: परिधीय घटक इंटरकनेक्ट|श्रेणी: परिधीय घटक अन्तर्संबद्ध]]
{{DEFAULTSORT:Pci-X}}
[[श्रेणी: मदरबोर्ड विस्तार स्लॉट]]
[[श्रेणी:खुले मानक]]
 


[[Category: Machine Translated Page]]
[[Category:Articles with short description|Pci-X]]
[[Category:Created On 19/12/2022]]
[[Category:CS1 errors|Pci-X]]
[[Category:CS1 français-language sources (fr)|Pci-X]]
[[Category:CS1 maint|Pci-X]]
[[Category:CS1 Ελληνικά-language sources (el)|Pci-X]]
[[Category:Citation Style 1 templates|W]]
[[Category:Collapse templates|Pci-X]]
[[Category:Created On 19/12/2022|Pci-X]]
[[Category:Lua-based templates|Pci-X]]
[[Category:Machine Translated Page|Pci-X]]
[[Category:Navigational boxes| ]]
[[Category:Navigational boxes without horizontal lists|Pci-X]]
[[Category:Pages with broken file links|Pci-X]]
[[Category:Pages with empty portal template|Pci-X]]
[[Category:Pages with script errors|Pci-X]]
[[Category:Portal templates with redlinked portals|Pci-X]]
[[Category:Short description with empty Wikidata description|Pci-X]]
[[Category:Sidebars with styles needing conversion|Pci-X]]
[[Category:Template documentation pages|Documentation/doc]]
[[Category:Templates Vigyan Ready|Pci-X]]
[[Category:Templates based on the Citation/CS1 Lua module|Pci-X]]
[[Category:Templates generating COinS|Cite web]]
[[Category:Templates generating microformats|Pci-X]]
[[Category:Templates that add a tracking category|Pci-X]]
[[Category:Templates that are not mobile friendly|Pci-X]]
[[Category:Templates that generate short descriptions|Pci-X]]
[[Category:Templates used by AutoWikiBrowser|Cite web]]
[[Category:Templates using TemplateData|Pci-X]]
[[Category:Wikipedia fully protected templates|Cite web]]
[[Category:Wikipedia metatemplates|Pci-X]]

Latest revision as of 17:08, 25 August 2023

पीसीआई-एक्स
पीसीआई लोकल बस
File:फ़ाइल: FSC Primtrgy TX200 S2.JPG पर PCI-X पर ZRAID
पीसीआई-एक्स मदरबोर्ड, जिसमें एक कार्ड स्थापित है।
Created byआईबीएम, एचपी, और कॉम्पैक
Superseded byपीसीआई एक्सप्रेस (2004)
Width in bits64
Speedहाफ-डुप्लेक्स[1] 266–4266 एमबी/से
Styleपी
Hotplugging interfaceवैकल्पिक

पीसीआई-एक्स, (पेरिफेरल कंपोनेंट अन्तर्संबद्ध एक्सटेंडेड), एक कंप्यूटर बस और विस्तार कार्ड मानक है जो सर्वर (कंप्यूटिंग) और वर्कस्टेशन द्वारा मांग की जाने वाली उच्च बैंडविड्थ (कंप्यूटिंग) के लिए 32-बिट पीसीआई लोकल बस को बढ़ाता है। यह उच्च घड़ी की गति (133 मेगाहर्ट्ज तक) का समर्थन करने के लिए संशोधित विज्ञप्ति का उपयोग करता है, लेकिन विद्युत कार्यान्वयन में अन्यथा समान है। पीसीआई-एक्स 2.0 ने विद्युत संकेत स्तरों में कमी के साथ 533 मेगाहर्ट्ज [2]: 23 तक की गति बढ़ा दी।

स्लॉट भौतिक रूप से 3.3 वी, बिल्कुल समान आकार, स्थान और पिन असाइनमेंट के साथ पीसीआई स्लॉट है। विद्युत विनिर्देश अनुरूप हैं, लेकिन सख्त हैं। चूंकि, जबकि अधिकांश पारंपरिक पीसीआई स्लॉट 85 मिमी लंबे 32-बिट संस्करण हैं, अधिकांश पीसीआई-एक्स उपकरण 130 मिमी लंबे 64-बिट स्लॉट का उपयोग करते हैं, इस बिंदु पर कि 64-बिट पीसीआई संयोजक और पीसीआई-एक्स समर्थन को पर्यायवाची के रूप में देखा जाता है।.

पीसीआई-एक्स वास्तव में 32- और 64-बिट पीसीआई संयोजक दोनों के लिए पूरी तरह से निर्दिष्ट है,[3]: 14  और पीसीआई-एक्स 2.0 ने सन्निहित अनुप्रयोगों के लिए 16-बिट संस्करण जोड़ा है।[2]: 22 

इसे आधुनिक डिजाइनों में समान-ध्वनि वाले पीसीआई एक्सप्रेस (आधिकारिक तौर पर पीसीआईई के रूप में संक्षिप्त) द्वारा प्रतिस्थापित किया गया है,[4] एक पूरी तरह से अलग भौतिक संयोजक और बहुत अलग विद्युत डिजाइन के साथ, जिसमें समानांतर संचार में कई धीमे संयोजन के अतिरिक्त एक या एक से अधिक संकीर्ण लेकिन तेज़ सीरियल संचार लेन हैं।

इतिहास

पृष्ठभूमि और प्रेरणा

एक पीसीआई-एक्स गीगाबिट ईथरनेट विस्तार कार्ड

पीसीआई में, लेन-देन जो तुरंत पूरा नहीं किया जा सकता है, या तो लक्ष्य या रिट्री-साइकिल जारी करने वाले आरंभकर्ता द्वारा स्थगित कर दिया जाता है, जिसके दौरान कोई अन्य कर्ता पीसीआई बस का उपयोग नहीं कर सकता है। चूंकि पीसीआई में बाद में आँकड़े वापस करने के लिए लक्ष्य को अनुमति देने के लिए विभाजन-प्रतिक्रिया तंत्र का अभाव है, इसलिए आँकड़े पढ़ने के लिए तैयार होने तक बस पुनः प्रयास-चक्र जारी करने वाले लक्ष्य द्वारा कब्जा कर लिया जाता है। पीसीआई-एक्स में, मास्टर द्वारा अनुरोध जारी करने के बाद, यह पीसीआई बस से पृथक हो जाता है, जिससे अन्य कर्ता बस का उपयोग कर सकते हैं। अनुरोधित आँकड़े युक्त विभाजन-प्रतिक्रिया तभी उत्पन्न होती है जब लक्ष्य सभी अनुरोधित आँकड़े को वापस करने के लिए तैयार होता है। स्प्लिट-प्रतिक्रियाएं रिट्री-साइकिल को समाप्त करके बस दक्षता में वृद्धि करती हैं, जिसके दौरान बस में कोई आँकड़े स्थानांतरित नहीं किया जा सकता है।

पीसीआई को अद्वितीय इंटरप्ट लाइनों की सापेक्षिक कमी का भी सामना करना पड़ा। केवल 4 इंटरप्ट पिन (आईएनटी ए/बी/सी/डी) के साथ, कई पीसीआई उपकरण वाले प्रणाली को इंटरप्ट लाइन साझा करने के लिए कई कार्यों की आवश्यकता होती है, जो होस्ट-साइड इंटरप्ट-हैंडलिंग को जटिल बनाता है। पीसीआई-एक्स ने संदेश संकेतित व्यवधान को जोड़ा, इंटरप्ट प्रणाली जो होस्ट-मेमोरी मे मेमोरी राइट्स का उपयोग करता है। एमएसआई-मोड में, फ़ंक्शन की बाधा को आईएनटीएक्स लाइन पर जोर देकर संकेत नहीं दिया जाता है। इसके बजाय, फ़ंक्शन होस्ट-मेमोरी में प्रणाली-समनुरूप क्षेत्र में मेमोरी-राइट करता है। चूंकि सामग्री और एड्रेस प्रति-फ़ंक्शन के आधार पर समनुरूप किए गए हैं, एमएसआई-मोड इंटरप्ट्स साझा किए जाने के अतिरिक्त समर्पित हैं। पीसीआई-एक्स प्रणाली एमएसआई-मोड इंटरप्ट्स और विरासत आईएनटीएक्स इंटरप्ट्स दोनों को एक साथ उपयोग करने की अनुमति देती है (चूंकि एक ही फ़ंक्शन द्वारा नहीं।)

पंजीकृत आई/ओ की कमी ने पीसीआई को 66 मेगाहर्ट्ज की अधिकतम आवृत्ति तक सीमित कर दिया। पीसीआई-एक्स आई/ओ पीसीआई घड़ी में पंजीकृत हैं, सामान्यतः पीएलएल के माध्यम से बस पिनों को सक्रिय रूप से नियंत्रित करने के लिए आई/ओ विलंबित होते हैं। सेटअप समय में सुधार 133 मेगाहर्ट्ज की आवृत्ति में वृद्धि की अनुमति देता है।

कुछ उपकरण, विशेष रूप से गिगाबिट ईथरनेट कार्ड, एससीएसआई नियंत्रक (फाइबर चैनल और अल्ट्रा320), और क्लस्टर अन्तर्संबद्ध स्वयं पीसीआई बस के 133 एमबी/एस बैंडविड्थ को संतृप्त कर सकते हैं। बस गति का उपयोग करने वाले बंदरगाह 66 मेगाहर्ट्ज तक दोगुना हो गए हैं और बस की चौड़ाई दोगुनी होकर 64 बिट हो गई है (पिन की संख्या 124 से बढ़कर 184 हो गई है), संयोजन में या नहीं, लागू किया गया है। ये विस्तारण पीसीआई 2.x मानकों के वैकल्पिक भागों के रूप में शिथिल रूप से समर्थित थे, लेकिन मूल 133 एमबी/एस से परे उपकरण संगतता कठिन बनी रही।

डेवलपर्स ने अंततः नींव के रूप में संयुक्त 64-बिट और 66-मेगाहर्ट्ज विस्तारण का उपयोग किया, और, भविष्य की जरूरतों का अनुमान लगाते हुए क्रमशः 532 एमबी/एस और 1064 एमबी/एस की अधिकतम बैंडविड्थ के साथ 66-मेगाहर्ट्ज और 133-मेगाहर्ट्ज भिन्नरूप की स्थापना की। संयुक्त परिणाम पीसीआई-एक्स के रूप में पीसीआई-एसआईजी स्पेशल इंटरेस्ट ग्रुप (कम्प्यूटिंग मशीनरी के लिए एसोसिएशन के स्पेशल इंटरेस्ट ग्रुप) को प्रस्तुत किया गया था। बाद की स्वीकृति ने इसे सभी कंप्यूटर डेवलपर्स द्वारा अपनाने योग्य खुला मानक बना दिया। पीसीआई एसआईजी पीसीआई-एक्स के लिए तकनीकी सहायता, प्रशिक्षण और अनुपालन परीक्षण को नियंत्रित करता है। आईबीएम, इंटेल, माइक्रोइलेक्ट्रॉनिक और माइलेक्स को सहायक चिपसेट विकसित करने थे। 3 कॉम और एडाप्टेक को अनुरूप बाह्य उपकरणों का विकास करना था। उद्योग द्वारा पीसीआई-एक्स अपनाने में तेजी लाने के लिए, कॉम्पैक ने अपनी वेब साइट पर पीसीआई-एक्स विकास उपकरण पेश किए।

पीसीआई-एक्स 1.0

पीसीआई-एक्स मानक आईबीएम, हेवलेट पैकर्ड (एचपी) और कॉम्पैक द्वारा संयुक्त रूप से विकसित किया गया था और 1998 में अनुमोदन के लिए प्रस्तुत किया गया था। यह पीसीआई में कई कमियों को दूर करने और उच्च बैंडविड्थ उपकरणों के प्रदर्शन को बढ़ाने के लिए पीसीआई लोकल बस में मालिकाना सर्वर विस्तारण को संहिताबद्ध करने का प्रयास था। जैसे गीगाबिट ईथरनेट, फाइबर चैनल और अल्ट्रा3 एससीएसआई कार्ड और प्रोसेसर को कंप्यूटर क्लस्टर में अन्तर्संबद्ध करने की अनुमति देता है।

इंटेल ने केवल पीसीआई-एक्स का योग्य स्वागत किया, इस बात पर जोर दिया कि अगली पीढ़ी की बस को "मौलिक रूप से नई वास्तुकला" होना चाहिए।[5]इंटेल के समर्थन के बिना, पीसीआई-एक्स पीसी में अपनाए जाने में विफल रहा।EE टाइम्स के रिक मेरिट के अनुसार, "पीसीआई एसआईजी और प्रमुख इंटेल अन्तर्संबद्ध डिजाइनर (अभिकल्पक), जिन्होंने त्वरित ग्राफिक्स पोर्ट पर विकास की अगुआई की, के बीच गिरते-गिरते हुए इंटेल ने प्रारंभिक पीसीआई-एक्स प्रयास से बाहर निकलने का कारण बना।" चूंकि पीसीआई-एक्स इंटरफ़ेस को एप्पल द्वारा पावर मैक जी 5 की पहली कुछ पीढ़ियों के लिए संक्षिप्त रूप से अपनाया गया था।

पहले पीसीआई-एक्स उत्पादों का निर्माण 1998 में किया गया था, जैसे कि एडाप्टेक एएचए-3950U2B दोहरा अल्ट्रा2 वाइड एससीएसआई कंट्रोलर, चूंकि उस समय पीसीआई-एक्स संयोजक को पैकेजिंग पर केवल "64-बिट रेडी पीसीआई" के रूप में संदर्भित किया गया था, जिसका संकेत था भविष्य की अनुकूलता। वास्तविक पीसीआई-एक्स ब्रांडिंग केवल बाद में, संभवतः पीसीआई-एक्स सुसज्जित मदरबोर्ड की व्यापक उपलब्धता के साथ मानक बन गई। जब अगस्त 2001 में पीसीआई एक्सप्रेस के अधिक विवरण जारी किए गए, तो पीसीआई एसआईजी के अध्यक्ष रोजर टिप्ले ने अपना विश्वास व्यक्त किया कि "पीसीआई-एक्स हमेशा के लिए सर्वर में रहने वाला है क्योंकि यह निश्चित स्तर की कार्यक्षमता प्रदान करता है, और यह स्विच करने के लिए 3 जीआईओ [पीसीआई एक्सप्रेस] उस कार्यक्षमता के लिए मजबूर नहीं हो सकता है। हमने सीखा कि आईएसए से छुटकारा पाने में सक्षम नहीं है। आईएसए इन सभी प्रणालियों के कारण लटका रहा, जो उच्च-मात्रा वाले हिस्से नहीं थे। " टिप्ले ने यह भी घोषणा की कि (उस समय) पीसीआई एसआईजी पीसीआई एक्सप्रेस और पीसीआई-एक्स 2.0 को अस्थायी रूप से पीसीआई 3.0 नामक कार्य में मोड़ने की योजना बना रहा था,[6] लेकिन उस नाम का उपयोग अंततः पारंपरिक पीसीआई के अपेक्षाकृत मामूली संशोधन के लिए किया गया था।[7]

पीसीआई-एक्स 2.0

2003 में, पीसीआई एसआईजी ने पीसीआई-एक्स 2.0 की पुष्टि की। इसमें 266-मेगाहर्ट्ज और 533-मेगाहर्ट्ज भिन्नरूप सम्मलित हैं, जो क्रमशः 2,132 एमबी/एस और 4,266 एमबी/एस साद्यांत प्रदान करते हैं। पीसीआई-एक्स 2.0 अतिरिक्त विज्ञप्ति संशोधन करता है जो प्रणाली की विश्वसनीयता में मदद करने के लिए डिज़ाइन किए गए हैं और फिर से भेजने से बचने के लिए बस में त्रुटि-सुधार कोड जोड़ते हैं।[8] पीसीआई-एक्स फॉर्म फैक्टर की सबसे आम शिकायतों में से एक से निपटने के लिए, 184-पिन संयोजक, 16-बिट पोर्ट विकसित किए गए थे जिससे कि पीसीआई-एक्स को तंग जगह की कमी वाले उपकरणों में उपयोग किया जा सके। पीसीआई-एक्सप्रेस के समान, सेंट्रल प्रोसेसिंग यूनिट या बस नियंत्रक पर बोझ डाले बिना बस में उपकरणों को एक दूसरे से बात करने की अनुमति देने के लिए पीटीपी कार्यों को जोड़ा गया था।

पीसीआई-एक्स 2.0 के विभिन्न सैद्धांतिक लाभों और पीसीआई-एक्स और पीसीआई उपकरणों के साथ इसकी पिछड़ी संगतता के बावजूद, इसे बड़े पैमाने पर (2008 तक) लागू नहीं किया गया है। कार्यान्वयन की यह कमी मुख्य रूप से इसलिए है क्योंकि हार्डवेयर विक्रेताओं ने इसके बजाय पीसीआई एक्सप्रेस को एकीकृत करना चुना है।

आईबीएमउन (कुछ) विक्रेताओं में से एक था जिन्होंने अपने सिस्टम i5 मॉडल 515, 520 और 525 में पीसीआई-एक्स 2.0 (266 मेगाहर्ट्ज) समर्थन प्रदान किया, आईबीएम ने इन स्लॉट्स को 10 गीगाबिट ईथरनेट उपयोजक के लिए उपयुक्त के रूप में विज्ञापित किया, जो उन्होंने प्रदान भी किया।[9]एचपी ने कुछ प्रोलायंट और इंटीग्रिटी सर्वरों में पीसीआई-एक्स 2.0 की पेशकश की और 266 मेगाहर्ट्ज पर भी काम करने वाले दोहरा-पोर्ट 4जीबिट/एस फाइबर चैनल उपयोजक की पेशकश की।[10] एएमडी ने पीसीआई-एक्स 2.0 (266 मेगाहर्ट्ज) को अपने 8132 हाइपर ट्रांसपोर्ट से पीसीआई-एक्स 2.0 टनल चिप के माध्यम से समर्थित किया।[11][12] सर्वरवर्क्स पीसीआई-एक्स 2.0[13] (पहली पीढ़ी के पीसीआई एक्सप्रेस के नुकसान के लिए) का मुखर समर्थक था, विशेष रूप से इसके प्रमुख राजा वेगेसना के माध्यम से,[14] जिन्हें ब्रॉडकॉम नेतृत्व के साथ दिशानिर्देश असहमति के कारण जल्द ही निकाल दिया गया था।[15]

2003 में, डेल ने घोषणा की कि वह पीसीआई-एक्स 2.0 को छोड़ देगा और पीसीआई एक्सप्रेस समाधानों को तेजी से अपनाने के पक्ष में होगा।[16] पीसी पत्रिका की रिपोर्ट के अनुसार, इंटेल ने अपने 2004 के दिशानिर्देश में पीसीआई एक्सप्रेस के पक्ष में पीसीआई-एक्स को उप-वृत्ति करना प्रारम्भ कर दिया, यह तर्क देते हुए कि बाद वाले को प्रणाली विलंबता और बिजली की खपत के मामले में पर्याप्त लाभ मिला, अधिक नाटकीय रूप से "1,000-पिन" से एपोकैलिप्स" उनके तुमवाटर चिपसेट के लिए बचने के रूप में कहा गया।[17]

तकनीकी विवरण

पीसीआई-एक्स ने पारंपरिक पीसीआई मानक को अधिकतम घड़ी की गति (66 मेगाहर्ट्ज से 133 मेगाहर्ट्ज तक) को दोगुना करके संशोधित किया[8]और इसलिए कंप्यूटर प्रोसेसर और बाह्य उपकरणों के बीच आँकड़े की मात्रा का आदान-प्रदान हुआ। पारंपरिक पीसीआई 66 मेगाहर्ट्ज पर 64 बिट्स तक का समर्थन करता है (चूंकि 33 मेगाहर्ट्ज पर 32 बिट्स से ऊपर कुछ भी केवल उच्च अंत प्रणाली में देखा जाता है)। मानक पीसीआई के साथ 133 एमबी/एस की तुलना में पीसीआई-एक्स के साथ प्रोसेसर और बाह्य उपकरणों के बीच विनिमय किए गए आँकड़े की सैद्धांतिक अधिकतम मात्रा 1.06 जीबी/एस है। पीसीआई-एक्स भी पीसीआई की गलती सहनशीलता में सुधार करता है, उदाहरण के लिए, दोषपूर्ण कार्डों को फिर से प्रारम्भ करने या ऑफ़लाइन करने की अनुमति देता है।

पीसीआई-एक्स पीसीआई के लिए पिछड़ा अनुरूप है इस अर्थ में कि पूरी बस पीसीआई में वापस आती है यदि बस में कोई कार्ड पीसीआई-एक्स का समर्थन नहीं करता है।

दो सबसे मूलभूत परिवर्तन हैं:

  • पीसीआई बस पर दिखाई देने वाले संकेत और बस में होने वाले उस संकेत की प्रतिक्रिया के बीच सबसे कम समय को 1 के अतिरिक्त 2 चक्रों तक बढ़ा दिया गया है। यह घड़ी की दरों को बहुत तेज करने की अनुमति देता है, लेकिन कई विज्ञप्ति परिवर्तन का कारण बनता है:
    • IRDY# और TRDY# संकेतों के आधार पर किसी भी चक्र पर प्रतीक्षा अवस्था डालने के लिए पारंपरिक पीसीआई बस विज्ञप्ति की क्षमता को हटा दिया गया है, पीसीआई-एक्स केवल 128-बाइट सीमाओं पर फटने की अनुमति देता है।
    • लेन-देन की समाप्ति से पहले आरंभकर्ता को FRAME# दो चक्रों को निष्क्रिय करना चाहिए।
    • प्रारंभकर्ता प्रतीक्षा स्थिति सम्मिलित नहीं कर सकता है। लक्ष्य हो सकता है, लेकिन केवल किसी भी आँकड़े को स्थानांतरित करने से पहले, और लिखने के लिए प्रतीक्षा की स्थिति 2 घड़ी चक्रों के गुणकों तक सीमित है।
    • इसी तरह, फटने की लंबाई प्रारम्भ होने से पहले तय की जाती है, इसे FRAME# और STOP# संकेतों का उपयोग करके मनमाने ढंग से चक्र पर नहीं रोका जा सकता है।
    • घटाव डिकोड DEVSEL# अगले चक्र के अतिरिक्त "धीमे DEVSEL#" चक्र के बाद दो चक्र होते हैं।
  • एड्रेस चरण के बाद (और इससे पहले कि कोई उपकरण DEVSEL# के साथ प्रतिक्रिया करता है), एक अतिरिक्त 1-चक्र "विशेषता चरण" होता है, जिसके दौरान संचालन के बारे में जानकारी के 36 अतिरिक्त बिट्स (AD और C/BE# दोनों लाइनों का उपयोग किया जाता है) संचरित होते हैं। इनमें अनुरोधकर्ता की पहचान के 16 बिट्स (पीसीआई बस, उपकरण और फ़ंक्शन नंबर), 12 बिट्स की बर्स्ट लंबाई, 5 बिट्स के टैग (विभाजित लेनदेन को जोड़ने के लिए), और अतिरिक्त स्थिति के 3 बिट्स सम्मलित हैं।

संस्करण

[[image:PCI Keying.svg|500px|thumb|right|64-बिट पीसीआई कार्ड (पीसीआई और पीसीआई-एक्स दोनों) की 3.3 वी और 5 वी कुंजीयन। जबकि अधिकांश 64-बिट पीसीआई-एक्स कार्ड सार्वभौमिक हैं और सामान्य 32-बिट 5 वी पीसीआई स्लॉट के साथ पिछड़े अनुरूप हैं, पीसीआई-एक्स स्लॉट 3.3 वी हैं और केवल 5 वी-पीसीआई कार्ड स्वीकार नहीं करेंगे।

अनिवार्य रूप से सभी पीसीआई-एक्स कार्ड या स्लॉट में 64-बिट कार्यान्वयन होता है और निम्नानुसार भिन्न होता है:

  • पत्ते
    • 66 मेगाहर्ट्ज (Rev. 1.0 में जोड़ा गया)[8]
    • 100 मेगाहर्ट्ज (133 मेगाहर्ट्ज स्लॉट में बस की डाउनक्लॉक को 100 मेगाहर्ट्ज पर मजबूर करके काम करता है)[18]
    • 133 मेगाहर्ट्ज (Rev. 1.0 में जोड़ा गया)[8]
    • 266 मेगाहर्ट्ज (Rev. 2.0 में जोड़ा गया)[8]
    • 533 मेगाहर्ट्ज (Rev. 2.0 में जोड़ा गया)[8]
  • स्लॉट
    • 66 मेगाहर्ट्ज (66 मेगाहर्ट्ज 64-बिट पीसीआई जैसी गति, पुराने सर्वर पर पाई जा सकती है)
    • 133 मेगाहर्ट्ज (सबसे सामान्य)
    • 266 मेगाहर्ट्ज (x86 पर दुर्लभ, आईबीएम आईबीएम_सिस्टम_पी युग से मुख्य बस)
    • 533 मेगाहर्ट्ज (दुर्लभ)

32-बिट और 64-बिट पीसीआई कार्ड को अलग-अलग चौड़ाई के स्लॉट में मिलाना

64-बिट पीसीआई-एक्स कार्ड आंशिक रूप से 32-बिट पीसीआई स्लॉट में डाला गया है, जो अनुकूलता दिखा रहा है

अधिकांश 32-बिट पीसीआई कार्ड 64-बिट पीसीआई-एक्स स्लॉट में ठीक से काम करेंगे, लेकिन बस की गति धीमी कार्ड की घड़ी आवृत्ति तक सीमित होगी, पीसीआई की साझा बस टोपोलॉजी की एक अंतर्निहित सीमा है। उदाहरण के लिए, जब पीसीआई 2.3 66-मेगाहर्ट्ज कार्ड 133 मेगाहर्ट्ज सक्षम पीसीआई-एक्स बस में स्थापित किया जाता है, तो पूरा बस बैकप्लेन 66 मेगाहर्ट्ज तक सीमित रहेगा। इस सीमा से बचने के लिए, कई मदरबोर्ड में कई पीसीआई/पीसीआई-एक्स बसें होती हैं, जिनमें एक बस उच्च गति वाले पीसीआई-एक्स परिधीय के साथ उपयोग के लिए होती है, और दूसरी बस सामान्य-उद्देश्य वाले परिधीय के लिए होती है।

कई 64-बिट पीसीआई-एक्स कार्ड 32-बिट मोड में काम करने के लिए डिज़ाइन किए गए हैं यदि गति में कुछ कमी के साथ छोटे 32-बिट संयोजक में डाले जाते हैं।[19][20] इसका एक उदाहरण एडाप्टेक 29160 64-बिट एससीएसआई इंटरफ़ेस कार्ड है।[21] चूंकि कुछ 64-बिट पीसीआई-एक्स कार्ड मानक 32-बिट पीसीआई स्लॉट में काम नहीं करते हैं।[22] यहां तक ​​​​कि यदि यह काम करता है, तो 32-बिट स्लॉट में 64-बिट पीसीआई-एक्स कार्ड स्थापित करने से कार्ड योजक संयोजक का 64-बिट हिस्सा संयोज नहीं होगा और प्रलम्बित हो जाएगा, जिसके लिए आवश्यक है कि कोई मदरबोर्ड घटक तैनात न हो जिससे कि कार्ड योजक संयोजक के प्रलम्बित हिस्से को यांत्रिक रूप से बाधित करें।

पीसीआई-एक्सप्रेस के साथ तुलना

एक MOTU PCIX-424 ऑडियो इंटरफ़ेस कार्ड, जिसे मानक पीसीआई और पीसीआईई विविधताओं में भी जारी किया गया था।

पीसीआई-एक्स को अधिकांशतः समान-ध्वनि वाले पीसीआई एक्सप्रेस के नाम से भ्रमित किया जाता है, जिसे सामान्यतः पीसीआई-ई या पीसीआईई के रूप में संक्षिप्त किया जाता है, चूंकि कार्ड स्वयं पूरी तरह से असंगत हैं और अलग दिखते हैं। जबकि वे दोनों आंतरिक बाह्य उपकरणों के लिए उच्च गति वाली कंप्यूटर बसें हैं, वे कई मायनों में भिन्न हैं। पहला यह है कि पीसीआई-एक्स एक 64-बिट समानांतर इंटरफ़ेस है जो 32-बिट पीसीआई उपकरणों के साथ पिछड़ा अनुरूप है। पीसीआईई अलग भौतिक इंटरफ़ेस के साथ सीरियल स्थल स्थल संयोजन है जिसे पीसीआई और पीसीआई-एक्स दोनों को अधिक्रमण करने के लिए डिज़ाइन किया गया था।

पीसीआई-एक्स और मानक पीसीआई बसें पीसीआईई ब्रिज पर चल सकती हैं, उसी तरह जिस तरह आईएसए बसें कुछ कंप्यूटरों में मानक पीसीआई बसों पर चलती हैं। पीसीआईई अधिकतम बैंडविड्थ में पीसीआई-एक्स और यहां तक कि पीसीआई-एक्स 2.0 से भी मेल खाता है। पीसीआईई 1.0 x1 प्रत्येक दिशा (लेन) में 250 एमबी/एस प्रदान करता है, और 16 लेन (x16) तक वर्तमान में प्रत्येक दिशा में फुल-डुप्लेक्स में समर्थित हैं, प्रत्येक दिशा में अधिकतम 4 जीबी/एस बैंडविड्थ देता है। पीसीआई-एक्स 2.0 (इसके अधिकतम 64-बिट 533-मेगाहर्ट्ज भिन्नरूप पर) 4,266 एमबी/एस (~4.3 जीबी/एस) की अधिकतम बैंडविड्थ केवल अर्ध द्वैध में प्रदान करता है।

पीसीआई-एक्स में पीसीआई एक्सप्रेस की तुलना में तकनीकी और आर्थिक नुकसान हैं। 64-बिट समानांतर इंटरफ़ेस को कठिन अनुरेखन क्रम की आवश्यकता होती है, क्योंकि सभी समानांतर इंटरफेस के साथ, बस से संकेत एक साथ या बहुत ही कम समय में आने चाहिए, और आसन्न स्लॉट से शोर हस्तक्षेप का कारण बन सकता है। पीसीआईई का सीरियल इंटरफ़ेस इस तरह की कम समस्याओं का सामना करता है और इसलिए इस तरह के जटिल और महंगे डिज़ाइन की आवश्यकता नहीं होती है। पीसीआई-एक्स बसें, मानक पीसीआई की तरह, अर्ध-द्वैध द्विदिश हैं, जबकि पीसीआईई बसें पूर्ण-द्वैध द्विदिश हैं। पीसीआई-एक्स बसें केवल सबसे धीमी उपकरण के रूप में तेजी से चलती हैं, जबकि पीसीआईई उपकरण स्वतंत्र रूप से बस की गति को व्यवस्था करने में सक्षम हैं। साथ ही, पीसीआई-एक्स स्लॉट पीसीआईई 1x से पीसीआईई 16x तक लंबे हैं, जिससे पीसीआई-एक्स के लिए छोटे कार्ड बनाना असंभव हो जाता है। पीसीआई-एक्स स्लॉट मदरबोर्ड पर काफी जगह लेते हैं, जो एटीएक्स और छोटे मदरबोर्ड फॉर्म फैक्टर के लिए एक समस्या हो सकती है।

यह भी देखें

संदर्भ

  1. Template:साइट वेब
  2. 2.0 2.1 PCI-X Protocol Addendum to the PCI Local Bus Specification. Revision 2.0. PCI Special Interest Group. 29 July 2002.
  3. PCI-X Addendum to the PCI Local Bus Specification. Revision 1.0a. PCI Special Interest Group. 24 July 2000.
  4. Jean Andrews (2010). अपने पीसी के प्रबंधन और रखरखाव के लिए ए+ गाइड. Cengage Learning. p. 187. ISBN 978-1-4354-9778-8.
  5. Lettice, John (1999-01-13). "पीसीआई-एक्स गैंग ऑफ थ्री ने फ्यूचर आई/ओ के साथ इंटेल को चुनौती दी". The Register.
  6. Jerry Ascierto (8/30/2001) "Intel details next-generation I/O spec", EE Times
  7. "संग्रहीत प्रति" (PDF). Archived from the original (PDF) on 2014-02-11. Retrieved 2013-12-16.
  8. 8.0 8.1 8.2 8.3 8.4 8.5 "PCI-SIG — FAQ — PCI-X 2.0". Archived from the original on 2008-02-15. Retrieved 2008-02-17. {{cite web}}: no-break space character in |title= at position 8 (help)
  9. "IBM सिस्टम i मॉडल के लिए PCI, PCI-X, PCI-X DDR, और PCIe प्लेसमेंट नियम" (PDF). p. 7. PCI की एक तीसरी पीढ़ी अब 1.9 GHz सिस्टम i5 मॉडल 515, 520, और 525 की शुरुआत के साथ पेश की गई है। इन मॉडलों में एक PCI-X DDR (PCI-X 2.0) स्लॉट है जो अधिकतम 266 MHz पर चलता है और केवल ऐसे एडेप्टर का समर्थन करता है जो IOP के बिना चल सकते हैं। यह स्लॉट अल्ट्रा-हाई बैंडविड्थ एडेप्टर जैसे नए 266 MHz (DDR) #5721/#5722 10 Gb ईथरनेट एडेप्टर के लिए आदर्श रूप से अनुकूल है। {{cite web}}: no-break space character in |quote= at position 30 (help)
  10. HP FC2243 Dual Channel 4Gb PCI-X 2.0 HBA
  11. "एएमडी ने 8132 पीसीआई-एक्स टनल पार्ट रोल आउट किया". The Inquirer. 2004-06-14. Archived from the original on December 16, 2013. Retrieved 2014-02-13.{{cite web}}: CS1 maint: unfit URL (link)
  12. Scott M. Mueller; Mark Edward Soper; Barrie Sosinsky (2006). सर्वर का उन्नयन और मरम्मत. Pearson Education. p. 366. ISBN 978-0-13-279698-9.
  13. "संग्रहीत प्रति" (PDF). serverworks.com. Archived from the original (PDF) on 18 July 2003. Retrieved 12 January 2022.
  14. ServerWorks chief spurns first-generation PCI Express
  15. Broadcom ousts ServerWorks chief
  16. PCI-X marks the spot for IBM, HP
  17. Intel Begins Making Its Case Against PCI-X
  18. "पीसीआई-एक्स बनाम पीसीआई-एक्सप्रेस". Archived from the original on February 25, 2005. Retrieved September 2, 2016.
  19. ZNYX Networks (June 16, 2009). "ZX370 Series". Archived from the original on May 2, 2011. Retrieved July 13, 2012. The ZX370 Series is a true 64-bit adapter, widening the network pipeline to achieve higher throughput, while offering backward compatibility with standard 32-bit PCI slots.
  20. ZNYX Networks. "ZX370 Series Multi-Channel PCI Fast Ethernet Adapter" (PDF). Archived from the original (PDF) on July 20, 2013. Retrieved July 13, 2012. Backward compatible with 32 bit, 33 MHz PCI slots
  21. Adaptec (January 2000). "Adaptec SCSI Card 29160 Ultra160 SCSI Controller User's Reference" (PDF). p. 1. Retrieved July 13, 2012. Although the Adaptec SCSI Card 29160 is a 64-bit PCI card, it also works in a 32-bit PCI slot. When installed in a 32-bit PCI slot, the card automatically runs in the slower 32-bit mode.
  22. LaCie. "LaCie समर्थन: विभिन्न प्रकार के PCI स्लॉट्स की पहचान करें". Archived from the original on April 4, 2012. Retrieved July 13, 2012.

अग्रिम पठन

बाहरी कड़ियाँ