डीडीआर3 एसडीआरएएम: Difference between revisions
No edit summary |
No edit summary |
||
| Line 22: | Line 22: | ||
| successor = [[DDR4 SDRAM]] (2014) | | successor = [[DDR4 SDRAM]] (2014) | ||
}} | }} | ||
DDR3 एक | डबल डेटा रेट 3 सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (DDR3 Sडीआरएएम) एक उच्च बैंडविड्थ (कंप्यूटिंग) (डबल डेटा रेट) इंटरफ़ेस के साथ सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (Sडीआरएएम) का एक प्रकार है, और 2007 से उपयोग में है। डीडीआर एसडीआरएएम और डीडीआर2 एसडीआरएएम के लिए उच्च गति उत्तराधिकारी और डीडीआर4 एसडीआरएएम सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (एसडीआरएएम) चिप्स के पूर्ववर्ती हैं। DDR3 Sडीआरएएम अलग-अलग सिग्नलिंग वोल्टेज, समय और अन्य कारकों के कारण किसी भी प्रकार की रैंडम-एक्सेस मेमोरी (RAM) के साथ न तो फॉरवर्ड कम्पैटिबिलिटी है और न ही बैकवर्ड कम्पैटिबिलिटी। | ||
DDR3 एक डीआरएएम इंटरफ़ेस विनिर्देश है। वास्तविक डीआरएएम सरणियाँ जो डेटा को संग्रहीत करती हैं, समान प्रदर्शन के साथ पहले के प्रकारों के समान होती हैं। अपने तत्काल पूर्ववर्ती DDR2 Sडीआरएएम पर DDR3 Sडीआरएएम का प्राथमिक लाभ, उच्च बैंडविड्थ या पीक डेटा दरों को सक्षम करते हुए, दो बार दर (आंतरिक मेमोरी सरणियों की गति से आठ गुना) पर डेटा स्थानांतरित करने की क्षमता है। | |||
DDR3 मानक 8 गीगाबिट्स (Gbit) तक की डीआरएएम चिप क्षमता की अनुमति देता है, और प्रति DDR3 DIMM कुल अधिकतम 16 गीगाबाइट्स (GB) के लिए 64 बिट्स की चार मेमोरी रैंक तक की अनुमति देता है। 2013 में आइवी ब्रिज-ई तक हार्डवेयर सीमा तय नहीं होने के कारण, अधिकांश पुराने इंटेल सीपीयू केवल 8GB DIMM के लिए 4-Gbit चिप्स तक का समर्थन करते हैं (Intel के Core 2 DDR3 चिपसेट केवल 2 Gbit तक का समर्थन करते हैं)। सभी एएमडी सीपीयू 16 जीबी डीडीआर3 डीआईएमएम के लिए पूर्ण विनिर्देशन का सही ढंग से समर्थन करते हैं।<ref>{{Cite web |url=http://www.anandtech.com/show/7742/im-intelligent-memory-to-release-16gb-unregistered-ddr3-modules |title=I'M इंटेलिजेंट मेमोरी 16GB अपंजीकृत DDR3 मॉड्यूल जारी करने के लिए|date=2014-02-11 |first=Ian |last=Cutress |website=anandtech.com |access-date=2015-04-20}}</ref> | |||
| Line 84: | Line 86: | ||
=== मॉड्यूल === | === मॉड्यूल === | ||
{| class="wikitable sortable" style="text-align:left;" | {| class="wikitable sortable" style="text-align:left;" | ||
|+List of standard DDR3 | |+List of standard DDR3 Sडीआरएएम modules | ||
|- | |- | ||
! colspan="3" |Name | ! colspan="3" |Name | ||
| Line 160: | Line 162: | ||
DDR3-xxx डेटा अंतरण दर को दर्शाता है, और DDR चिप्स का वर्णन करता है, जबकि PC3-xxxx सैद्धांतिक बैंडविड्थ को दर्शाता है (अंतिम दो अंकों को काट दिया गया है), और इकट्ठे DIMM का वर्णन करने के लिए उपयोग किया जाता है। बैंडविड्थ की गणना प्रति सेकंड स्थानान्तरण और आठ से गुणा करके की जाती है। ऐसा इसलिए है क्योंकि DDR3 मेमोरी मॉड्यूल एक बस में डेटा ट्रांसफर करता है जो 64 डेटा बिट्स चौड़ा है, और चूंकि एक बाइट में 8 बिट्स होते हैं, यह प्रति ट्रांसफर 8 बाइट्स डेटा के बराबर होता है। | DDR3-xxx डेटा अंतरण दर को दर्शाता है, और DDR चिप्स का वर्णन करता है, जबकि PC3-xxxx सैद्धांतिक बैंडविड्थ को दर्शाता है (अंतिम दो अंकों को काट दिया गया है), और इकट्ठे DIMM का वर्णन करने के लिए उपयोग किया जाता है। बैंडविड्थ की गणना प्रति सेकंड स्थानान्तरण और आठ से गुणा करके की जाती है। ऐसा इसलिए है क्योंकि DDR3 मेमोरी मॉड्यूल एक बस में डेटा ट्रांसफर करता है जो 64 डेटा बिट्स चौड़ा है, और चूंकि एक बाइट में 8 बिट्स होते हैं, यह प्रति ट्रांसफर 8 बाइट्स डेटा के बराबर होता है। | ||
चौगुनी क्लॉक सिग्नल के प्रति चक्र दो स्थानान्तरण के साथ, एक 64-बिट चौड़ा DDR3 मॉड्यूल मेमोरी क्लॉक सिग्नल गति के 64 गुना तक की अंतरण दर प्राप्त कर सकता है। प्रति मेमोरी मॉड्यूल में एक समय में 64 बिट्स डेटा स्थानांतरित होने के साथ, DDR3 | चौगुनी क्लॉक सिग्नल के प्रति चक्र दो स्थानान्तरण के साथ, एक 64-बिट चौड़ा DDR3 मॉड्यूल मेमोरी क्लॉक सिग्नल गति के 64 गुना तक की अंतरण दर प्राप्त कर सकता है। प्रति मेमोरी मॉड्यूल में एक समय में 64 बिट्स डेटा स्थानांतरित होने के साथ, DDR3 Sडीआरएएम (मेमोरी क्लॉक रेट) × 4 (बस क्लॉक मल्टीप्लायर के लिए) × 2 (डेटा दर के लिए) × 64 (स्थानांतरित बिट्स की संख्या) / 8 की ट्रांसफर दर देता है। (एक बाइट में बिट्स की संख्या)। इस प्रकार 100 MHz की मेमोरी क्लॉक आवृत्ति के साथ, DDR3 Sडीआरएएम 6400 MB/s की अधिकतम अंतरण दर देता है। | ||
DDR मेमोरी की दोहरी डेटा दर के कारण डेटा दर (स्थानांतरण (कंप्यूटिंग)|MT/s) I/O बस घड़ी (मेगाहर्ट्ज में) से दोगुनी है। जैसा कि ऊपर बताया गया है, एमबी/एस में बैंडविड्थ आठ से गुणा की गई डेटा दर है। | DDR मेमोरी की दोहरी डेटा दर के कारण डेटा दर (स्थानांतरण (कंप्यूटिंग)|MT/s) I/O बस घड़ी (मेगाहर्ट्ज में) से दोगुनी है। जैसा कि ऊपर बताया गया है, एमबी/एस में बैंडविड्थ आठ से गुणा की गई डेटा दर है। | ||
| Line 185: | Line 187: | ||
==== एक्सएमपी एक्सटेंशन ==== | ==== एक्सएमपी एक्सटेंशन ==== | ||
Intel Corporation ने आधिकारिक तौर पर 23 मार्च, 2007 को eXtreme मेमोरी प्रोफाइल (सीरियल प्रेजेंस डिटेक्ट # एक्सट्रीम मेमोरी प्रोफाइल (XMP)) विशिष्टता प्रस्तुतकी, DDR3 | Intel Corporation ने आधिकारिक तौर पर 23 मार्च, 2007 को eXtreme मेमोरी प्रोफाइल (सीरियल प्रेजेंस डिटेक्ट # एक्सट्रीम मेमोरी प्रोफाइल (XMP)) विशिष्टता प्रस्तुतकी, DDR3 Sडीआरएएम के लिए पारंपरिक JEDEC सीरियल प्रेजेंस डिटेक्ट स्पेसिफिकेशंस के उत्साही प्रदर्शन एक्सटेंशन को सक्षम करने के लिए।<ref>{{cite web|title=Intel एक्सट्रीम मेमोरी प्रोफ़ाइल (Intel XMP) DDR3 तकनीक|url=http://www.intel.com/assets/pdf/whitepaper/319124.pdf|access-date=2009-05-29}}</ref> | ||
| Line 257: | Line 259: | ||
==बाहरी कड़ियाँ== | ==बाहरी कड़ियाँ== | ||
* JEDEC standard No. 79-3 (JESD79-3: DDR3 | * JEDEC standard No. 79-3 (JESD79-3: DDR3 Sडीआरएएम) | ||
**[https://www.jedec.org/standards-documents/docs/jesd-79-3d DDR3 | **[https://www.jedec.org/standards-documents/docs/jesd-79-3d DDR3 Sडीआरएएम standard JESD79-3F] | ||
**[https://www.jedec.org/standards-documents/docs/jesd79-3-1a01 Addendum No. 1 to JESD79-3 - 1.35 V DDR3L-800, DDR3L-1066, DDR3L-1333, DDR3L-1600, and DDR3L-1866 (JESD79-3-1A.01)] | **[https://www.jedec.org/standards-documents/docs/jesd79-3-1a01 Addendum No. 1 to JESD79-3 - 1.35 V DDR3L-800, DDR3L-1066, DDR3L-1333, DDR3L-1600, and DDR3L-1866 (JESD79-3-1A.01)] | ||
**[https://www.jedec.org/standards-documents/docs/jesd79-3-2 Addendum No. 2 to JESD79-3 - 1.25 V DDR3U-800, DDR3U-1066, DDR3U-1333, and DDR3U-1600] | **[https://www.jedec.org/standards-documents/docs/jesd79-3-2 Addendum No. 2 to JESD79-3 - 1.25 V DDR3U-800, DDR3U-1066, DDR3U-1333, and DDR3U-1600] | ||
**[https://www.jedec.org/standards-documents/docs/jesd79-3-3-0 Addendum No. 3 to JESD79-3 - 3D Stacked | **[https://www.jedec.org/standards-documents/docs/jesd79-3-3-0 Addendum No. 3 to JESD79-3 - 3D Stacked Sडीआरएएम] | ||
* SPD (Serial Presence Detect), from JEDEC standard No. 21-C (JESD21C: JEDEC configurations for solid state memories) | * SPD (Serial Presence Detect), from JEDEC standard No. 21-C (JESD21C: JEDEC configurations for solid state memories) | ||
**[http://www.jedec.org/standards-documents/docs/spd-4010211 SPD Annex K - Serial Presence Detect (SPD) for DDR3 | **[http://www.jedec.org/standards-documents/docs/spd-4010211 SPD Annex K - Serial Presence Detect (SPD) for DDR3 Sडीआरएएम Modules (SPD4_01_02_11)] | ||
* [http://start-test.com/Products/JTAGExternalModules.php DDR, DDR2, DDR3 memory slots testing] | * [http://start-test.com/Products/JTAGExternalModules.php DDR, DDR2, DDR3 memory slots testing] | ||
* [https://courses.cs.washington.edu/courses/cse467/11wi/lectures/SDRAM.pdf DDR3 Synchronous | * [https://courses.cs.washington.edu/courses/cse467/11wi/lectures/SDRAM.pdf DDR3 Synchronous डीआरएएम Memory] | ||
{{DRAM}} | {{DRAM}} | ||
| Line 272: | Line 274: | ||
[[डी:डीडीआर-एसडीआरएएम#डीडीआर3-एसडीआरएएम]] | [[डी:डीडीआर-एसडीआरएएम#डीडीआर3-एसडीआरएएम]] | ||
[[फाई:DRAM#DDR3 SDRAM]] | [[फाई:DRAM#DDR3 SDRAM|फाई:डीआरएएम#DDR3 Sडीआरएएम]] | ||
[[Category: Machine Translated Page]] | [[Category: Machine Translated Page]] | ||
[[Category:Created On 18/12/2022]] | [[Category:Created On 18/12/2022]] | ||
Revision as of 12:15, 30 December 2022
| Type of RAM | |
4 GB PC3-12800 ECC DDR3 DIMM | |
| Developer | JEDEC |
|---|---|
| Type | Synchronous dynamic random-access memory (SDRAM) |
| Generation | 3rd generation |
| Release date | 2007 |
| Standards |
|
| Clock rate | 400–1066 MHz |
| Voltage | Reference 1.5 V |
| Predecessor | DDR2 SDRAM (2003) |
| Successor | DDR4 SDRAM (2014) |
डबल डेटा रेट 3 सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (DDR3 Sडीआरएएम) एक उच्च बैंडविड्थ (कंप्यूटिंग) (डबल डेटा रेट) इंटरफ़ेस के साथ सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (Sडीआरएएम) का एक प्रकार है, और 2007 से उपयोग में है। डीडीआर एसडीआरएएम और डीडीआर2 एसडीआरएएम के लिए उच्च गति उत्तराधिकारी और डीडीआर4 एसडीआरएएम सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (एसडीआरएएम) चिप्स के पूर्ववर्ती हैं। DDR3 Sडीआरएएम अलग-अलग सिग्नलिंग वोल्टेज, समय और अन्य कारकों के कारण किसी भी प्रकार की रैंडम-एक्सेस मेमोरी (RAM) के साथ न तो फॉरवर्ड कम्पैटिबिलिटी है और न ही बैकवर्ड कम्पैटिबिलिटी।
DDR3 एक डीआरएएम इंटरफ़ेस विनिर्देश है। वास्तविक डीआरएएम सरणियाँ जो डेटा को संग्रहीत करती हैं, समान प्रदर्शन के साथ पहले के प्रकारों के समान होती हैं। अपने तत्काल पूर्ववर्ती DDR2 Sडीआरएएम पर DDR3 Sडीआरएएम का प्राथमिक लाभ, उच्च बैंडविड्थ या पीक डेटा दरों को सक्षम करते हुए, दो बार दर (आंतरिक मेमोरी सरणियों की गति से आठ गुना) पर डेटा स्थानांतरित करने की क्षमता है।
DDR3 मानक 8 गीगाबिट्स (Gbit) तक की डीआरएएम चिप क्षमता की अनुमति देता है, और प्रति DDR3 DIMM कुल अधिकतम 16 गीगाबाइट्स (GB) के लिए 64 बिट्स की चार मेमोरी रैंक तक की अनुमति देता है। 2013 में आइवी ब्रिज-ई तक हार्डवेयर सीमा तय नहीं होने के कारण, अधिकांश पुराने इंटेल सीपीयू केवल 8GB DIMM के लिए 4-Gbit चिप्स तक का समर्थन करते हैं (Intel के Core 2 DDR3 चिपसेट केवल 2 Gbit तक का समर्थन करते हैं)। सभी एएमडी सीपीयू 16 जीबी डीडीआर3 डीआईएमएम के लिए पूर्ण विनिर्देशन का सही ढंग से समर्थन करते हैं।[1]
इतिहास
फरवरी 2005 में, सैमसंग ने पहला प्रोटोटाइप DDR3 मेमोरी चिप प्रस्तुत किया। सैमसंग ने DDR3 के विकास और मानकीकरण में एक प्रमुख भूमिका निभाई।[2][3] मई 2005 में, JEDEC समिति के अध्यक्ष, देसी रोडेन ने कहा कि DDR3 का विकास लगभग 3 वर्षों से चल रहा था।Cite error: Closing </ref> missing for <ref> tag
उत्तराधिकारी
सितंबर 2012 में, JEDEC ने DDR4 का अंतिम विनिर्देश जारी किया।[4] DDR3 की तुलना में DDR4 के प्राथमिक लाभों में क्लॉक फ्रीक्वेंसी और ट्रांसफर (कंप्यूटिंग) की उच्च मानकीकृत रेंज सम्मिलित है।[5] और काफी कम वोल्टेज।
विशिष्टता
अवलोकन
DDR2 मेमोरी की तुलना में, DDR3 मेमोरी कम बिजली का उपयोग करती है। कुछ निर्माता मल्टीगेट डिवाइस का उपयोग करने का प्रस्ताव देते हैं करंट के रिसाव (इलेक्ट्रॉनिक्स) को कम करने के लिए डुअल-गेट ट्रांजिस्टर।[6] जेईडीईसी के अनुसार,[7]: 111 1.575 वोल्ट को पूर्ण अधिकतम माना जाना चाहिए जब स्मृति स्थिरता सबसे महत्वपूर्ण विचार है, जैसे सर्वर या अन्य मिशन-महत्वपूर्ण उपकरणों में। इसके अलावा, जेईडीईसी कहता है कि मेमोरी मॉड्यूल को 1.80 वोल्ट तक का सामना करना चाहिए[lower-alpha 1] स्थायी क्षति होने से पहले, हालांकि उन्हें उस स्तर पर ठीक से काम करने की आवश्यकता नहीं है।[7]: 109 एक अन्य लाभ इसका प्रीफ़ेच बफर है, जो 8-बर्स्ट-डीप है। इसके विपरीत, DDR2 का प्रीफ़ेच बफ़र 4-बर्स्ट-डीप है, और DDR का प्रीफ़ेच बफ़र 2-बर्स्ट-डीप है। यह लाभ DDR3 की स्थानांतरण गति में सक्षम करने वाली तकनीक है।
DDR3 मॉड्यूल 400–1066 मेगाहर्ट्ज I/O क्लॉक सिग्नल की डबल डेटा दर का उपयोग करके 800–2133 ट्रांसफ़र (कंप्यूटिंग)/s की दर से डेटा स्थानांतरित कर सकते हैं। यह DDR2 की डेटा अंतरण दर का दोगुना है (200–533 मेगाहर्ट्ज I/O घड़ी का उपयोग करके 400–1066 MT/s) और DDR की दर का चार गुना (100–200 MHz I/O घड़ी का उपयोग करके 200–400 MT/s) . उच्च-प्रदर्शन ग्राफिक्स ऐसी बैंडविड्थ आवश्यकताओं का प्रारंभिक चालक था, जहां फ़्रेमबफ़र्स के बीच उच्च बैंडविड्थ डेटा स्थानांतरण की आवश्यकता होती है।
चूंकि हर्ट्ज प्रति सेकेंड चक्र का एक उपाय है, और हर दूसरे हस्तांतरण की तुलना में अधिक बार कोई संकेत चक्र नहीं है, मेगाहर्ट्ज की इकाइयों में अंतरण दर का वर्णन करना तकनीकी रूप से गलत है, हालांकि बहुत आम है। यह भ्रामक भी है क्योंकि घड़ी चक्रों की इकाइयों में विभिन्न स्मृति समय दिए गए हैं, जो डेटा स्थानांतरण की आधी गति हैं।
DDR3 DDR और DDR2, स्टब सीरीज़ टर्मिनेटेड लॉजिक के समान इलेक्ट्रिक सिग्नलिंग मानक का उपयोग करता है, हालांकि यह अलग-अलग समय और वोल्टेज पर होता है। विशेष रूप से, DDR3 SSTL_15 का उपयोग करता है।[9] फरवरी 2005 में, सैमसंग ने 512 की क्षमता के साथ पहले DDR3 मेमोरी प्रोटोटाइप का प्रदर्शन किया मेगाबिट और 1.066 की बैंडविड्थ जीबीपीएस।[2] मदरबोर्ड के रूप में उत्पाद जून 2007 में बाजार में आए[10] DDR3-1600 (PC3-12800) तक बैंडविड्थ पर DIMM के साथ Intel Corporation के Intel P35|P35 Bearlake चिपसेट पर आधारित है।[11] नवंबर 2008 में जारी इंटेल कोर i7, चिपसेट के स्थान पर सीधे मेमोरी से जुड़ता है। कोर i7, i5 और i3 CPU ने शुरू में केवल DDR3 का समर्थन किया। फरवरी 2009 में रिलीज़ किए गए एडवांस्ड माइक्रो डिवाइसेस के सॉकेट AM3 फिनोम II X4 प्रोसेसर, DDR3 को सपोर्ट करने वाले पहले थे (जबकि अभी भी बैकवर्ड कम्पैटिबिलिटी के लिए DDR2 का समर्थन रहे हैं)।
डुअल-इनलाइन मेमोरी मॉड्यूल
DDR3 DIMM | डुअल-इनलाइन मेमोरी मॉड्यूल (DIMM) में 240 पिन होते हैं और DDR2 के साथ विद्युत रूप से असंगत होते हैं। DDR2 और DDR3 DIMM में अलग-अलग स्थित एक प्रमुख पायदान- गलती से उन्हें बदलने से रोकता है। न केवल उन्हें अलग-अलग कुंजीबद्ध किया गया है, बल्कि डीडीआर 2 के किनारों पर गोल निशान हैं और डीडीआर 3 मॉड्यूल के पक्ष में वर्ग के निशान हैं।[12] DDR3 SO-DIMM में 204 पिन होते हैं।[13] स्काइलेक माइक्रोआर्किटेक्चर के लिए, इंटेल ने यूनिडीआईएमएम नामक एक एसओ-डीआईएमएम पैकेज भी डिजाइन किया है, जो डीडीआर3 या डीडीआर4 चिप्स का उपयोग कर सकता है। सीपीयू का एकीकृत मेमोरी कंट्रोलर तब किसी के साथ भी काम कर सकता है। UniDIMMs का उद्देश्य DDR3 से DDR4 में संक्रमण को संभालना है, जहाँ मूल्य निर्धारण और उपलब्धता RAM विशेषता को परिवर्तित करने के लिए वांछनीय बना सकती है। UniDIMM में नियमित DDR4 SO-DIMM के समान विस्तार और पिन की संख्या होती है, लेकिन असंगत DDR4 SO-DIMM सॉकेट में गलती से उपयोग करने से बचने के लिए पायदान को अलग विधि से रखा जाता है।[14]
विलंबता
DDR3 विलंबता संख्यात्मक रूप से अधिक है क्योंकि I/O बस क्लॉक सिग्नल चक्र जिसके द्वारा उन्हें मापा जाता है, छोटा होता है; वास्तविक समय अंतराल DDR2 विलंबता के समान है, लगभग 10 एनएस। कुछ सुधार हुआ है क्योंकि DDR3 सामान्यतःअधिक हालिया निर्माण प्रक्रियाओं का उपयोग करता है, लेकिन यह सीधे DDR3 में परिवर्तन के कारण नहीं होता है।
कैस लेटेंसी (एनएस) = 1000 × सीएल (चक्र) ÷ घड़ी की आवृत्ति (मेगाहर्ट्ज) = 2000 × सीएल (चक्र) ÷ अंतरण दर (एमटी/एस)
जबकि JEDEC DDR2-800 डिवाइस के लिए विशिष्ट मेमोरी समय 5-5-5-15 (12.5 ns) थे, JEDEC DDR3 डिवाइस के लिए कुछ मानक विलंबता में DDR3-1066 (13.125 ns) और 8 के लिए 7-7-7-20सम्मिलित हैं -8-8-24 DDR3-1333 (12 एनएस) के लिए।
पहले की मेमोरी पीढ़ी के साथ, प्रारंभिक संस्करणों के रिलीज़ होने के बाद तेज़ DDR3 मेमोरी उपलब्ध हो गई। DDR3-2000 मेमोरी 9-9-9-28 विलंबता (9 ns) के साथ 2008 के अंत में Intel Core i7 रिलीज़ के समय उपलब्ध थी,[15] जबकि बाद के विकास ने DDR3-2400 को व्यापक रूप से उपलब्ध कराया (CL 9–12 चक्र = 7.5–10 ns के साथ), और DDR3-3200 तक की गति उपलब्ध (CL 13 चक्र = 8.125 ns के साथ)।
बिजली की खपत
अलग-अलग एसडीआरएएम चिप्स (या, विस्तार से, डीआईएमएम) की बिजली की उपभोग गति, उपयोग के प्रकार, वोल्टेज आदि सहित कई कारकों के आधार पर भिन्न होती है। डेल के पावर एडवाइजर ने गणना की है कि 4 जीबी ईसीसी डीडीआर1333 आरडीआईएमएम प्रत्येक लगभग 4 डब्ल्यू का उपयोग करते हैं।[16] इसके विपरीत, एक अधिक आधुनिक मेनस्ट्रीम डेस्कटॉप-उन्मुख भाग 8GB, DDR3/1600 DIMM, काफ़ी तेज़ होने के पश्चात्, 2.58 W मापा गया है।[17]
मॉड्यूल
| Name | Chip | Bus | Timings | ||||||
|---|---|---|---|---|---|---|---|---|---|
| Standard | Type | Module | Clock rate (MHz) | Cycle time (ns)[18] | Clock rate (MHz) | Transfer rate (MT/s) | Bandwidth (MB/s) | CL-TRCD-TRP | CAS latency (ns) |
| DDR3-800 | D | PC3-6400 | 100 | 10 | 400 | 800 | 6400 | 5-5-5 | 12.5 |
| E | 6-6-6 | 15 | |||||||
| DDR3-1066 | E | PC3-8500 | 1331⁄3 | 7.5 | 5331⁄3 | 10662⁄3 | 85331⁄3 | 6-6-6 | 11.25 |
| F | 7-7-7 | 13.125 | |||||||
| G | 8-8-8 | 15 | |||||||
| DDR3-1333 | F* | PC3-10600 | 1662⁄3 | 6 | 6662⁄3 | 13331⁄3 | 106662⁄3 | 7-7-7 | 10.5 |
| G | 8-8-8 | 12 | |||||||
| H | 9-9-9 | 13.5 | |||||||
| J* | 10-10-10 | 15 | |||||||
| DDR3-1600 | G* | PC3-12800 | 200 | 5 | 800 | 1600 | 12800 | 8-8-8 | 10 |
| H | 9-9-9 | 11.25 | |||||||
| J | 10-10-10 | 12.5 | |||||||
| K | 11-11-11 | 13.75 | |||||||
| DDR3-1866 | DDR3-1866J* DDR3-1866K DDR3-1866L DDR3-1866M* |
PC3-14900 | 2331⁄3 | 4.286 | 9331⁄3 | 18662⁄3 | 149331⁄3 | 10-10-10 11-11-11 12-12-12 13-13-13 |
10.56 11.786 12.857 13.929 |
| DDR3-2133 | DDR3-2133K* DDR3-2133L DDR3-2133M DDR3-2133N* |
PC3-17000 | 2662⁄3 | 3.75 | 10662⁄3 | 21331⁄3 | 170662⁄3 | 11-11-11 12-12-12 13-13-13 14-14-14 |
10.313 11.25 12.188 13.125 |
* वैकल्पिक
DDR3-xxx डेटा अंतरण दर को दर्शाता है, और DDR चिप्स का वर्णन करता है, जबकि PC3-xxxx सैद्धांतिक बैंडविड्थ को दर्शाता है (अंतिम दो अंकों को काट दिया गया है), और इकट्ठे DIMM का वर्णन करने के लिए उपयोग किया जाता है। बैंडविड्थ की गणना प्रति सेकंड स्थानान्तरण और आठ से गुणा करके की जाती है। ऐसा इसलिए है क्योंकि DDR3 मेमोरी मॉड्यूल एक बस में डेटा ट्रांसफर करता है जो 64 डेटा बिट्स चौड़ा है, और चूंकि एक बाइट में 8 बिट्स होते हैं, यह प्रति ट्रांसफर 8 बाइट्स डेटा के बराबर होता है।
चौगुनी क्लॉक सिग्नल के प्रति चक्र दो स्थानान्तरण के साथ, एक 64-बिट चौड़ा DDR3 मॉड्यूल मेमोरी क्लॉक सिग्नल गति के 64 गुना तक की अंतरण दर प्राप्त कर सकता है। प्रति मेमोरी मॉड्यूल में एक समय में 64 बिट्स डेटा स्थानांतरित होने के साथ, DDR3 Sडीआरएएम (मेमोरी क्लॉक रेट) × 4 (बस क्लॉक मल्टीप्लायर के लिए) × 2 (डेटा दर के लिए) × 64 (स्थानांतरित बिट्स की संख्या) / 8 की ट्रांसफर दर देता है। (एक बाइट में बिट्स की संख्या)। इस प्रकार 100 MHz की मेमोरी क्लॉक आवृत्ति के साथ, DDR3 Sडीआरएएम 6400 MB/s की अधिकतम अंतरण दर देता है।
DDR मेमोरी की दोहरी डेटा दर के कारण डेटा दर (स्थानांतरण (कंप्यूटिंग)|MT/s) I/O बस घड़ी (मेगाहर्ट्ज में) से दोगुनी है। जैसा कि ऊपर बताया गया है, एमबी/एस में बैंडविड्थ आठ से गुणा की गई डेटा दर है।
सीएल - कैस लेटेंसी क्लॉक सिग्नल, मेमोरी में कॉलम एड्रेस भेजने और प्रतिक्रिया में डेटा की प्रारम्भिक प्रकिया
tRCD - पंक्ति के बीच घड़ी चक्र सक्रिय और पढ़ता/लिखता है
टीआरपी - रो प्रीचार्ज और एक्टिवेट के बीच क्लॉक साइकिल
भिन्नात्मक आवृत्तियों को सामान्यतःगोल किया जाता है, लेकिन सटीक संख्या 666 होने के कारण 667 तक गोल करना आम है2⁄3 और निकटतम पूर्ण संख्या तक गोलाई। कुछ निर्माता इसके बजाय एक निश्चित सटीकता या राउंड अप भी करते हैं। उदाहरण के लिए, PC3-10666 मेमोरी को PC3-10600 या PC3-10700 के रूप में सूचीबद्ध किया जा सकता है।[19] नोट: ऊपर सूचीबद्ध सभी आइटम JEDEC द्वारा JESD79-3F के रूप में निर्दिष्ट किए गए हैं।[7]: 157–165 इन सूचीबद्ध विनिर्देशों के बीच या ऊपर सभी RAM डेटा दरें JEDEC द्वारा मानकीकृत नहीं हैं - अक्सर वे उच्च-सहिष्णुता या ओवरवॉल्टेड चिप्स का उपयोग करके केवल निर्माता अनुकूलन होते हैं। मई 2010 तक इन गैर-मानक विशिष्टताओं में से उच्चतम रिपोर्ट की गई गति DDR3-2544 के बराबर थी।[20] वैकल्पिक नामकरण: DDR3 मॉड्यूल को अक्सर विपणन कारणों से, डेटा-दर के बाद, उपसर्ग PC (PC3 के बजाय) के साथ गलत तरीके से लेबल किया जाता है। इस परिपाटी के तहत PC3-10600 को PC1333 के रूप में सूचीबद्ध किया गया है।[21]
सीरियल उपस्थिति का पता लगाने
DDR3 मेमोरी सीरियल उपस्थिति का पता लगाने का उपयोग करती है।[22] सीरियल उपस्थिति का पता लगाने (एसपीडी) एक सीरियल इंटरफ़ेस का उपयोग करके यादृच्छिक-एक्सेस मेमोरी के बारे में जानकारी को स्वचालित रूप से एक्सेस करने का एक मानकीकृत विधि है। यह सामान्यतः मेमोरी मॉड्यूल के स्वचालित कॉन्फ़िगरेशन के लिए पावर-ऑन सेल्फ-टेस्ट के दौरान उपयोग किया जाता है।
रिलीज 4
DDR3 सीरियल प्रजेंस डिटेक्ट (SPD) दस्तावेज़ (SPD4_01_02_11) का रिलीज़ 4 लोड रिडक्शन DIMM और 16b-SO-DIMM और 32b-SO-DIMM के लिए भी समर्थन जोड़ता है।
JEDEC सॉलिड स्टेट टेक्नोलॉजी एसोसिएशन ने 1 सितंबर, 2011 को DDR3 सीरियल प्रेजेंस डिटेक्ट (SPD) दस्तावेज़ के रिलीज़ 4 के प्रकाशन की घोषणा की।[23]
एक्सएमपी एक्सटेंशन
Intel Corporation ने आधिकारिक तौर पर 23 मार्च, 2007 को eXtreme मेमोरी प्रोफाइल (सीरियल प्रेजेंस डिटेक्ट # एक्सट्रीम मेमोरी प्रोफाइल (XMP)) विशिष्टता प्रस्तुतकी, DDR3 Sडीआरएएम के लिए पारंपरिक JEDEC सीरियल प्रेजेंस डिटेक्ट स्पेसिफिकेशंस के उत्साही प्रदर्शन एक्सटेंशन को सक्षम करने के लिए।[24]
प्रकार
बैंडविड्थ पदनाम (जैसे DDR3-800D), और क्षमता वेरिएंट के अलावा, मॉड्यूल निम्न में से एक हो सकते हैं:
- ECC मेमोरी, जिसमें एक अतिरिक्त डेटा बाइट लेन है, जिसका उपयोग मामूली त्रुटियों को ठीक करने और बेहतर विश्वसनीयता के लिए बड़ी त्रुटियों का पता लगाने के लिए किया जाता है। ECC वाले मॉड्यूल की पहचान एक अतिरिक्त ECC या E द्वारा उनके पदनाम में की जाती है। उदाहरण के लिए: PC3-6400 ECC , या PC3-8500E।[25]
- पंजीकृत मेमोरी, जो बढ़ी हुई विलंबता की अतिरिक्त घड़ी के मूल्य पर, हार्डवेयर रजिस्टर के साथ संकेतों को विद्युत रूप से बफ़र करके सिग्नल अखंडता (और इसलिए संभावित रूप से घड़ी की दर और भौतिक स्लॉट क्षमता) में सुधार करती है। उन मॉड्यूल की पहचान उनके पदनाम में एक अतिरिक्त R द्वारा की जाती है, उदाहरण के लिए PC3-6400R।[26]
- गैर-पंजीकृत (उर्फ अनबफर्ड मेमोरी) रैम को पदनाम में एक अतिरिक्त 'यू' द्वारा पहचाना जा सकता है।[26]
- पूरी तरह से बफ़र किए गए DIMM मॉड्यूल, जिन्हें F या FB द्वारा नामित किया गया है और अन्य वर्गों के समान पायदान की स्थिति नहीं है। पूरी तरह से बफ़र्ड मॉड्यूल का उपयोग उन मदरबोर्ड के साथ नहीं किया जा सकता है जो पंजीकृत मॉड्यूल के लिए बने हैं, और अलग-अलग पायदान की स्थिति भौतिक रूप से उनके सम्मिलन को रोकती है।
- एलआरडीआईएमएम मॉड्यूल, जो एलआर द्वारा नामित हैं और पंजीकृत/बफर मेमोरी के समान हैं, एक तरह से एलआरडीआईएमएम मॉड्यूल सभी संकेतों की समानांतर प्रकृति को बनाए रखते हुए नियंत्रण और डेटा लाइनों दोनों को बफर करते हैं। इस प्रकार, एलआरडीआईएमएम मेमोरी सीरियल और समांतर सिग्नल रूपों के बीच आवश्यक रूपांतरण से प्रेरित एफबी मेमोरी के कुछ प्रदर्शन और बिजली खपत के मुद्दों को संबोधित करते हुए बड़ी समग्र अधिकतम मेमोरी क्षमता प्रदान करती है।
दोनों FBDIMM (पूरी तरह से बफ़र्ड) और LRDIMM (लोड रिड्यूस्ड) मेमोरी प्रकार मुख्य रूप से किसी भी समय मेमोरी चिप्स में आने और जाने वाले विद्युत प्रवाह की मात्रा को नियंत्रित करने के लिए डिज़ाइन किए गए हैं। वे पंजीकृत/बफ़र्ड मेमोरी के साथ संगत नहीं हैं, और जिन मदरबोर्ड को उनकी आवश्यकता होती है, वे सामान्यतःकिसी अन्य प्रकार की मेमोरी को स्वीकार नहीं करेंगे।
DDR3L और DDR3U एक्सटेंशन
DDR3L (DDR3 लो वोल्टेज) मानक JESD79-3 DDR3 मेमोरी डिवाइस मानक का एक परिशिष्ट है जो कम वोल्टेज उपकरणों को निर्दिष्ट करता है।[27] DDR3L मानक 1.35 V है और इसके मॉड्यूल के लिए PC3L लेबल है। उदाहरणों में DDR3L-800 (PC3L-6400), DDR3L-1066 (PC3L-8500), DDR3L-1333 (PC3L-10600), और DDR3L-1600 (PC3L-12800)सम्मिलित हैं। DDR3L और DDR3U विनिर्देशों के लिए निर्दिष्ट मेमोरी मूल DDR3 मानक के साथ संगत है, और कम वोल्टेज या 1.50 V पर चल सकती है।[28] हालाँकि, जिन उपकरणों को स्पष्ट रूप से DDR3L की आवश्यकता होती है, जो 1.35 V पर काम करते हैं, जैसे कि चौथी पीढ़ी के Intel कोर प्रोसेसर के मोबाइल संस्करणों का उपयोग करने वाले सिस्टम, 1.50 V DDR3 मेमोरी के साथ संगत नहीं हैं।[29] DDR3L LPDDR#LP-DDR3 मोबाइल मेमोरी मानक से अलग और असंगत है।
DDR3U (DDR3 अल्ट्रा लो वोल्टेज) मानक 1.25 V है और इसके मॉड्यूल के लिए लेबल PC3U है।[30] JEDEC सॉलिड स्टेट टेक्नोलॉजी एसोसिएशन ने 26 जुलाई, 2010 को JEDEC DDR3L के प्रकाशन की घोषणा की[31] और DDR3U अक्टूबर 2011 में।[32]
पठनीय सारांश
घटक
- अतुल्यकालिक रीसेट पिन का परिचय
- सिस्टम-स्तरीय उड़ान-समय मुआवजे का समर्थन
- ऑन-डीआईएमएम मिरर-फ्रेंडली डीआरएएम पिनआउट
- CWL (CAS राइट लेटेंसी) प्रति क्लॉक बिन का परिचय
- ऑन-डाई I/O अंशांकन इंजन
- अंशांकन पढ़ें और लिखें
- डायनेमिक ओडीटी (ऑन-डाई-टर्मिनेशन) सुविधा पढ़ने और लिखने के लिए अलग-अलग समाप्ति मूल्यों की अनुमति देती है
मॉड्यूल
- ऑन-डीआईएमएम टर्मिनेशन के साथ फ्लाई-बाय कमांड/एड्रेस/कंट्रोल बस
- उच्च परिशुद्धता अंशांकन प्रतिरोधक
- पश्चगामी संगतता नहीं हैं—DDR3 मॉड्यूल DDR2 सॉकेट में फ़िट नहीं होते हैं; उन्हें मजबूर करने से डीआईएमएम और/या मदरबोर्ड को हानी हो सकता है[33]
=== DDR2 === पर तकनीकी लाभ
- उच्च बैंडविड्थ प्रदर्शन, 2133 एमटी/एस तक मानकीकृत
- नैनोसेकंड में मापी गई विलंबता में थोड़ा सुधार हुआ है
- कम बिजली पर उच्च प्रदर्शन (लैपटॉप में लंबी बैटरी लाइफ)
- बढ़ी हुई कम-शक्ति सुविधाएँ
यह भी देखें
- डिवाइस बैंडविड्थ की सूची
- मोबाइल डीडीआर#एलपीडीडीआर3|कम पावर डीडीआर3 एसडीआरएएम (एलपीडीडीआर3)
- मल्टी-चैनल मेमोरी आर्किटेक्चर
टिप्पणियाँ
संदर्भ
- ↑ Cutress, Ian (2014-02-11). "I'M इंटेलिजेंट मेमोरी 16GB अपंजीकृत DDR3 मॉड्यूल जारी करने के लिए". anandtech.com. Retrieved 2015-04-20.
- ↑ 2.0 2.1 "सैमसंग ने दुनिया का पहला डीडीआर 3 मेमोरी प्रोटोटाइप प्रदर्शित किया". Phys.org. 17 February 2005. Retrieved 23 June 2019.
- ↑ "2000 से 2009 तक हमारी गौरवशाली विरासत". Samsung Semiconductor. Samsung. Retrieved 25 June 2019.
- ↑ "JEDEC ने DDR4 मानक - JEDEC के प्रकाशन की घोषणा की". JEDEC. Retrieved 12 October 2014.
- ↑ Shilov, Anton (August 16, 2010). "नेक्स्ट-जेनरेशन DDR4 मेमोरी 4.266GHz तक पहुंचेगी - रिपोर्ट". XbitLabs.com. Archived from the original on December 19, 2010. Retrieved 2011-01-03.
- ↑ McCloskey, Alan, Research: DDR FAQ, archived from the original on 2007-11-12, retrieved 2007-10-18
- ↑ 7.0 7.1 7.2 "DDR3 SDRAM मानक (संशोधन F)". JEDEC. July 2012. Retrieved 2015-07-05.
- ↑ "DDR3 SDRAM standard (revision E)" (PDF). JEDEC. July 2010. Retrieved 2015-07-05.
- ↑ Chang, Jaci (2004). "DDR3 मेमोरी सब-सिस्टम के लिए डिज़ाइन विचार" (PDF). Jedex. p. 4. Archived from the original (PDF) on 2012-07-24. Retrieved 2020-08-12.
- ↑ Soderstrom, Thomas (2007-06-05). "पाइप ड्रीम्स: छह P35-DDR3 मदरबोर्ड की तुलना". Tom's Hardware.
- ↑ Fink, Wesley (2007-07-20). "सुपर प्रतिभा और टीम: DDR3-1600 यहाँ है!". AnandTech.
- ↑ DocMemory (2007-02-21). "मेमोरी मॉड्यूल पिक्चर 2007". Archived from the original on 2017-06-06. Retrieved 2022-01-05.
- ↑ "204-पिन डीडीआर3 एसडीआरएएम अनबफर्ड एसओडीआईएमएम डिजाइन विनिर्देश". JEDEC. May 2014. Retrieved 2015-07-05.
- ↑ "मेनस्ट्रीम के लिए इंटेल DDR3 और DDR4 के बीच संक्रमण की योजना कैसे बनाता है". techpowerup.com. Retrieved 19 March 2018.
- ↑ Shilov, Anton (2008-10-29). "इंटेल कोर i7 प्लेटफॉर्म के लिए किंग्स्टन ने उद्योग का पहला 2GHz मेमोरी मॉड्यूल पेश किया". Xbit Laboratories. Archived from the original on 2008-11-01. Retrieved 2008-11-02.
- ↑ "डेल एनर्जी स्मार्ट सॉल्यूशन एडवाइजर". Essa.us.dell.com. Archived from the original on 2013-08-01. Retrieved 2013-07-28.
- ↑ http://www.kingston.com/dataSheets/KVR16N11_8.pdf[bare URL PDF]
- ↑ Cycle time is the inverse of the I/O bus clock frequency; e.g., 1/(100 MHz) = 10 ns per clock cycle.
- ↑ Pc3 10600 vs. pc3 10666 What's the difference – New-System-Build, Tomshardware.com, retrieved 2012-01-23
- ↑ Kingston's 2,544 MHz DDR3 On Show at Computex, News.softpedia.com, 2010-05-31, retrieved 2012-01-23
- ↑ Crucial Value CT2KIT51264BA1339 PC1333 4GB Memory RAM (DDR3, CL9) Retail, www.amazon.co.uk, 2016-05-10, retrieved 2016-05-10
- ↑ "DDR3 सीरियल प्रेजेंस डिटेक्ट (SPD) टेबल को समझना". simmtester.com. Retrieved 12 December 2015.
- ↑ "JEDEC ने DDR3 सीरियल प्रेजेंस डिटेक्ट स्पेसिफिकेशन की रिलीज़ 4 के प्रकाशन की घोषणा की".
- ↑ "Intel एक्सट्रीम मेमोरी प्रोफ़ाइल (Intel XMP) DDR3 तकनीक" (PDF). Retrieved 2009-05-29.
- ↑ Memory technology evolution: an overview of system memory technologies (PDF), Hewlett-Packard, p. 18, archived from the original (PDF) on 2011-07-24
- ↑ 26.0 26.1 "LR-DIMM, LRDIMM मेमोरी क्या है? (लोड-डीआईएमएम कम करें)". simmtester.com. Archived from the original on 2014-09-03. Retrieved 2014-08-29.
- ↑ "JESD79-3 - 1.35 V DDR3L-800, DDR3L-1066, DDR3L-1333, DDR3L-1600, और DDR3L-1866 में परिशिष्ट संख्या 1". May 2013. Retrieved 2019-09-08.
- ↑ "JESD79-3 - 1.35 V DDR3L-800, DDR3L-1066, DDR3L-1333, DDR3L-1600, और DDR3L-1866 में परिशिष्ट संख्या 1". May 2013. Retrieved 2019-09-08.
DDR3L VDD/VDDQ आवश्यकताएँ - बिजली की आपूर्ति: DDR3L ऑपरेशन = 1.283 V से 1.45 V; DDR3 ऑपरेशन = 1.425 V से 1.575 V .. DDR3L ऑपरेशन के लिए एक बार आरंभ होने के बाद, DDR3 ऑपरेशन का उपयोग केवल तभी किया जा सकता है जब डिवाइस रीसेट में हो, जबकि VDD और VDDQ DDR3 ऑपरेशन के लिए बदले गए हों
- ↑ "DDR3L मेमोरी क्या है?". Dell.com. Dell. 2016-10-03. Retrieved 2016-10-04.
- ↑ "JESD79-3, 1.25 V DDR3U-800, DDR3U-1066, DDR3U-1333, और DDR3U-1600 के परिशिष्ट संख्या 2". October 2011. Retrieved 2019-09-08.
- ↑ "विशिष्टता अनगिनत उपभोक्ता इलेक्ट्रॉनिक्स, नेटवर्किंग और कंप्यूटर उत्पादों के लिए कम बिजली की खपत को प्रोत्साहित करेगी".
- ↑ "JESD79-3, 1.25 V DDR3U-800, DDR3U-1066, DDR3U-1333, और DDR3U-1600 के परिशिष्ट संख्या 2".
- ↑ "DDR3: Frequently Asked Questions" (PDF). Archived from the original (PDF) on 2009-12-29. Retrieved 2009-08-18.
बाहरी कड़ियाँ
- JEDEC standard No. 79-3 (JESD79-3: DDR3 Sडीआरएएम)
- SPD (Serial Presence Detect), from JEDEC standard No. 21-C (JESD21C: JEDEC configurations for solid state memories)
- DDR, DDR2, DDR3 memory slots testing
- DDR3 Synchronous डीआरएएम Memory
डी:डीडीआर-एसडीआरएएम#डीडीआर3-एसडीआरएएम फाई:डीआरएएम#DDR3 Sडीआरएएम