डीडीआर4 एसडीआरएएम: Difference between revisions

From Vigyanwiki
(Created page with "{{Short description|Fourth generation of double-data-rate synchronous dynamic random-access memory}} {{About|DDR4 SDRAM|graphics DDR4|GDDR4 SDRAM|the video game|Dance Dance Re...")
 
 
(21 intermediate revisions by 6 users not shown)
Line 1: Line 1:
{{Short description|Fourth generation of double-data-rate synchronous dynamic random-access memory}}
{{Short description|Fourth generation of double-data-rate synchronous dynamic random-access memory}}'''डबल डेटा रेट 4 सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (डीडीआर4 एसडीआरएएम)''' एक उच्च बैंडविड्थ (कंप्यूटिंग) (डबल डेटा रेट) इंटरफ़ेस के साथ सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी का एक प्रकार है।
{{About|DDR4 SDRAM|graphics DDR4|GDDR4 SDRAM|the video game|Dance Dance Revolution 4thMix}}
{{Infobox memory
| abbr      = DDR4 SDRAM
| name      = Double Data Rate 4 Synchronous Dynamic Random-Access Memory
| image      = File:16 GiB-DDR4-RAM-Riegel RAM019FIX Small Crop 90 PCNT.png
| caption    = 16 [[Gigabyte|GiB]]{{binpre|first}} DDR4-2666 1.2 V [[UDIMM]]
| developer  = [[JEDEC]]
| type      = [[Synchronous dynamic random-access memory]] (SDRAM)
| generation = 4th generation
| release    = {{Start date|2014}}
| standards  = {{Unbulleted list|DDR4-1600 (PC4-12800)|DDR4-1866 (PC4-14900)|DDR4-2133 (PC4-17000)|DDR4-2400 (PC4-19200)|DDR4-2666 (PC4-21333)|DDR4-2933 (PC4-23466)|DDR4-3200 (PC4-25600)}}
| clock_rate = {{Nowrap|800–1600 MHz}}
| cycle_time =
| prefetch  = 4n
| bus_clock_rate =
| transfer_rate  =
| bandwidth =
| voltage  = {{Nowrap| Reference 1.2 V}}
| predecessor = [[DDR3 SDRAM]] (2007)
| successor = [[DDR5 SDRAM]] (2020)
}}
डबल डेटा रेट 4 सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (DDR4 SDRAM) एक उच्च बैंडविड्थ (कंप्यूटिंग) (डबल डेटा रेट) इंटरफ़ेस के साथ सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी का एक प्रकार है।


2014 में बाजार में जारी किया गया,<ref name="hynix April 2011">{{cite web |url= http://www.behardware.com/news/11425/hynix-produces-its-first-ddr4-modules.html |title= Hynix अपना पहला DDR4 मॉड्यूल तैयार करता है|author= Marc |website= Be hardware |date= 2011-04-05 |access-date= 2012-04-14 |archive-url= https://web.archive.org/web/20120415182459/http://www.behardware.com/news/11425/hynix-produces-its-first-ddr4-modules.html |archive-date= 2012-04-15 |url-status= dead }}</ref><ref name="micron May 2012">{{citation|url=https://www.engadget.com/2012/05/08/micron-teases-working-ddr4-ram-module|title=Micron teases working DDR4 RAM|publisher= Engadget |date= 2012-05-08 |access-date=2012-05-08}}</ref><ref>{{cite web|url=https://arstechnica.com/gadgets/2013/08/samsung-mass-produces-ddr4-which-still-has-nowhere-to-go/|title=सैमसंग बड़े पैमाने पर DDR4 का उत्पादन करता है|access-date= 2013-08-31}}</ref> यह डायनेमिक रैंडम-एक्सेस मेमोरी (DRAM) का एक प्रकार है, जिनमें से कुछ का उपयोग 1970 के दशक की शुरुआत से किया जा रहा है,<ref name= "dram_story">{{citation |title= The DRAM Story |publisher= IEEE |page= 10 |url=http://www.ieee.org/portal/cms_docs_societies/sscs/PrintEditions/200801.pdf |year= 2008 |access-date= 2012-01-23}}</ref> और DDR2 SDRAM और DDR3 SDRAM प्रौद्योगिकियों के लिए एक उच्च गति उत्तराधिकारी।
इसे 2014 में बाजार में प्रस्तुत किया गया था,<ref name="hynix April 2011">{{cite web |url= http://www.behardware.com/news/11425/hynix-produces-its-first-ddr4-modules.html |title= Hynix अपना पहला DDR4 मॉड्यूल तैयार करता है|author= Marc |website= Be hardware |date= 2011-04-05 |access-date= 2012-04-14 |archive-url= https://web.archive.org/web/20120415182459/http://www.behardware.com/news/11425/hynix-produces-its-first-ddr4-modules.html |archive-date= 2012-04-15 |url-status= dead }}</ref><ref name="micron May 2012">{{citation|url=https://www.engadget.com/2012/05/08/micron-teases-working-ddr4-ram-module|title=Micron teases working DDR4 RAM|publisher= Engadget |date= 2012-05-08 |access-date=2012-05-08}}</ref><ref>{{cite web|url=https://arstechnica.com/gadgets/2013/08/samsung-mass-produces-ddr4-which-still-has-nowhere-to-go/|title=सैमसंग बड़े पैमाने पर DDR4 का उत्पादन करता है|access-date= 2013-08-31}}</ref> यह डायनेमिक रैंडम-एक्सेस मेमोरी (डीआरएएम) का एक प्रकार है, जिसमें से कुछ 1970 के दशक की प्रारंभ से उपयोग में हैं,<ref name="dram_story">{{citation |title= The DRAM Story |publisher= IEEE |page= 10 |url=http://www.ieee.org/portal/cms_docs_societies/sscs/PrintEditions/200801.pdf |year= 2008 |access-date= 2012-01-23}}</ref> और डीडीआर2 एसडीआरएएम और डीडीआर3 एसडीआरएएम प्रौद्योगिकियों के लिए एक उच्च गति उत्तराधिकारी है।


DDR4 अन्य कारकों के अलावा, अलग-अलग सिग्नलिंग वोल्टेज और भौतिक इंटरफ़ेस के कारण किसी भी प्रकार की रैंडम-एक्सेस मेमोरी (RAM) के साथ संगत नहीं है।
डीडीआर4 अन्य कारकों के अतिरिक्त, भिन्न-भिन्न सिग्नलिंग वोल्टेज और भौतिक इंटरफ़ेस के कारण किसी भी प्रकार की रैंडम-एक्सेस मेमोरी (RAM) के साथ संगत नहीं है।


DDR4 SDRAM को ECC मेमोरी पर ध्यान केंद्रित करते हुए Q2 2014 में सार्वजनिक बाजार में जारी किया गया था, रेफरी>{{cite web|url= http://globenewswire.com/news-release/2014/06/02/641205/10083787/en/Crucial-DDR4-Server-Memory-Now-Available.html |title=महत्वपूर्ण DDR4 सर्वर मेमोरी अब उपलब्ध है|work= Globe newswire |date=2 June 2014 |access-date= 12 December 2014}}</ref> जबकि गैर-ईसीसी डीडीआर4 मॉड्यूल 2014 की तीसरी तिमाही में उपलब्ध हो गए थे, जिसके साथ हैसवेल-ई प्रोसेसर लॉन्च किया गया था जिसके लिए डीडीआर4 मेमोरी की आवश्यकता होती है। रेफरी>{{cite web |url=https://www.techpowerup.com/205231/how-intel-plans-to-transition-between-ddr3-and-ddr4-for-the-mainstream.html |title=मेनस्ट्रीम के लिए इंटेल DDR3 और DDR4 के बीच संक्रमण की योजना कैसे बनाता है|work=TechPowerUp |date=14 September 2014 |access-date=28 April 2015 |author=btarunr}}</रेफरी>
डीडीआर4 एसडीआरएएम को ईसीसी मेमोरी पर ध्यान केंद्रित करते हुए Q2 2014 में सार्वजनिक बाजार में प्रस्तुत किया गया था, जबकि गैर-ईसीसी डीडीआर4 मॉड्यूल 2014 की तीसरी तिमाही में उपलब्ध हो गए थे, जिसके साथ हैसवेल-ई प्रोसेसर लॉन्च किया गया था जिसके लिए डीडीआर4 मेमोरी की आवश्यकता होती है।  


== सुविधाएँ ==
== सुविधाएँ ==
अपने पूर्ववर्ती, DDR3 पर DDR4 के प्राथमिक लाभों में उच्च बिट दर # गुडपुट (डेटा अंतरण दर) गति के साथ उच्च मॉड्यूल घनत्व और कम वोल्टेज आवश्यकताएं शामिल हैं। DDR3 के अधिकतम 16 GB प्रति DIMM की तुलना में DDR4 मानक 64 गीगाबाइट तक के DIMM की अनुमति देता है।{{binpre}}<ref>{{cite web|url=https://www.eetimes.com/document.asp?doc_id=1280577|title=DDR4 में माइग्रेट क्यों करें?|last=Wang|first=David|date=12 March 2013|publisher=Inphi Corp.|via=EE Times}}</ref>{{Failed verification|date=September 2019}}
अपने पूर्ववर्ती, डीडीआर3 पर डीडीआर4 के प्राथमिक लाभों में उच्च डेटा दर अंतरण गति के साथ उच्च मॉड्यूल घनत्व और कम वोल्टेज आवश्यकताएं सम्मिलित हैं।। डीडीआर3 के अधिकतम 16 GB प्रति DIMM की तुलना में डीडीआर4 मानक 64 गीगाबाइट तक के DIMM की अनुमति देता है।<ref>{{cite web|url=https://www.eetimes.com/document.asp?doc_id=1280577|title=DDR4 में माइग्रेट क्यों करें?|last=Wang|first=David|date=12 March 2013|publisher=Inphi Corp.|via=EE Times}}</ref>
DDR मेमोरी की पिछली पीढ़ियों के विपरीत, DDR3 में उपयोग किए गए 8n से प्रीफ़ेच बफर को नहीं बढ़ाया गया है;{{r|SamsungIDF|p=16}} मूल बर्स्ट आकार आठ 64-बिट शब्द है, और प्रति सेकंड अधिक पढ़ने/लिखने के आदेश भेजकर उच्च बैंडविड्थ प्राप्त किए जाते हैं। इसकी अनुमति देने के लिए, मानक DRAM बैंकों को दो या चार चुनिंदा बैंक समूहों में विभाजित करता है,<ref name="JEDEC">{{cite web|url=https://www.jedec.org/category/technology-focus-area/main-memory-ddr3-ddr4-sdram|title=मुख्य मेमोरी: DDR4 और DDR5 SDRAM|publisher=[[JEDEC]]|access-date=2012-04-14}}</ref> जहां विभिन्न बैंक समूहों को अधिक तेजी से स्थानान्तरण किया जा सकता है।


क्योंकि बिजली की खपत गति के साथ बढ़ती है, कम वोल्टेज अनुचित शक्ति और शीतलन आवश्यकताओं के बिना उच्च गति के संचालन की अनुमति देता है।
डीडीआर मेमोरी की पिछली पीढ़ियों के विपरीत, प्रीफ़ेच को डीडीआर3 में उपयोग किए गए 8n से ऊपर नहीं बढ़ाया गया है;{{r|SamsungIDF|p=16}} मूल बर्स्ट आकार आठ 64-बिट शब्द है, और प्रति सेकंड अधिक पढ़ने/लिखने के आदेश भेजकर उच्च बैंडविड्थ प्राप्त किए जाते हैं। इसकी अनुमति देने के लिए, मानक डीआरएएम बैंकों को दो या चार चयन योग्य बैंक समूहों में विभाजित करता है,<ref name="JEDEC">{{cite web|url=https://www.jedec.org/category/technology-focus-area/main-memory-ddr3-ddr4-sdram|title=मुख्य मेमोरी: DDR4 और DDR5 SDRAM|publisher=[[JEDEC]]|access-date=2012-04-14}}</ref> जहां विभिन्न बैंक समूहों में स्थानांतरण अधिक तेज़ी से किया जा सकता है।
 
क्योंकि बिजली की व्यय गति के साथ बढ़ती है, कम वोल्टेज अनुचित शक्ति और शीतलन आवश्यकताओं के बिना उच्च गति के संचालन की अनुमति देता है।
 
डीडीआर4 400 और 1067 MHz (डीडीआर3-800 से डीडीआर3-2133 तक) के बीच आवृत्तियों की तुलना में 800 और 1600 MHz (डीडीआर4-1600 से डीडीआर4-3200) के बीच आवृत्ति के साथ 1.2 V के और डीडीआर3 के 1.5 V की वोल्टेज आवश्यकताओं पर संचालित होता है।<ref>{{cite web|url=https://www.jedec.org/standards-documents/docs/jesd-79-3d|title=DDR3 SDRAM मानक JESD79-3F, सेकंड। टेबल 69{{एसएनडी}} स्पीड बिन द्वारा टाइमिंग पैरामीटर्स|date=July 2012|publisher=JEDEC|access-date=2015-07-18}}</ref>{{Efn|Some factory-overclocked DDR3 memory modules operate at higher frequencies, up to 1600&nbsp;MHz.<ref>{{cite web|url=http://www.corsair.com/en/vengeance-lp-memory-8gb-1600mhz-cl9-ddr3-cml8gx3m1a1600c9 |title=Vengeance LP Memory — 8GB 1600MHz CL9 DDR3 (CML8GX3M1A1600C9) |work= Corsair |access-date=17 July 2015}}</ref>{{Failed verification|date=October 2017|reason=This is consumer advertising, which is describing the doubled data transfer rate, not the (800&nbsp;MHz) clock frequency.  DDR3-3200 with a 1600&nbsp;MHz clock exists, however!}}}} डीडीआर की प्रकृति के कारण, गति को सामान्यतः इन नंबरों (डीडीआर3-1600 और डीडीआर4-2400 सामान्य हैं, डीडीआर4-3200, डीडीआर4-4800 और डीडीआर4-5000 उच्च लागत पर उपलब्ध हैं) के दोगुने के रूप में विज्ञापित किया जाता है। डीडीआर3 के 1.35 V कम वोल्टेज मानक डीडीआर3L के विपरीत, डीडीआर4 का कोई डीडीआर4L कम वोल्टेज संस्करण नहीं है।<ref>{{Citation|title=Products|contribution=DDR4{{Snd}} Advantages of Migrating from DDR3|contribution-url=https://www.micron.com/products/dram/ddr3-to-ddr4|access-date=2014-08-20}}.</ref><ref>{{Cite web|url=https://www.techradar.com/amp/news/corsair-unleashes-worlds-fastest-ram-and-16gb-costs-more-than-your-gaming-pc-probably|title=Corsair ने दुनिया की सबसे तेज़ DDR4 RAM और 16GB की कीमत आपके गेमिंग पीसी (शायद) से अधिक दी है | टेकराडार|website=www.techradar.com}}</ref>


DDR4 400 और 1067 MHz (DDR3-800 से DDR3-2133) के बीच आवृत्तियों की तुलना में 800 और 1600 MHz (DDR4-1600 से DDR4-3200) के बीच आवृत्ति के साथ 1.2 V के वोल्टेज पर संचालित होता है।<ref>{{cite web|url=https://www.jedec.org/standards-documents/docs/jesd-79-3d|title=DDR3 SDRAM मानक JESD79-3F, सेकंड। टेबल 69{{एसएनडी}} स्पीड बिन द्वारा टाइमिंग पैरामीटर्स|date=July 2012|publisher=JEDEC|access-date=2015-07-18}}</ref>{{Efn|Some factory-overclocked DDR3 memory modules operate at higher frequencies, up to 1600&nbsp;MHz.<ref>{{cite web|url=http://www.corsair.com/en/vengeance-lp-memory-8gb-1600mhz-cl9-ddr3-cml8gx3m1a1600c9 |title=Vengeance LP Memory — 8GB 1600MHz CL9 DDR3 (CML8GX3M1A1600C9) |work= Corsair |access-date=17 July 2015}}</ref>{{Failed verification|date=October 2017|reason=This is consumer advertising, which is describing the doubled data transfer rate, not the (800&nbsp;MHz) clock frequency.  DDR3-3200 with a 1600&nbsp;MHz clock exists, however!}}}} और DDR3 के 1.5 V की वोल्टेज आवश्यकताएं। डीडीआर की प्रकृति के कारण, गति को आम तौर पर इन नंबरों के दोगुने के रूप में विज्ञापित किया जाता है (DDR3-1600 और DDR4-2400 सामान्य हैं, DDR4-3200, DDR4-4800 और DDR4-5000 उच्च लागत पर उपलब्ध हैं)। DDR3 के 1.35 V कम वोल्टेज मानक DDR3L के विपरीत, DDR4 का कोई DDR4L कम वोल्टेज संस्करण नहीं है।<ref>{{Citation|title=Products|contribution=DDR4{{Snd}} Advantages of Migrating from DDR3|contribution-url=https://www.micron.com/products/dram/ddr3-to-ddr4|access-date=2014-08-20}}.</ref><ref>{{Cite web|url=https://www.techradar.com/amp/news/corsair-unleashes-worlds-fastest-ram-and-16gb-costs-more-than-your-gaming-pc-probably|title=Corsair ने दुनिया की सबसे तेज़ DDR4 RAM और 16GB की कीमत आपके गेमिंग पीसी (शायद) से अधिक दी है | टेकराडार|website=www.techradar.com}}</ref>




== समयरेखा ==
== समयरेखा ==
[[File:Samsung displays first DDR4 module.jpg|thumb|330px|पहला DDR4 मेमोरी मॉड्यूल प्रोटोटाइप सैमसंग द्वारा निर्मित किया गया था और जनवरी 2011 में घोषित किया गया था।{{Efn|As a prototype, this DDR4 memory module has a flat [[edge connector]] at the bottom, while production DDR4 DIMM modules have a slightly curved edge connector so not all of the pins are engaged at a time during module insertion, lowering the insertion force.<ref name= "molex-ddr4" />}}]]
[[File:Desktop DDR Memory Comparison.svg|thumb|डीडीआर एसडीआरएएम, डीडीआर2 एसडीआरएएम, डीडीआर3 एसडीआरएएम और डीडीआर4 एसडीआरएएम की भौतिक तुलना]]
[[File:Desktop DDR Memory Comparison.svg|thumb|DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM और DDR4 SDRAM की भौतिक तुलना]]
[[Image:2*8Go DDR4 Corsair - 2018-05-08.jpg|thumb|right|आगे और पीछे 8 जीबी{{binpre}} डीडीआर4 मेमोरी मॉड्यूल]]
[[Image:2*8Go DDR4 Corsair - 2018-05-08.jpg|thumb|right|आगे और पीछे 8 जीबी{{binpre}} DDR4 मेमोरी मॉड्यूल]]* 2005: मानक निकाय JEDEC ने 2005 के आसपास DDR3 के उत्तराधिकारी पर काम करना शुरू किया,<ref name="digitimes_2005">{{cite web |url= http://de.viatech.com/de/company/events/vtf2005/interview_desi_rhoden.jsp |title= JEDEC: रास्ते में स्मृति मानक|first= Vyacheslav |last= Sobolev |work= Digitimes |date= 2005-05-31 |access-date= 2011-04-28 |publisher= Via tech |quote= DDR3 से परे स्मृति प्रौद्योगिकी पर प्रारंभिक जांच पहले ही शुरू हो चुकी है। मानकीकरण प्रक्रिया के विभिन्न चरणों में जेईडीईसी के पास हमेशा स्मृति की लगभग तीन पीढ़ियां होती हैं: वर्तमान पीढ़ी, अगली पीढ़ी और भविष्य।|url-status= dead |archive-url= https://web.archive.org/web/20131203181702/http://de.viatech.com/de/company/events/vtf2005/interview_desi_rhoden.jsp |archive-date= 2013-12-03 }}</ref> 2007 में DDR3 के लॉन्च से लगभग 2 साल पहले। रेफरी>{{cite web |title= DDR3: अक्सर पूछे जाने वाले प्रश्न|url= http://www.kingston.com/channelmarketingcenter/hyperx/literature/MKF_1223-1_DDR3_FAQ.pdf |publisher= [[Kingston Technology]] |access-date= 2011-04-28 |quote= DDR3 मेमोरी को जून 2007 में लॉन्च किया गया|url-status= dead |archive-url= https://web.archive.org/web/20110728020853/http://www.kingston.com/channelmarketingcenter/hyperx/literature/MKF_1223-1_DDR3_FAQ.pdf |archive-date= 2011-07-28 }}</रेफरी><ref>{{cite news |last= Valich |first= Theo |title= DDR3 लॉन्च 9 मई के लिए निर्धारित है|url= http://www.theinquirer.net/inquirer/news/1016272/ddr3-launch-set-may-9th |archive-url= https://web.archive.org/web/20100205014802/http://www.theinquirer.net/inquirer/news/1016272/ddr3-launch-set-may-9th |url-status= unfit |archive-date= February 5, 2010 |access-date=2011-04-28|newspaper=[[The Inquirer]]|date= 2007-05-02}}</ref> DDR4 के उच्च-स्तरीय आर्किटेक्चर को 2008 में पूरा करने की योजना बनाई गई थी।<ref>{{cite web|url=https://www.eetimes.com/document.asp?doc_id=1248476|title=जेईडीईसी बैठक में गैर-वाष्पशील स्मृति गुप्त सितारा है|last=Hammerschmidt|first=Christoph|date=2007-08-29|work=EE Times|access-date=2011-04-28}}</ref>
* 2005: मानक निकाय JEDEC ने 2007 में डीडीआर3 के लॉन्च से लगभग 2 साल पहले 2005 के निकट डीडीआर3 के उत्तराधिकारी पर काम करना प्रारंभ किया,<ref name="digitimes_2005">{{cite web |url= http://de.viatech.com/de/company/events/vtf2005/interview_desi_rhoden.jsp |title= JEDEC: रास्ते में स्मृति मानक|first= Vyacheslav |last= Sobolev |work= Digitimes |date= 2005-05-31 |access-date= 2011-04-28 |publisher= Via tech |quote= DDR3 से परे स्मृति प्रौद्योगिकी पर प्रारंभिक जांच पहले ही शुरू हो चुकी है। मानकीकरण प्रक्रिया के विभिन्न चरणों में जेईडीईसी के पास हमेशा स्मृति की लगभग तीन पीढ़ियां होती हैं: वर्तमान पीढ़ी, अगली पीढ़ी और भविष्य।|url-status= dead |archive-url= https://web.archive.org/web/20131203181702/http://de.viatech.com/de/company/events/vtf2005/interview_desi_rhoden.jsp |archive-date= 2013-12-03 }}</ref>  डीडीआर4 के उच्च-स्तरीय आर्किटेक्चर को 2008 में पूरा करने की योजना बनाई गई थी।<ref>{{cite web|url=https://www.eetimes.com/document.asp?doc_id=1248476|title=जेईडीईसी बैठक में गैर-वाष्पशील स्मृति गुप्त सितारा है|last=Hammerschmidt|first=Christoph|date=2007-08-29|work=EE Times|access-date=2011-04-28}}</ref>                                                                                                       
* 2007: 2007 में कुछ अग्रिम सूचना प्रकाशित की गई,<ref name="The H">{{cite web |url= http://www.h-online.com/newsticker/news/item/IDF-DDR4-the-successor-to-DDR3-memory-736983.html |archive-url= https://web.archive.org/web/20110526181258/http://www.h-online.com/newsticker/news/item/IDF-DDR4-the-successor-to-DDR3-memory-736983.html |archive-date=26 May 2011|title= DDR4 {{और}} DDR3 मेमोरी का उत्तराधिकारी|work= The "H" |edition= online |date= 2008-08-21|quote= JEDEC मानकीकरण समिति ने लगभग एक साल पहले इसी तरह के आंकड़ों का हवाला दिया था|access-date= 2011-04-28}}</ref> और किमोंडा के एक अतिथि वक्ता ने अगस्त 2008 में सैन फ्रांसिस्को इंटेल डेवलपर फोरम (आईडीएफ) में एक प्रस्तुति में और सार्वजनिक विवरण प्रदान किया।<ref name= "The H" /><ref name= "pc pro 2008">{{cite web |url= http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catch-up-with-ddr2-during-2009 |title= IDF: DDR3 2009 के दौरान DDR2 को नहीं पकड़ पाएगा|first= Darien |last= Graham-Smith |work= [[PC Pro]] |date= 2008-08-19 |access-date= 2011-04-28 |archive-url= https://web.archive.org/web/20110607101302/http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catch-up-with-ddr2-during-2009 |archive-date= 2011-06-07 |url-status= dead }}</ref><ref name= "computerbase_2008">{{cite web |url= https://www.computerbase.de/2008-08/idf-ddr4-als-hauptspeicher-ab-2012/ |title= आईडीएफ: 2012 से मुख्य स्मृति के रूप में डीडीआर 4|trans-title=Intel Developer Forum: DDR4 as the main memory from 2012 |last= Volker | first = Rißka |work= Computerbase | language = de |date=2008-08-21 |access-date= 2011-04-28 | place = [[Germany|DE]]}} ([https://translate.google.com/translate?hl=hi&sl=de&tl=en&u=https%3A%2F%2Fwww.computerbase.de%2F 2008-08%2ff-ddr4-al-haupt speicher-ab- 2012%2F अंग्रेजी])</ref><ref name="inquirer 2008">{{cite web |url= http://www.theinquirer.net/inquirer/news/1012591/qimonda-ddr3-moving-forward |archive-url= https://web.archive.org/web/20101125023042/http://www.theinquirer.net/inquirer/news/1012591/qimonda-ddr3-moving-forward |url-status= unfit |archive-date= November 25, 2010 |title=किमोंडा: DDR3 आगे बढ़ रहा है|first=Nebojsa |last= Novakovic |work= The Inquirer |date=2008-08-19 |access-date=2011-04-28}}</ref> DDR4 को 2133 MT/s नियमित गति और 3200 MT/s उत्साही गति की बस (कंप्यूटिंग) आवृत्तियों के साथ 1.2 वोल्ट पर 30 एनएम प्रक्रिया को शामिल करने और 2013 में 1 वोल्ट में संक्रमण से पहले 2012 में बाजार तक पहुंचने के रूप में वर्णित किया गया था।<ref name="pc pro 2008" /><ref name= "inquirer 2008" />* 2009: फरवरी में, सैमसंग ने 40 एनएम डीआरएएम चिप्स को मान्य किया, जिसे डीडीआर4 विकास की दिशा में एक महत्वपूर्ण कदम माना गया<ref>{{cite news|url= http://www.tgdaily.com/content/view/41316/139/|title= सैमसंग DDR4 को पहले मान्य 40 एनएम DRAM के साथ संकेत देता है|last= Gruener|first= Wolfgang|date= February 4, 2009|publisher= TG daily|access-date= 2009-06-16|url-status= dead|archive-url= https://web.archive.org/web/20090524133306/http://www.tgdaily.com/content/view/41316/139/|archive-date= May 24, 2009}}</ref> 2009 के बाद से, DRAM चिप्स केवल 50 nm प्रक्रिया में माइग्रेट होने लगे थे।<ref>{{cite web|url=http://www.dailytech.com/DDR3+Will+be+Cheaper+Faster+in+2009/article13977.htm|title=DDR3 2009 में सस्ता, तेज होगा|last=Jansen|first=Ng|date=January 20, 2009|publisher=Dailytech|access-date=2009-06-17|url-status=dead|archive-url=https://web.archive.org/web/20090622084614/http://www.dailytech.com/DDR3+Will+be+Cheaper+Faster+in+2009/article13977.htm|archive-date=June 22, 2009}}</ref>
*2007: 2007 में कुछ अग्रिम सूचना प्रकाशित की गई,<ref name="The H">{{cite web |url= http://www.h-online.com/newsticker/news/item/IDF-DDR4-the-successor-to-DDR3-memory-736983.html |archive-url= https://web.archive.org/web/20110526181258/http://www.h-online.com/newsticker/news/item/IDF-DDR4-the-successor-to-DDR3-memory-736983.html |archive-date=26 May 2011|title= DDR4 {{और}} DDR3 मेमोरी का उत्तराधिकारी|work= The "H" |edition= online |date= 2008-08-21|quote= JEDEC मानकीकरण समिति ने लगभग एक साल पहले इसी तरह के आंकड़ों का हवाला दिया था|access-date= 2011-04-28}}</ref> और किमोंडा के एक अतिथि वक्ता ने अगस्त 2008 में सैन फ्रांसिस्को इंटेल डेवलपर फोरम (आईडीएफ) में एक प्रस्तुति में और सार्वजनिक विवरण प्रदान किया।<ref name="The H" /><ref name="pc pro 2008">{{cite web |url= http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catch-up-with-ddr2-during-2009 |title= IDF: DDR3 2009 के दौरान DDR2 को नहीं पकड़ पाएगा|first= Darien |last= Graham-Smith |work= [[PC Pro]] |date= 2008-08-19 |access-date= 2011-04-28 |archive-url= https://web.archive.org/web/20110607101302/http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catch-up-with-ddr2-during-2009 |archive-date= 2011-06-07 |url-status= dead }}</ref><ref name="computerbase_2008">{{cite web |url= https://www.computerbase.de/2008-08/idf-ddr4-als-hauptspeicher-ab-2012/ |title= आईडीएफ: 2012 से मुख्य स्मृति के रूप में डीडीआर 4|trans-title=Intel Developer Forum: DDR4 as the main memory from 2012 |last= Volker | first = Rißka |work= Computerbase | language = de |date=2008-08-21 |access-date= 2011-04-28 | place = [[Germany|DE]]}} ([https://translate.google.com/translate?hl=hi&sl=de&tl=en&u=https%3A%2F%2Fwww.computerbase.de%2F 2008-08%2ff-ddr4-al-haupt speicher-ab- 2012%2F अंग्रेजी])</ref><ref name="inquirer 2008">{{cite web |url= http://www.theinquirer.net/inquirer/news/1012591/qimonda-ddr3-moving-forward |archive-url= https://web.archive.org/web/20101125023042/http://www.theinquirer.net/inquirer/news/1012591/qimonda-ddr3-moving-forward |url-status= unfit |archive-date= November 25, 2010 |title=किमोंडा: DDR3 आगे बढ़ रहा है|first=Nebojsa |last= Novakovic |work= The Inquirer |date=2008-08-19 |access-date=2011-04-28}}</ref> डीडीआर4 को 2133 MT/s नियमित गति और 3200 MT/s उत्साही गति की बस (कंप्यूटिंग) आवृत्तियों के साथ 1.2 वोल्ट पर 30 एनएम प्रक्रिया को सम्मिलित करने और 2013 में 1 वोल्ट में संक्रमण से पहले 2012 में बाजार तक पहुंचने के रूप में वर्णित किया गया था।<ref name="pc pro 2008" /><ref name="inquirer 2008" />
* 2010: इसके बाद, मेमकोन 2010, टोक्यो (कंप्यूटर मेमोरी उद्योग की एक घटना) में और विवरण सामने आए, जिसमें एक जेईडीईसी निदेशक द्वारा डीडीआर4 पर पुनर्विचार करने का समय शीर्षक से एक प्रस्तुति दी गई।<ref>{{cite web |last= Gervasi |first= Bill |title= DDR4 पर पुनर्विचार करने का समय|url= http://discobolusdesigns.com/personal/20100721a_gervasi_rethinking_ddr4.pdf |work= July 2010|publisher=Discobolus Designs|access-date= 2011-04-29}}</ref> नया रोडमैप: अधिक यथार्थवादी रोडमैप 2015 शीर्षक वाली स्लाइड के साथ कुछ वेबसाइटों ने रिपोर्ट किया कि DDR4 की शुरूआत संभवत:<ref>{{cite web |url= http://www.heise.de/newsticker/meldung/DDR4-Speicher-kommt-wohl-spaeter-als-bisher-geplant-1060545.html |title=DDR4 मेमोरी संभवत: पूर्व नियोजित की तुलना में बाद में आएगी|trans-title=DDR4 memory is probably later than previously planned |website= Heise | language = de |date= 2010-08-17 |access-date= 2011-04-29 | place = DE}} ([https://translate.google.com/translate?hl=en&sl=de&tl=en&u=http%3A%2F%2Fwww.heise.de%2Fnewsticker%2Fmeldung%2FDDR4-Speicher-kommt-wohl-spaeter-als-bisher-geplant-1060545.html English])</ref> या निश्चित रूप से<ref>{{cite web |url= http://semiaccurate.com/2010/08/16/ddr4-not-expected-until-2015/ |title=DDR4 2015 तक अपेक्षित नहीं है|first=Lars-Göran |last=Nilsson |work= Semi accurate |date= 2010-08-16 |access-date= 2011-04-29}}</ref><ref>{{cite web |url= http://wccftech.com/2010/08/18/ddr4-memory-works-reach-4266ghz/ |title=वर्क्स में DDR4 मेमोरी, 4.266 GHz तक पहुंच जाएगी| author = annihilator |work= WCCF tech |date= 2010-08-18|access-date= 2011-04-29}}</ref> 2015 तक विलंबित। हालांकि, DDR4 इंजीनियरिंग नमूना 2011 की शुरुआत में मूल कार्यक्रम के अनुरूप घोषित किया गया था, जिस समय निर्माताओं ने सलाह देना शुरू किया कि बड़े पैमाने पर वाणिज्यिक उत्पादन और बाजार में रिलीज 2012 के लिए निर्धारित किया गया था।<ref name="hynix April 2011" />* 2011: जनवरी में, सैमसंग ने 2 जीबी के परीक्षण के पूरा होने और जारी करने की घोषणा की{{binpre}} DDR4 DRAM मॉड्यूल 30 और 39 नैनोमीटर के बीच की प्रक्रिया पर आधारित है।<ref name="samsung_1">{{cite web |archive-url=https://web.archive.org/web/20110716003504/http://www.samsung.com/us/business/semiconductor/newsView.do?news_id=1202 |archive-date= 2011-07-16 |url= http://www.samsung.com/us/business/semiconductor/newsView.do?news_id=1202 |title=सैमसंग ने 30nm क्लास टेक्नोलॉजी का उपयोग करते हुए उद्योग का पहला DDR4 DRAM विकसित किया| work=[[Samsung]] |date=2011-04-11 }}</ref> इसकी अधिकतम डेटा अंतरण दर 1.2 V पर 2133 एमटी/एस है, ओपन ड्रेन तकनीक का उपयोग करती है (जीडीडीआर मेमोरी से अनुकूलित) रेफरी नाम = टेकगेज>{{cite web |url= http://techgage.com/news/samsung_develops_the_first_30nm_ddr4_dram/ |title=सैमसंग ने पहला 30nm DDR4 DRAM विकसित किया|first= Ryan |last= Perry |work= Tech gage |date=2011-01-06|access-date=2011-04-29}}</रेफरी>) और समकक्ष डीडीआर3 मॉड्यूल की तुलना में 40% कम बिजली लेता है।<ref name="samsung_1" /><ref>{{citation |last= Protalinski |first=Emil |url= http://www.techspot.com/news/41818-samsung-develops-ddr4-memory-up-to-40-more-efficient.html |title= Samsung develops DDR4 memory, up to 40% more efficient |publisher= Techspot |date= 2011-01-04 |access-date= 2012-01-23}}</ref><br />अप्रैल में, Hynix ने 2GB के उत्पादन की घोषणा की{{binpre}} 2400 एमटी/एस पर डीडीआर4 मॉड्यूल, 30 और 39 एनएम के बीच की प्रक्रिया पर 1.2 वी पर भी चल रहा है (सटीक प्रक्रिया निर्दिष्ट नहीं है),<ref name= "hynix April 2011" />यह जोड़ते हुए कि यह 2012 की दूसरी छमाही में उच्च मात्रा में उत्पादन शुरू करने का अनुमान है।<ref name= "hynix April 2011" />DDR4 के लिए सेमीकंडक्टर प्रक्रियाओं के 2012 के अंत और 2014 के बीच किसी बिंदु पर उप-30 एनएम में संक्रमण की उम्मीद है।<ref name="PC Watch"/><ref name="PC Watch (diagram 1)">{{cite web |title= आरेख: प्रत्याशित DDR4 समयरेखा|url= http://pc.watch.impress.co.jp/img/pcw/docs/387/444/html/kaigai-09.jpg.html |work= 2010-08-16 |publisher= PC Watch | place = [[Japan|JP]] |access-date=2011-04-25}}</ref>{{update inline|date=January 2018}}
*2009: फरवरी में, सैमसंग ने 40 एनएम डीआरएएम चिप्स को मान्य किया, जिसे डीडीआर4 विकास की दिशा में एक महत्वपूर्ण चरण माना गया<ref>{{cite news|url= http://www.tgdaily.com/content/view/41316/139/|title= सैमसंग DDR4 को पहले मान्य 40 एनएम DRAM के साथ संकेत देता है|last= Gruener|first= Wolfgang|date= February 4, 2009|publisher= TG daily|access-date= 2009-06-16|url-status= dead|archive-url= https://web.archive.org/web/20090524133306/http://www.tgdaily.com/content/view/41316/139/|archive-date= May 24, 2009}}</ref> 2009 के बाद से, डीआरएएम चिप्स केवल 50 nm प्रक्रिया में माइग्रेट होने लगे थे।<ref>{{cite web|url=http://www.dailytech.com/DDR3+Will+be+Cheaper+Faster+in+2009/article13977.htm|title=DDR3 2009 में सस्ता, तेज होगा|last=Jansen|first=Ng|date=January 20, 2009|publisher=Dailytech|access-date=2009-06-17|url-status=dead|archive-url=https://web.archive.org/web/20090622084614/http://www.dailytech.com/DDR3+Will+be+Cheaper+Faster+in+2009/article13977.htm|archive-date=June 22, 2009}}</ref>
* 2012: मई में माइक्रोन टेक्नोलॉजी ने घोषणा की<ref name="micron May 2012" />इसका लक्ष्य 2012 के अंत में 30 एनएम मॉड्यूल का उत्पादन शुरू करना है।<br />जुलाई में, सैमसंग ने घोषणा की कि वह उद्योग के पहले 16 जीबी का नमूना लेना शुरू करेगा{{binpre}} एंटरप्राइज़ सर्वर सिस्टम के लिए DDR4 SDRAM का उपयोग करके पंजीकृत दोहरी इनलाइन मेमोरी मॉड्यूल (RDIMMs)।<ref>{{cite web|type= press release|url= http://www.xbitlabs.com/news/memory/display/20120702221021_Samsung_Samples_Industry_s_First_DDR4_Memory_Modules_for_Servers.html|title= सैमसंग सर्वर के लिए उद्योग के पहले DDR4 मेमोरी मॉड्यूल का नमूना लेता है|publisher= Samsung|url-status= dead|archive-url= https://web.archive.org/web/20131104021100/http://www.xbitlabs.com/news/memory/display/20120702221021_Samsung_Samples_Industry_s_First_DDR4_Memory_Modules_for_Servers.html|archive-date= 2013-11-04}}</ref><ref>{{cite web |url= http://www.samsung.com/global/business/semiconductor/news-events/press-releases/detail?newsId=11701 |title= सैमसंग ने DDR4 मेमोरी तकनीक पर आधारित उद्योग के पहले 16-गीगाबाइट सर्वर मॉड्यूल के नमूने लिए|publisher= Samsung | type = press release}}</ref><br />सितंबर में, JEDEC ने DDR4 के अंतिम विनिर्देश जारी किए।<ref>{{cite web |url= https://www.jedec.org/news/pressreleases/jedec-announces-publication-ddr4-standard |title=जेईडीईसी ने डीडीआर4 मानक के प्रकाशन की घोषणा की|author=Emily Desjardins |publisher= [[JEDEC]] |date=25 September 2012 |access-date=5 April 2019}}</ref>
* 2010: इसके बाद, मेमकोन 2010, टोक्यो (संगणक मेमोरी उद्योग की एक घटना) में और विवरण सामने आए, जिसमें एक जेईडीईसी निदेशक द्वारा डीडीआर4 पर पुनर्विचार करने का समय शीर्षक से एक प्रस्तुति दी गई।<ref>{{cite web |last= Gervasi |first= Bill |title= DDR4 पर पुनर्विचार करने का समय|url= http://discobolusdesigns.com/personal/20100721a_gervasi_rethinking_ddr4.pdf |work= July 2010|publisher=Discobolus Designs|access-date= 2011-04-29}}</ref> नया रोडमैप: अधिक यथार्थवादी रोडमैप 2015 शीर्षक वाली स्लाइड के साथ कुछ वेबसाइटों ने रिपोर्ट किया कि डीडीआर4 की प्रारंभ संभवत:<ref>{{cite web |url= http://www.heise.de/newsticker/meldung/DDR4-Speicher-kommt-wohl-spaeter-als-bisher-geplant-1060545.html |title=DDR4 मेमोरी संभवत: पूर्व नियोजित की तुलना में बाद में आएगी|trans-title=DDR4 memory is probably later than previously planned |website= Heise | language = de |date= 2010-08-17 |access-date= 2011-04-29 | place = DE}} ([https://translate.google.com/translate?hl=en&sl=de&tl=en&u=http%3A%2F%2Fwww.heise.de%2Fnewsticker%2Fmeldung%2FDDR4-Speicher-kommt-wohl-spaeter-als-bisher-geplant-1060545.html English])</ref> या निश्चित रूप से<ref>{{cite web |url= http://semiaccurate.com/2010/08/16/ddr4-not-expected-until-2015/ |title=DDR4 2015 तक अपेक्षित नहीं है|first=Lars-Göran |last=Nilsson |work= Semi accurate |date= 2010-08-16 |access-date= 2011-04-29}}</ref><ref>{{cite web |url= http://wccftech.com/2010/08/18/ddr4-memory-works-reach-4266ghz/ |title=वर्क्स में DDR4 मेमोरी, 4.266 GHz तक पहुंच जाएगी| author = annihilator |work= WCCF tech |date= 2010-08-18|access-date= 2011-04-29}}</ref> 2015 तक विलंबित थी। चूंकि, डीडीआर4 इंजीनियरिंग मानक 2011 की प्रारंभ में मूल कार्यक्रम के अनुरूप घोषित किया गया था, जिस समय निर्माताओं ने परामर्श देना प्रारंभ किया कि बड़े पैमाने पर वाणिज्यिक उत्पादन और बाजार में रिलीज 2012 के लिए निर्धारित किया गया था।<ref name="hynix April 2011" />
* 2013: DDR4 को 2013 में DRAM बाजार के 5% का प्रतिनिधित्व करने की उम्मीद थी,<ref name= "hynix April 2011" />और 2015 के आसपास बड़े पैमाने पर बाजार को अपनाने और 50% बाजार में प्रवेश करने के लिए;<ref name="hynix April 2011" />2013 तक, हालांकि, DDR4 को अपनाने में देरी हुई थी और 2016 या उसके बाद तक इसके अधिकांश बाजार तक पहुंचने की उम्मीद नहीं थी।<ref name="TechHive April 2013">{{Citation | last = Shah | first = Agam | url = http://www.techhive.com/article/2034175/adoption-of-ddr4-memory-facing-delays.html | title = Adoption of DDR4 memory faces delays | newspaper = TechHive | publisher = IDG | date = April 12, 2013 | access-date = June 30, 2013 | archive-date = January 11, 2015 | archive-url = https://web.archive.org/web/20150111152722/http://www.techhive.com/article/2034175/adoption-of-ddr4-memory-facing-delays.html | url-status = dead }}.</ref> DDR3 से DDR4 में संक्रमण इस प्रकार DDR2 पर बड़े पैमाने पर बाजार परिवर्तन को प्राप्त करने के लिए DDR3 को लिए गए लगभग पांच वर्षों से अधिक समय ले रहा है।<ref name="PC Watch">{{cite web|url=https://pc.watch.impress.co.jp/docs/column/kaigai/387444.html|title=मेमोरी 4 Gbps युग के लिए अगली पीढ़ी की मेमोरी DDR4|last=後藤|first=弘茂 [Gotou Shigehiro]|work=2010-08-16|date=16 August 2010 |publisher=PC Watch|language=ja|trans-title=Towards Next-Generation 4Gbps DDR4 Memory|access-date=2011-04-25|place=[[Japan|JP]]}} ([https://translate.google.com/translate?js=y&prev=_t&hl=en&ie=UTF-8&layout=1&eotf=1&u=http%3A%2F%2Fpc.watch.impress.co.jp%2Fdocs%2Fcolumn%2Fkaigai%2F20100816_387444.html&sl=ja&tl=en English translation])</ref> आंशिक रूप से, ऐसा इसलिए है क्योंकि अन्य घटकों के लिए आवश्यक परिवर्तन कंप्यूटर सिस्टम के अन्य सभी भागों को प्रभावित करेंगे, जिन्हें DDR4 के साथ काम करने के लिए अद्यतन करने की आवश्यकता होगी।<ref name="xbit">{{citation |url=http://www.xbitlabs.com/news/memory/display/20100816124343_Next_Generation_DDR4_Memory_to_Reach_4_266GHz_Report.html |title=Next-Generation DDR4 Memory to Reach 4.266&nbsp;GHz |first=Anton |last=Shilov |publisher=Xbit labs |date=2010-08-16 |access-date=2011-01-03 |url-status=dead |archive-url=https://web.archive.org/web/20101219085440/http://www.xbitlabs.com/news/memory/display/20100816124343_Next_Generation_DDR4_Memory_to_Reach_4_266GHz_Report.html |archive-date=2010-12-19 }}</ref>
*2011: जनवरी में, सैमसंग ने 30 और 39 एनएम के बीच की प्रक्रिया पर आधारित 2 जीबी{{binpre}} डीडीआर4 डीआरएएम मॉड्यूल के परीक्षण के पूरा होने और जारी करने की घोषणा की।<ref name="samsung_1">{{cite web |archive-url=https://web.archive.org/web/20110716003504/http://www.samsung.com/us/business/semiconductor/newsView.do?news_id=1202 |archive-date= 2011-07-16 |url= http://www.samsung.com/us/business/semiconductor/newsView.do?news_id=1202 |title=सैमसंग ने 30nm क्लास टेक्नोलॉजी का उपयोग करते हुए उद्योग का पहला DDR4 DRAM विकसित किया| work=[[Samsung]] |date=2011-04-11 }}</ref> इसकी अधिकतम डेटा अंतरण दर 1.2 V पर 2133 एमटी/एस है, ओपन ड्रेन तकनीक का उपयोग करती है (जीडीडीआर मेमोरी से अनुकूलित) और समकक्ष डीडीआर3 मॉड्यूल की तुलना में 40% कम बिजली लेता है।<ref name="samsung_1" /><ref>{{citation |last= Protalinski |first=Emil |url= http://www.techspot.com/news/41818-samsung-develops-ddr4-memory-up-to-40-more-efficient.html |title= Samsung develops DDR4 memory, up to 40% more efficient |publisher= Techspot |date= 2011-01-04 |access-date= 2012-01-23}}</ref> अप्रैल में, हाइनिक्स ने 2400 एमटी/एस पर 2 जीबी{{binpre}} डीडीआर4 मॉड्यूल के उत्पादन की घोषणा की, जो 30 और 39 एनएम (सटीक प्रक्रिया अनिर्दिष्ट) के बीच एक प्रक्रिया पर 1.2 वी पर चल रहा है<ref name="hynix April 2011" />, ,यह जोड़ते हुए कि यह 2012 की दूसरी छमाही में उच्च मात्रा में उत्पादन प्रारंभ करने का अनुमान है।<ref name="hynix April 2011" />डीडीआर4 के लिए सेमीकंडक्टर प्रक्रियाओं के 2012 के अंत और 2014 के बीच किसी बिंदु पर उप-30 एनएम में संक्रमण की आशा है।<ref name="PC Watch" /><ref name="PC Watch (diagram 1)">{{cite web |title= आरेख: प्रत्याशित DDR4 समयरेखा|url= http://pc.watch.impress.co.jp/img/pcw/docs/387/444/html/kaigai-09.jpg.html |work= 2010-08-16 |publisher= PC Watch | place = [[Japan|JP]] |access-date=2011-04-25}}</ref>{{update inline|date=January 2018}}
* 2014: अप्रैल में, Hynix ने घोषणा की कि उसने 20nm तकनीक का उपयोग करके 8 गीगाबिट DDR4 पर आधारित दुनिया का पहला उच्चतम-घनत्व वाला 128 GB मॉड्यूल विकसित किया है। मॉड्यूल 64-बिट I/O के साथ 2133 मेगाहर्ट्ज पर काम करता है, और प्रति सेकंड 17 GB तक डेटा प्रोसेस करता है।
* 2012: मई में माइक्रोन टेक्नोलॉजी ने घोषणा कि<ref name="micron May 2012" /> की इसका लक्ष्य 2012 के अंत में 30 एनएम मॉड्यूल का उत्पादन प्रारंभ करना है।<br />जुलाई में, सैमसंग ने घोषणा की कि वह उद्योग के पहले 16 जीबी का मानक लेना प्रारंभ करेगा{{binpre}} एंटरप्राइज़ सर्वर सिस्टम के लिए डीडीआर4 एसडीआरएएम का उपयोग करके पंजीकृत दोहरी इनलाइन मेमोरी मॉड्यूल (RDIMMs)।<ref>{{cite web|type= press release|url= http://www.xbitlabs.com/news/memory/display/20120702221021_Samsung_Samples_Industry_s_First_DDR4_Memory_Modules_for_Servers.html|title= सैमसंग सर्वर के लिए उद्योग के पहले DDR4 मेमोरी मॉड्यूल का नमूना लेता है|publisher= Samsung|url-status= dead|archive-url= https://web.archive.org/web/20131104021100/http://www.xbitlabs.com/news/memory/display/20120702221021_Samsung_Samples_Industry_s_First_DDR4_Memory_Modules_for_Servers.html|archive-date= 2013-11-04}}</ref><ref>{{cite web |url= http://www.samsung.com/global/business/semiconductor/news-events/press-releases/detail?newsId=11701 |title= सैमसंग ने DDR4 मेमोरी तकनीक पर आधारित उद्योग के पहले 16-गीगाबाइट सर्वर मॉड्यूल के नमूने लिए|publisher= Samsung | type = press release}}</ref> सितंबर में, JEDEC ने डीडीआर4 के अंतिम विनिर्देश प्रस्तुत किए।<ref>{{cite web |url= https://www.jedec.org/news/pressreleases/jedec-announces-publication-ddr4-standard |title=जेईडीईसी ने डीडीआर4 मानक के प्रकाशन की घोषणा की|author=Emily Desjardins |publisher= [[JEDEC]] |date=25 September 2012 |access-date=5 April 2019}}</ref>
* 2016: अप्रैल में, सैमसंग ने घोषणा की कि उन्होंने 10 एनएम-श्रेणी की प्रक्रिया पर डीआरएएम का बड़े पैमाने पर उत्पादन शुरू कर दिया है, जिसके द्वारा उनका मतलब है 16 एनएम से 19 एनएम का 1x एनएम नोड शासन, जो 30% तेज डेटा अंतरण दर का समर्थन करता है 3,200 Mbit/s का।<ref>1 Mbit = one million bits</ref> पहले, 20 एनएम के आकार का उपयोग किया जाता था।<ref>{{Cite web|url=https://ddr4.org/samsung-mass-producing-first-10-nanometer-class-dram/|title=सैमसंग ने 10-नैनोमीटर क्लास DRAM का उत्पादन शुरू किया|date=2016-05-21|website=Official DDR4 Memory Technology News Blog|language=en-US|access-date=2016-05-23|archive-date=2016-06-04|archive-url=https://web.archive.org/web/20160604222007/http://ddr4.org/samsung-mass-producing-first-10-nanometer-class-dram/|url-status=dead}}</ref><ref>{{Cite web|url=http://semiengineering.com/1xnm-dram-challenges/|title=1xnm घूंट चुनौतियां|date=2016-02-18|website=Semiconductor Engineering|access-date=2016-06-28}}</ref>
* 2013: डीडीआर4 को 2013 में डीआरएएम बाजार के 5% का प्रतिनिधित्व करने की आशा थी,<ref name="hynix April 2011" />और 2015 के निकट बड़े पैमाने पर बाजार को अपनाने और 50% बाजार में प्रवेश करने के लिए;<ref name="hynix April 2011" />2013 तक, चूंकि, डीडीआर4 को अपनाने में देरी हुई थी और 2016 या उसके बाद तक इसके अधिकांश बाजार तक पहुंचने की आशा नहीं थी।<ref name="TechHive April 2013">{{Citation | last = Shah | first = Agam | url = http://www.techhive.com/article/2034175/adoption-of-ddr4-memory-facing-delays.html | title = Adoption of DDR4 memory faces delays | newspaper = TechHive | publisher = IDG | date = April 12, 2013 | access-date = June 30, 2013 | archive-date = January 11, 2015 | archive-url = https://web.archive.org/web/20150111152722/http://www.techhive.com/article/2034175/adoption-of-ddr4-memory-facing-delays.html | url-status = dead }}.</ref> डीडीआर3 से डीडीआर4 में संक्रमण इस प्रकार डीडीआर2 पर बड़े पैमाने पर बाजार परिवर्तन को प्राप्त करने के लिए डीडीआर3 को लिए गए लगभग पांच वर्षों से अधिक समय ले रहा है।<ref name="PC Watch">{{cite web|url=https://pc.watch.impress.co.jp/docs/column/kaigai/387444.html|title=मेमोरी 4 Gbps युग के लिए अगली पीढ़ी की मेमोरी DDR4|last=後藤|first=弘茂 [Gotou Shigehiro]|work=2010-08-16|date=16 August 2010 |publisher=PC Watch|language=ja|trans-title=Towards Next-Generation 4Gbps DDR4 Memory|access-date=2011-04-25|place=[[Japan|JP]]}} ([https://translate.google.com/translate?js=y&prev=_t&hl=en&ie=UTF-8&layout=1&eotf=1&u=http%3A%2F%2Fpc.watch.impress.co.jp%2Fdocs%2Fcolumn%2Fkaigai%2F20100816_387444.html&sl=ja&tl=en English translation])</ref> आंशिक रूप से, ऐसा इसलिए है क्योंकि अन्य घटकों के लिए आवश्यक परिवर्तन संगणक सिस्टम के अन्य सभी भागों को प्रभावित करेंगे, जिन्हें डीडीआर4 के साथ काम करने के लिए अद्यतन करने की आवश्यकता होगी।<ref name="xbit">{{citation |url=http://www.xbitlabs.com/news/memory/display/20100816124343_Next_Generation_DDR4_Memory_to_Reach_4_266GHz_Report.html |title=Next-Generation DDR4 Memory to Reach 4.266&nbsp;GHz |first=Anton |last=Shilov |publisher=Xbit labs |date=2010-08-16 |access-date=2011-01-03 |url-status=dead |archive-url=https://web.archive.org/web/20101219085440/http://www.xbitlabs.com/news/memory/display/20100816124343_Next_Generation_DDR4_Memory_to_Reach_4_266GHz_Report.html |archive-date=2010-12-19 }}</ref>
* 2014: अप्रैल में, Hynix ने घोषणा की कि उसने 20nm तकनीक का उपयोग करके 8 गीगाबिट डीडीआर4 पर आधारित दुनिया का पहला उच्चतम-घनत्व वाला 128 GB मॉड्यूल विकसित किया है। मॉड्यूल 64-बिट I/O के साथ 2133 मेगाहर्ट्ज पर काम करता है, और प्रति सेकंड 17 GB तक डेटा प्रोसेस करता है।
* 2016: अप्रैल में, सैमसंग ने घोषणा की कि उन्होंने 10 एनएम-श्रेणी की प्रक्रिया पर डीआरएएम का बड़े पैमाने पर उत्पादन प्रारंभ कर दिया है, जिसके द्वारा उनका अर्थ है 16 एनएम से 19 एनएम का 1x एनएम नोड शासन, जो 30% तेज डेटा अंतरण दर 3,200 Mbit/का समर्थन करता है।<ref>1 Mbit = one million bits</ref> इससे पहले, 20 एनएम के आकार का उपयोग किया जाता था।<ref>{{Cite web|url=https://ddr4.org/samsung-mass-producing-first-10-nanometer-class-dram/|title=सैमसंग ने 10-नैनोमीटर क्लास DRAM का उत्पादन शुरू किया|date=2016-05-21|website=Official DDR4 Memory Technology News Blog|language=en-US|access-date=2016-05-23|archive-date=2016-06-04|archive-url=https://web.archive.org/web/20160604222007/http://ddr4.org/samsung-mass-producing-first-10-nanometer-class-dram/|url-status=dead}}</ref><ref>{{Cite web|url=http://semiengineering.com/1xnm-dram-challenges/|title=1xnm घूंट चुनौतियां|date=2016-02-18|website=Semiconductor Engineering|access-date=2016-06-28}}</ref>




=== बाजार की धारणा और अपनाना ===
=== बाजार की धारणा और अधिग्रहण ===
अप्रैल 2013 में, इंटरनेशनल डेटा ग्रुप (IDG) में एक समाचार लेखक{{snd}}एक अमेरिकी प्रौद्योगिकी अनुसंधान व्यवसाय मूल रूप से अंतर्राष्ट्रीय डेटा निगम का हिस्सा है{{snd}}DDR4 SDRAM से संबंधित उनकी धारणाओं का विश्लेषण प्रस्तुत किया।<ref name="IDG 2013">{{cite web|url=https://www.pcworld.com/article/2034175/adoption-of-ddr4-memory-facing-delays.html|title=DDR4 मेमोरी को अपनाने में देरी का सामना करना पड़ता है|last=Shah|first=Agam|date=2013-04-12|publisher=[[International Data Group|IDG]] News|access-date=22 April 2013}}</ref> निष्कर्ष यह था कि धीमी लेकिन कम शक्ति वाली मेमोरी का उपयोग करने वाले मोबाइल कंप्यूटिंग और अन्य उपकरणों की बढ़ती लोकप्रियता, पारंपरिक डेस्कटॉप कंप्यूटिंग क्षेत्र में विकास की धीमी गति, और मेमोरी मैन्युफैक्चरिंग मार्केटप्लेस के समेकन (अर्थशास्त्र) का मतलब था कि रैम पर मार्जिन कम था। कसा हुआ।
अप्रैल 2013 में, इंटरनेशनल डेटा ग्रुप (IDG) में एक समाचार लेखक{{snd}}एक अमेरिकी प्रौद्योगिकी अनुसंधान व्यवसाय मूल रूप से अंतर्राष्ट्रीय डेटा निगम का हिस्सा है{{snd}}डीडीआर4 एसडीआरएएम से संबंधित उनकी धारणाओं का विश्लेषण प्रस्तुत किया।<ref name="IDG 2013">{{cite web|url=https://www.pcworld.com/article/2034175/adoption-of-ddr4-memory-facing-delays.html|title=DDR4 मेमोरी को अपनाने में देरी का सामना करना पड़ता है|last=Shah|first=Agam|date=2013-04-12|publisher=[[International Data Group|IDG]] News|access-date=22 April 2013}}</ref> निष्कर्ष यह निकला था कि धीमी लेकिन कम शक्ति वाली मेमोरी का उपयोग करने वाले मोबाइल कंप्यूटिंग और अन्य उपकरणों की बढ़ती लोकप्रियता, पारंपरिक डेस्कटॉप कंप्यूटिंग क्षेत्र में विकास की धीमी गति, और मेमोरी निर्माण बाज़ार के समेकन का मतलब था कि रैम पर मार्जिन तंग था।


परिणामस्वरूप, नई तकनीक के लिए वांछित प्रीमियम कीमत हासिल करना कठिन था, और क्षमता अन्य क्षेत्रों में स्थानांतरित हो गई थी। एसडीआरएएम निर्माता और चिपसेट निर्माता, एक हद तक, एक चट्टान और एक कठिन जगह के बीच फंस गए थे जहां कोई भी डीडीआर4 उत्पादों के लिए प्रीमियम का भुगतान नहीं करना चाहता था, और निर्माता स्मृति नहीं बनाना चाहते थे अगर उन्हें प्रीमियम नहीं मिल रहा था, iSuppli के माइक हॉवर्ड के अनुसार।<ref name="IDG 2013" />डेस्कटॉप कंप्यूटिंग की ओर उपभोक्ता भावना में बदलाव और इंटेल और एएमडी द्वारा DDR4 समर्थन वाले प्रोसेसर जारी करने से संभावित रूप से आक्रामक विकास हो सकता है।<ref name="IDG 2013" />
परिणामस्वरूप, नई तकनीक के लिए वांछित प्रीमियम कीमत हासिल करना कठिन था, और क्षमता अन्य क्षेत्रों में स्थानांतरित हो गई थी। एसडीआरएएम निर्माता और चिपसेट निर्माता, एक सीमा तक, एक चट्टान और एक कठिन स्थान के बीच फंस गए थे, आईसुप्पली के माइक हॉवर्ड के अनुसार- जहां कोई भी डीडीआर4 उत्पादों के लिए प्रीमियम का भुगतान नहीं करना चाहता था, और निर्माता मेमोरी नहीं बनाना चाहते थे यदि उन्हें प्रीमियम नहीं मिल रहा था।<ref name="IDG 2013" /> डेस्कटॉप कंप्यूटिंग और इंटेल और एएमडी द्वारा DDR4 समर्थन वाले प्रोसेसर जारी करने की ओर उपभोक्ता भावना में बदलाव इसलिए संभावित रूप से "आक्रामक" विकास का कारण बन सकता है।।<ref name="IDG 2013" />


Intel के 2014 Haswell (माइक्रोआर्किटेक्चर) रोडमैप ने कंपनी के Haswell-EP प्रोसेसर में DDR4 SDRAM के पहले उपयोग का खुलासा किया।<ref>{{cite web|url=https://www.techpowerup.com/185719/haswell-e-intels-first-8-core-desktop-processor-exposed|title=Haswell-E{{Snd}} Intel का पहला 8 कोर डेस्कटॉप प्रोसेसर सामने आया|work=TechPowerUp}}</ref>
Intel के 2014 Haswell (माइक्रोआर्किटेक्चर) रोडमैप ने कंपनी के हैसवेल-ईपी प्रोसेसर में डीडीआर4 एसडीआरएएम के पहले उपयोग का विवरण किया था।<ref>{{cite web|url=https://www.techpowerup.com/185719/haswell-e-intels-first-8-core-desktop-processor-exposed|title=Haswell-E{{Snd}} Intel का पहला 8 कोर डेस्कटॉप प्रोसेसर सामने आया|work=TechPowerUp}}</ref>
AMD के Ryzen प्रोसेसर, 2016 में सामने आए और 2017 में भेज दिए गए, DDR4 SDRAM का उपयोग करें।<ref>{{cite web|url=http://www.techspot.com/news/63796-amd-zen-cpu-up-32-cores.html|title=एएमडी के ज़ेन प्रोसेसर में 32 कोर, 8-चैनल डीडीआर4}</ref> तक की सुविधा होगी
 
AMD के प्रोसेसर रायजेन, 2016 में सामने आए और 2017 में भेज दिए गए, जो डीडीआर4 एसडीआरएएम का उपयोग करें।<ref><nowiki>{{cite web|url=</nowiki>http://www.techspot.com/news/63796-amd-zen-cpu-up-32-cores.html|title=एएमडी के ज़ेन प्रोसेसर में 32 कोर, 8-चैनल डीडीआर4}</ref>




== ऑपरेशन ==
== ऑपरेशन ==
{{Update |section|date=January 2014}}
डीडीआर4 चिप्स 1.2 वोल्ट की आपूर्ति का उपयोग करते हैं<ref name="SamsungIDF">{{Citation |url=https://intel.activeevents.com/sf12/scheduler/catalog.do |first=JY |last=Jung |date=2012-09-11 |contribution=How DRAM Advancements are Impacting Server Infrastructure |title=Intel Developer Forum 2012 |publisher=Intel, Samsung; Active events |access-date=2012-09-15 |url-status=dead |archive-url=https://web.archive.org/web/20121127074139/https://intel.activeevents.com/sf12/scheduler/catalog.do |archive-date=2012-11-27 }}</ref>{{Rp|16}}<ref>{{citation | place = [[United Kingdom|UK]] |url= http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catchup-with-ddr2-during-2009.html |title= Looking forward to DDR4 |publisher=PC pro |date=2008-08-19 |access-date= 2012-01-23}}</ref><ref>{{citation |url= http://www.heise-online.co.uk/news/IDF-DDR4-the-successor-to-DDR3-memory--/111367 |title= IDF: DDR4{{Snd}} the successor to DDR3 memory |publisher= Heise | edition = online | place = UK |date= 2008-08-21 |access-date= 2012-01-23}}</ref> वर्डलाइन बूस्ट के लिए 2.5 V सहायक आपूर्ति के साथ जिसे V<sub>PP</sub> कहा जाता है,<ref name= "SamsungIDF" />{{Rp |16}} डीडीआर3 चिप्स के मानक 1.5 V की तुलना में, कम वोल्टेज वेरिएंट के साथ 2013 में प्रदर्शित होने वाले 1.35 वी पर। डीडीआर4 को 2133 MT/s की स्थानांतरण दरों पर प्रस्तुत किए जाने की आशा है,<ref name= "SamsungIDF" />{{Rp |18}} 2013 तक संभावित 4266 MT/s तक बढ़ने का अनुमान है।<ref name= "xbit" /> 2133 MT/s की न्यूनतम अंतरण दर डीडीआर3 गति में की गई प्रगति के कारण बताई गई थी, जिसके 2133 MT/s तक पहुंचने की संभावना थी, इस गति के नीचे डीडीआर4 को निर्दिष्ट करने के लिए बहुत कम व्यावसायिक लाभ बचा।<ref name= "PC Watch" /><ref name= "xbit" /> टेकगेज ने सैमसंग के जनवरी 2011 के इंजीनियरिंग नमूने की व्याख्या 13 घड़ी चक्रों की CAS विलंबता के रूप में की, जिसे डीडीआर2 से डीडीआर3 की चाल के तुलनीय बताया गया है।
DDR4 चिप्स 1.2 वोल्ट की आपूर्ति का उपयोग करते हैं<ref name="SamsungIDF">{{Citation |url=https://intel.activeevents.com/sf12/scheduler/catalog.do |first=JY |last=Jung |date=2012-09-11 |contribution=How DRAM Advancements are Impacting Server Infrastructure |title=Intel Developer Forum 2012 |publisher=Intel, Samsung; Active events |access-date=2012-09-15 |url-status=dead |archive-url=https://web.archive.org/web/20121127074139/https://intel.activeevents.com/sf12/scheduler/catalog.do |archive-date=2012-11-27 }}</ref>{{Rp|16}}<ref>{{citation | place = [[United Kingdom|UK]] |url= http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catchup-with-ddr2-during-2009.html |title= Looking forward to DDR4 |publisher=PC pro |date=2008-08-19 |access-date= 2012-01-23}}</ref><ref>{{citation |url= http://www.heise-online.co.uk/news/IDF-DDR4-the-successor-to-DDR3-memory--/111367 |title= IDF: DDR4{{Snd}} the successor to DDR3 memory |publisher= Heise | edition = online | place = UK |date= 2008-08-21 |access-date= 2012-01-23}}</ref> वर्डलाइन बूस्ट के लिए 2.5 V सहायक आपूर्ति के साथ जिसे V कहा जाता है<sub>PP</sub>,<ref name= "SamsungIDF" />{{Rp |16}} DDR3 चिप्स के मानक 1.5 V की तुलना में, 2013 में प्रदर्शित होने वाले 1.35 V पर कम वोल्टेज वेरिएंट के साथ। DDR4 को 2133 MT/s की स्थानांतरण दरों पर पेश किए जाने की उम्मीद है,<ref name= "SamsungIDF" />{{Rp |18}} संभावित 4266 MT/s तक बढ़ने का अनुमान है<ref name= "xbit" />2013 तक। 2133 MT/s की न्यूनतम अंतरण दर DDR3 गति में की गई प्रगति के कारण बताई गई थी, जिसके 2133 MT/s तक पहुंचने की संभावना थी, इस गति के नीचे DDR4 को निर्दिष्ट करने के लिए बहुत कम व्यावसायिक लाभ बचा।<ref name= "PC Watch" /><ref name= "xbit" />Techgage ने सैमसंग के जनवरी 2011 के इंजीनियरिंग नमूने की व्याख्या 13 घड़ी चक्रों की CAS विलंबता के रूप में की, जिसे DDR2 से DDR3 की चाल के तुलनीय बताया गया।<ref name= "techgage" />


आंतरिक बैंकों को बढ़ाकर 16 (4 बैंक चुनिंदा बिट्स) कर दिया गया है, जिसमें प्रति डीआईएमएम 8 रैंक तक है।<ref name= "SamsungIDF" />{{Rp |16}}
आंतरिक बैंकों को बढ़ाकर 16 (4 बैंक योग्य बिट्स) कर दिया गया है, जिसमें प्रति डीआईएमएम 8 रैंक तक है।<ref name= "SamsungIDF" />{{Rp |16}}
प्रोटोकॉल परिवर्तनों में शामिल हैं:<ref name="SamsungIDF"/>{{Rp |20}}
 
प्रोटोकॉल परिवर्तनों में सम्मिलित हैं:<ref name="SamsungIDF" />{{Rp |20}}
* कमांड/एड्रेस बस में समता
* कमांड/एड्रेस बस में समता
* डेटा बस उलटा (GDDR4 की तरह)
* डेटा बस व्युक्रम (Gडीडीआर4 के जैसा)
* डेटा बस पर चक्रीय अतिरेक की जाँच
* डेटा बस पर चक्रीय अतिरेक की जाँच
* डीआईएमएम पर अलग-अलग डीआरएएम की स्वतंत्र प्रोग्रामिंग, ऑन-डाई टर्मिनेशन के बेहतर नियंत्रण की अनुमति देने के लिए।
* डीआईएमएम पर भिन्न-भिन्न डीआरएएम की स्वतंत्र प्रोग्रामिंग, ऑन-डाई टर्मिनेशन के बेहतर नियंत्रण की अनुमति देने के लिए।


संभवतः टीएसवी (थ्रू-सिलिकॉन वाया) या अन्य त्रि-आयामी एकीकृत सर्किट का उपयोग करके स्मृति घनत्व में वृद्धि की उम्मीद है।<ref name="PC Watch"/><ref name="xbit"/><ref name= "bit-tech">{{cite web |url= http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/1 |title= DDR4: हम क्या उम्मीद कर सकते हैं|first= Richard|last=Swinburne |work= Bit tech |date=2010-08-26 |access-date= 2011-04-28}}  [http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/2 Page 1], [http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/2 2], [http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/3 3].</ref><ref name="jedec_1">{{cite web | type = press release | url= http://www.jedec.org/news/pressreleases/jedec-announces-broad-spectrum-3d-ic-standards-development |title= जेईडीईसी ने 3डी-आईसी मानकों के विकास के व्यापक स्पेक्ट्रम की घोषणा की| publisher = [[JEDEC]] |date= 2011-03-17 |access-date= 26 April 2011}}</ref> DDR4 विनिर्देशन में JEDEC के अनुसार शुरू से ही मानकीकृत त्रि-आयामी एकीकृत परिपथ शामिल होगा,<ref name="jedec_1"/>तक के प्रावधान के साथ {{nowrap |8 stacked}} मर जाता है।<ref name= "SamsungIDF" />{{Rp|12}} एक्स-बिट लैब्स ने भविष्यवाणी की थी कि परिणामस्वरूप बहुत उच्च घनत्व वाले डीडीआर4 मेमोरी चिप्स अपेक्षाकृत सस्ते हो जाएंगे।<ref name="xbit"/>
संभवतः टीएसवी (थ्रू-सिलिकॉन वाया) या अन्य त्रि-आयामी एकीकृत सर्किट का उपयोग करके मेमोरी घनत्व में विकास की आशा है।<ref name="PC Watch" /><ref name="xbit" /><ref name="bit-tech">{{cite web |url= http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/1 |title= DDR4: हम क्या उम्मीद कर सकते हैं|first= Richard|last=Swinburne |work= Bit tech |date=2010-08-26 |access-date= 2011-04-28}}  [http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/2 Page 1], [http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/2 2], [http://www.bit-tech.net/hardware/memory/2010/08/26/ddr4-what-we-can-expect/3 3].</ref><ref name="jedec_1">{{cite web | type = press release | url= http://www.jedec.org/news/pressreleases/jedec-announces-broad-spectrum-3d-ic-standards-development |title= जेईडीईसी ने 3डी-आईसी मानकों के विकास के व्यापक स्पेक्ट्रम की घोषणा की| publisher = [[JEDEC]] |date= 2011-03-17 |access-date= 26 April 2011}}</ref> डीडीआर4 विनिर्देशन में JEDEC के अनुसार प्रारंभ से ही मानकीकृत त्रि-आयामी एकीकृत परिपथ सम्मिलित होगा,<ref name="jedec_1" /> जिसमें 8 स्टैक्ड डाई तक का प्रावधान होगा।<ref name="SamsungIDF" />{{Rp|12}} एक्स-बिट लैब्स ने भविष्यवाणी की थी कि परिणामस्वरूप बहुत उच्च घनत्व वाले डीडीआर4 मेमोरी चिप्स अपेक्षाकृत सस्ते हो जाएंगे।<ref name="xbit" />


स्विच्ड मेमोरी बैंक भी सर्वरों के लिए एक प्रत्याशित विकल्प हैं।<ref name="PC Watch"/><ref name="bit-tech" />
स्विच्ड मेमोरी बैंक भी सर्वरों के लिए एक प्रत्याशित विकल्प हैं।<ref name="PC Watch"/><ref name="bit-tech" />


2008 में वेफर लेवल 3-डी आईसी प्रोसेस टेक्नोलॉजी नामक पुस्तक में चिंताओं को उठाया गया था कि सेमीकंडक्टर डिवाइस फैब्रिकेशन | गैर-स्केलिंग एनालॉग तत्व जैसे चार्ज पंप और बैंडगैप वोल्टेज संदर्भ, और अतिरिक्त सर्किट्री ने बैंडविड्थ (सिग्नल प्रोसेसिंग) में महत्वपूर्ण वृद्धि की अनुमति दी है लेकिन वे अधिक सिलिकॉन मरने का उपभोग करें। उदाहरणों में चक्रीय अतिरेक जाँच त्रुटि-पहचान, ऑन-डाई टर्मिनेशन, बर्स्ट हार्डवेयर, प्रोग्राम योग्य पाइपलाइन, कम विद्युत प्रतिबाधा, और वर्तमान बोध प्रवर्धक की बढ़ती आवश्यकता (कम वोल्टेज के कारण बिट्स प्रति बिटलाइन में गिरावट के लिए जिम्मेदार) शामिल हैं। लेखकों ने नोट किया कि, परिणामस्वरूप, मेमोरी सरणी के लिए उपयोग की जाने वाली डाई की मात्रा समय के साथ SDRAM और DDR1 के लिए 70-78% से घटकर DDR2 के लिए 47%, DDR3 के लिए 38% और संभावित रूप से 30 से कम हो गई है। DDR4 के लिए%।<ref>{{cite book |last1 =Tan | first1 = Gutmann | last2 = Tan | first2 = Reif |title=वेफर लेवल 3-डी आईसी प्रोसेस टेक्नोलॉजी|year=2008 |publisher=Springer |page =278 (sections 12.3.4–12.3.5) |url=https://books.google.com/books?id=fhen8HeoC1AC&pg=PA278 |isbn= 978-0-38776534-1}}</ref>
2008 में वेफर लेवल 3-डी आईसी प्रोसेस टेक्नोलॉजी नामक पुस्तक में चिंताओं को उठाया गया था कि गैर-स्केलिंग एनालॉग तत्व जैसे चार्ज पंप और वोल्टेज नियामक, और अतिरिक्त सर्किटरी "ने बैंडविड्थ में महत्वपूर्ण विकास की अनुमति दी है लेकिन वे अधिक सिलिकॉन मरने का उपभोग करें। उदाहरणों में चक्रीय अतिरेक जाँच त्रुटि-पहचान, ऑन-डाई टर्मिनेशन, बर्स्ट हार्डवेयर, प्रोग्राम योग्य पाइपलाइन, कम विद्युत प्रतिबाधा, और वर्तमान बोध प्रवर्धक की बढ़ती आवश्यकता (कम वोल्टेज के कारण बिट्स प्रति बिटलाइन में गिरावट के लिए जिम्मेदार) सम्मिलित हैं। लेखकों ने नोट किया कि, परिणामस्वरूप, मेमोरी सरणी के लिए उपयोग की जाने वाली डाई की मात्रा समय के साथ एसडीआरएएम और डीडीआर1 के लिए 70-78% से घटकर डीडीआर2 के लिए 47%, डीडीआर3 के लिए 38% और डीडीआर4 के लिए% संभावित रूप से 30 से कम हो गई है। <ref>{{cite book |last1 =Tan | first1 = Gutmann | last2 = Tan | first2 = Reif |title=वेफर लेवल 3-डी आईसी प्रोसेस टेक्नोलॉजी|year=2008 |publisher=Springer |page =278 (sections 12.3.4–12.3.5) |url=https://books.google.com/books?id=fhen8HeoC1AC&pg=PA278 |isbn= 978-0-38776534-1}}</ref>
 
विनिर्देश 2, 4, 8 और 16 Gbit की क्षमता वाले ×4, ×8 और ×16 मेमोरी उपकरणों के लिए मानकों को परिभाषित करता है।<ref name="binpre" /><ref>{{Citation | url = https://doc.xdevs.com/doc/Standards/DDR4/JESD79-4%20DDR4%20SDRAM.pdf | title = JESD79-4 – JEDEC Standard DDR4 SDRAM September 2012 | publisher = X devs | access-date = 2015-09-19 | archive-date = 2016-03-04 | archive-url = https://web.archive.org/web/20160304054739/https://doc.xdevs.com/doc/Standards/DDR4/JESD79-4%20DDR4%20SDRAM.pdf | url-status = dead }}.</ref>
विनिर्देश 2, 4, 8 और 16 Gbit की क्षमता वाले ×4, ×8 और ×16 मेमोरी उपकरणों के लिए मानकों को परिभाषित करता है।<ref name="binpre" /><ref>{{Citation | url = https://doc.xdevs.com/doc/Standards/DDR4/JESD79-4%20DDR4%20SDRAM.pdf | title = JESD79-4 – JEDEC Standard DDR4 SDRAM September 2012 | publisher = X devs | access-date = 2015-09-19 | archive-date = 2016-03-04 | archive-url = https://web.archive.org/web/20160304054739/https://doc.xdevs.com/doc/Standards/DDR4/JESD79-4%20DDR4%20SDRAM.pdf | url-status = dead }}.</ref>
बैंडविड्थ और क्षमता वेरिएंट के अलावा, DDR4 मॉड्यूल वैकल्पिक रूप से लागू कर सकते हैं:


* ईसीसी, जो एक अतिरिक्त डेटा बाइट लेन है जिसका उपयोग छोटी त्रुटियों को ठीक करने और बेहतर विश्वसनीयता के लिए बड़ी त्रुटियों का पता लगाने के लिए किया जाता है। ईसीसी के साथ मॉड्यूल उनके पदनाम में एक अतिरिक्त ईसीसी द्वारा पहचाने जाते हैं। PC4-19200 ECC या PC4-19200E ECC के साथ एक PC4-19200 मॉड्यूल है।<ref name=":0">{{Cite web |last=Bland |first=Rod |title=मेमोरी (RAM) के विभिन्न प्रकार क्या हैं?|url=https://help.ramcity.com.au/hc/en-us/articles/360001143896-What-are-the-different-Memory-RAM-types-}}</ref>
बैंडविड्थ और क्षमता वेरिएंट के अतिरिक्त, डीडीआर4 मॉड्यूल वैकल्पिक रूप से लागू कर सकते हैं:
* पंजीकृत (बफ़र्ड) बनें, जो बढ़ी हुई विलंबता की अतिरिक्त घड़ी की कीमत पर संकेतों को विद्युत रूप से बफ़र करके सिग्नल अखंडता (और इसलिए संभावित घड़ी की दर और भौतिक स्लॉट क्षमता) में सुधार करता है। उन मॉड्यूल को उनके पदनाम में एक अतिरिक्त आर द्वारा पहचाना जाता है, उदा। पीसी4-19200आर. आमतौर पर इस पदनाम वाले मॉड्यूल वास्तव में ईसीसी पंजीकृत होते हैं, लेकिन 'ईसीसी' का 'ई' हमेशा नहीं दिखाया जाता है। जबकि गैर-पंजीकृत (उर्फ अनबफर्ड रैम) की पहचान पदनाम में एक अतिरिक्त यू द्वारा की जा सकती है। उदा. पीसी4-19200यू।<ref name=":0" />* कम किए गए मॉड्यूल लोड करें, जो एलआर द्वारा निर्दिष्ट हैं और पंजीकृत/बफर मेमोरी के समान हैं, इस तरह से कि एलआरडीआईएमएम मॉड्यूल सभी संकेतों की समानांतर प्रकृति को बनाए रखते हुए नियंत्रण और डेटा लाइनों दोनों को बफर करते हैं। इस प्रकार, एलआरडीआईएमएम मेमोरी सीरियल और समांतर सिग्नल रूपों के बीच आवश्यक रूपांतरण से प्रेरित एफबी मेमोरी के कुछ प्रदर्शन और बिजली खपत के मुद्दों को संबोधित करते हुए बड़ी समग्र अधिकतम मेमोरी क्षमता प्रदान करती है।<ref name=":0" />
 
* ईसीसी, जो एक अतिरिक्त डेटा बाइट लेन है जिसका उपयोग छोटी त्रुटियों को ठीक करने और श्रेष्ठ विश्वसनीयता के लिए बड़ी त्रुटियों का पता लगाने के लिए किया जाता है। ईसीसी के साथ मॉड्यूल उनके पदनाम में एक अतिरिक्त ईसीसी द्वारा पहचाने जाते हैं। PC4-19200 ईसीसी या PC4-19200E ईसीसी के साथ एक PC4-19200 मॉड्यूल है।<ref name=":0">{{Cite web |last=Bland |first=Rod |title=मेमोरी (RAM) के विभिन्न प्रकार क्या हैं?|url=https://help.ramcity.com.au/hc/en-us/articles/360001143896-What-are-the-different-Memory-RAM-types-}}</ref>
* पंजीकृत (बफ़र्ड) बनें, जो बढ़ी हुई विलंबता की अतिरिक्त घड़ी की कीमत पर संकेतों को विद्युत रूप से बफ़र करके सिग्नल अखंडता (और इसलिए संभावित घड़ी की दर और भौतिक स्लॉट क्षमता) में सुधार करता है। उन मॉड्यूल को उनके पदनाम में एक अतिरिक्त आर द्वारा पहचाना जाता है, उदा। पीसी4-19200आर. सामान्यतः इस पदनाम वाले मॉड्यूल वास्तव में ईसीसी पंजीकृत होते हैं, लेकिन 'ईसीसी' का 'ई' हमेशा नहीं दिखाया जाता है। जबकि गैर-पंजीकृत (उर्फ अनबफर्ड रैम) की पहचान पदनाम में एक अतिरिक्त यू द्वारा की जा सकती है। उदा. पीसी4-19200यू।<ref name=":0" />
*कम किए गए मॉड्यूल लोड करें, जो एलआर द्वारा निर्दिष्ट हैं और पंजीकृत/बफर मेमोरी के समान हैं, इस तरह से कि एलआरडीआईएमएम मॉड्यूल सभी संकेतों की समानांतर प्रकृति को बनाए रखते हुए नियंत्रण और डेटा लाइनों दोनों को बफर करते हैं। इस प्रकार, एलआरडीआईएमएम मेमोरी सीरियल और समांतर सिग्नल रूपों के बीच आवश्यक रूपांतरण से प्रेरित एफबी मेमोरी के कुछ प्रदर्शन और बिजली व्यय के मुद्दों को संबोधित करते हुए बड़ी समग्र अधिकतम मेमोरी क्षमता प्रदान करती है।<ref name=":0" />




Line 85: Line 72:
=== कमांड एन्कोडिंग ===
=== कमांड एन्कोडिंग ===
{| class="wikitable plainrowheaders floatright" style= "text-align: center; font-size: 95%;"
{| class="wikitable plainrowheaders floatright" style= "text-align: center; font-size: 95%;"
|+DDR4 command encoding<ref name="ddr4">{{Citation|title=JEDEC Standard JESD79-4: DDR4 SDRAM|date=September 2012|url=https://www.jedec.org/standards-documents/docs/jesd79-4a|publisher=JEDEC Solid State Technology Association|access-date=2012-10-11}}.  Username "[[cypherpunk]]s" and password "cypherpunks" will allow download.</ref>
|+डीडीआर4 कमांड एन्कोडिंग<ref name="ddr4">{{Citation|title=JEDEC Standard JESD79-4: DDR4 SDRAM|date=September 2012|url=https://www.jedec.org/standards-documents/docs/jesd79-4a|publisher=JEDEC Solid State Technology Association|access-date=2012-10-11}}.  Username "[[cypherpunk]]s" and password "cypherpunks" will allow download.</ref>
! Command
! कमांड
! {{overline|CS}}<br/>&nbsp; !! BG1–0,<br/>BA1–0 !! {{overline|ACT}}<br/>&nbsp; !! A17<br/>&nbsp; !! A16<br/>{{overline|RAS}} !! A15<br/>{{overline|CAS}} !! A14<br/>{{overline|WE}} !! A13<br/>&nbsp; !! A12<br/>BC !! A11<br/>&nbsp; !! A10<br/>AP !! A9–0<br/>&nbsp;
! {{overline|CS}}<br/>&nbsp; !! BG1–0,<br/>BA1–0 !! {{overline|ACT}}<br/>&nbsp; !! A17<br/>&nbsp; !! A16<br/>{{overline|RAS}} !! A15<br/>{{overline|CAS}} !! A14<br/>{{overline|WE}} !! A13<br/>&nbsp; !! A12<br/>BC !! A11<br/>&nbsp; !! A10<br/>AP !! A9–0<br/>&nbsp;
|-
|-
| style="text-align:left;" | Deselect (no operation)
| style="text-align:left;" | अचयनित (कोई ऑपरेशन नहीं)
| {{no|H}}  || colspan=11 {{n/a|X}}
| {{no|H}}  || colspan=11 {{n/a|X}}
|-
|-
| style="text-align:left;" | Active (activate): open a row
| style="text-align:left;" | सक्रिय (सक्रिय): एक पंक्ति खोलें
| {{yes|L}} || Bank     || {{yes|L}} ||colspan=9| Row address
| {{yes|L}} || बैंक     || {{yes|L}} ||colspan=9| पंक्ति का पता
|-
|-
| style="text-align:left;" | No operation
| style="text-align:left;" | कोई ऑपरेशन नहीं
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{no|H}}  || {{no|H}}  || colspan=5 {{n/a|V}}
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{no|H}}  || {{no|H}}  || colspan=5 {{n/a|V}}
|-
|-
| style="text-align:left;" | ZQ calibration
| style="text-align:left;" | जेडक्यू अंशांकन
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{no|H}}  || {{yes|L}} || colspan=3 {{n/a|V}} || Long || {{n/a|V}}
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{no|H}}  || {{yes|L}} || colspan=3 {{n/a|V}} || Long || {{n/a|V}}
|-
|-
| style="text-align:left;" | Read (BC, burst chop)
| style="text-align:left;" | पढ़ें (ईसा पूर्व, फट काट)
| {{yes|L}} || Bank     || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{yes|L}} || {{no|H}}  || {{n/a|V}} || BC || {{n/a|V}} || AP || Column
| {{yes|L}} || बैंक     || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{yes|L}} || {{no|H}}  || {{n/a|V}} || BC || {{n/a|V}} || AP || स्तंभ
|-
|-
| style="text-align:left;" | Write (AP, auto-precharge)
| style="text-align:left;" | लिखें (एपी, ऑटो-प्रीचार्ज)
| {{yes|L}} || Bank     || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{yes|L}} || {{yes|L}} || {{n/a|V}} || BC || {{n/a|V}} || AP || Column
| {{yes|L}} || बैंक     || {{no|H}}  || {{n/a|V}} || {{no|H}}  || {{yes|L}} || {{yes|L}} || {{n/a|V}} || BC || {{n/a|V}} || AP || स्तंभ
|-
|-
| style="text-align:left; background: #ececec; color: #2C2C2C;" | Unassigned, reserved
| style="text-align:left; background: #ececec; color: #2C2C2C;" | असाइन नहीं किया गया, आरक्षित
| {{yes|L}} || {{n/a|V}} || {{no|v}}  || {{n/a|V}} || {{yes|L}} || {{no|H}}  || {{no|H}}  || colspan=5 {{n/a|V}}
| {{yes|L}} || {{n/a|V}} || {{no|v}}  || {{n/a|V}} || {{yes|L}} || {{no|H}}  || {{no|H}}  || colspan=5 {{n/a|V}}
|-
|-
| style="text-align:left;" | Precharge all banks
| style="text-align:left;" | सभी बैंकों को प्रीचार्ज करें
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{yes|L}} || {{no|H}}  || {{yes|L}} || colspan=3 {{n/a|V}} || {{no|H}}  || {{n/a|V}}
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{yes|L}} || {{no|H}}  || {{yes|L}} || colspan=3 {{n/a|V}} || {{no|H}}  || {{n/a|V}}
|-
|-
| style="text-align:left;" | Precharge one bank
| style="text-align:left;" | एक बैंक को प्रीचार्ज करें
| {{yes|L}} || Bank     || {{no|H}}  || {{n/a|V}} || {{yes|L}} || {{no|H}}  || {{yes|L}} || colspan=3 {{n/a|V}} || {{yes|L}} || {{n/a|V}}
| {{yes|L}} || बैंक     || {{no|H}}  || {{n/a|V}} || {{yes|L}} || {{no|H}}  || {{yes|L}} || colspan=3 {{n/a|V}} || {{yes|L}} || {{n/a|V}}
|-
|-
| style="text-align:left;" | Refresh
| style="text-align:left;" | रिफ्रेश
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{yes|L}} || {{yes|L}} || {{no|H}}  || colspan=5 {{n/a|V}}
| {{yes|L}} || {{n/a|V}} || {{no|H}}  || {{n/a|V}} || {{yes|L}} || {{yes|L}} || {{no|H}}  || colspan=5 {{n/a|V}}
|-
|-
| style="text-align:left;" | Mode register set (MR0–MR6)
| style="text-align:left;" | मोड रजिस्टर सेट  (एमआर0–एमआर6)
| {{yes|L}} || Register || {{no|H}}  || <!-- Reserved -->{{n/a|L}} || {{yes|L}} || {{yes|L}} || {{yes|L}} || <!-- Reserved -->{{n/a|L}} || colspan=4 | Data
| {{yes|L}} || पंजीकरण || {{no|H}}  || <!-- Reserved -->{{n/a|L}} || {{yes|L}} || {{yes|L}} || {{yes|L}} || <!-- Reserved -->{{n/a|L}} || colspan=4 | Data
|-
|-
| colspan="14" style="background-color:#FFF;" | <small>{{flatlist|
| colspan="14" style="background-color:#FFF;" | <small>{{flatlist|
Line 134: Line 121:
}}</small>
}}</small>
|}
|}
हालाँकि यह अभी भी मौलिक रूप से उसी तरह से संचालित होता है, DDR4 SDRAM#Commands में एक बड़ा बदलाव करता है। एक नया कमांड सिग्नल, {{overline|ACT}}, सक्रिय (खुली पंक्ति) कमांड को इंगित करने के लिए कम है।
चूंकि यह अभी भी मौलिक रूप से उसी तरह से संचालित होता है, डीडीआर4 पिछली एसडीआरएएम  पीढ़ियों द्वारा उपयोग किए जाने वाले कमांड स्वरूपों में एक बड़ा बदलाव करता है। सक्रिय (खुली पंक्ति) कमांड को इंगित करने के लिए एक नया कमांड सिग्नल, {{overline|ACT}}, कम है।


सक्रिय आदेश को किसी अन्य की तुलना में अधिक पता बिट्स की आवश्यकता होती है (16 Gbit भाग में 18 पंक्ति पता बिट्स), इसलिए मानक {{overline|RAS}}, {{overline|CAS}}, और {{overline|WE}} सक्रिय कम संकेतों को उच्च-क्रम वाले पता बिट्स के साथ साझा किया जाता है जिनका उपयोग कब नहीं किया जाता है {{overline|ACT}} ऊंचा है। का संयोजन {{overline|RAS}}= एल और {{overline|CAS}}={{overline|WE}}= एच जो पहले एक सक्रिय कमांड को एन्कोड करता था अप्रयुक्त है।
सक्रिय कमांड को किसी भी अन्य (16 Gbit भाग में 18 पंक्ति पता बिट्स) की तुलना में अधिक पता बिट्स की आवश्यकता होती है, इसलिए मानक {{overline|RAS}}, {{overline|CAS}}, और {{overline|WE}} सक्रिय कम संकेतों को उच्च-क्रम वाले पता बिट्स के साथ साझा किया जाता है जिनका उपयोग कब नहीं किया जाता है {{overline|ACT}} ऊंचा है। का संयोजन {{overline|RAS}}= एल और {{overline|CAS}}={{overline|WE}}= एच जो पहले एक सक्रिय कमांड को एन्कोड करता था अप्रयुक्त है।


जैसा कि पिछले एसडीआरएएम एनकोडिंग में होता है, ए10 का उपयोग कमांड वेरिएंट का चयन करने के लिए किया जाता है: रीड एंड राइट कमांड पर ऑटो-प्रीचार्ज, और प्रीचार्ज कमांड के लिए एक बैंक बनाम सभी बैंक। यह ZQ अंशांकन कमांड के दो प्रकारों का भी चयन करता है।
जैसा कि पिछले एसडीआरएएम एनकोडिंग में होता है, A10 का उपयोग कमांड वेरिएंट का चयन करने के लिए किया जाता है: रीड एंड राइट कमांड पर ऑटो-प्रीचार्ज, और प्रीचार्ज कमांड के लिए एक बैंक विरुद्ध सभी बैंक होते है। यह ZQ अंशांकन कमांड के दो प्रकारों का भी चयन करता है।


DDR3 की तरह, A12 का उपयोग बर्स्ट चॉप के अनुरोध के लिए किया जाता है: चार ट्रांसफर के बाद 8-ट्रांसफर बर्स्ट का ट्रंकेशन। हालांकि बैंक अभी भी व्यस्त है और अन्य आदेशों के लिए अनुपलब्ध है जब तक कि आठ स्थानांतरण समय समाप्त नहीं हो जाते, एक अलग बैंक तक पहुँचा जा सकता है।
डीडीआर3 की तरह, A12 का उपयोग बर्स्ट चॉप के अनुरोध के लिए किया जाता है: चार स्थानांतरण के बाद 8-स्थानांतरण बर्स्ट का ट्रंकेशन। चूंकि बैंक अभी भी व्यस्त है और अन्य आदेशों के लिए अनुपलब्ध है जब तक कि आठ स्थानांतरण समय समाप्त नहीं हो जाते, एक भिन्न बैंक तक पहुँचा जा सकता है।


साथ ही, बैंक पतों की संख्या बहुत बढ़ा दी गई है। प्रत्येक DRAM के भीतर 16 बैंकों तक का चयन करने के लिए चार बैंक चुनिंदा बिट्स हैं: दो बैंक एड्रेस बिट्स (BA0, BA1), और दो बैंक समूह बिट्स (BG0, BG1)। एक ही बैंक समूह के भीतर बैंकों तक पहुँचने पर अतिरिक्त समय प्रतिबंध हैं; किसी भिन्न बैंक समूह में किसी बैंक तक पहुँचना तेज़ है।
साथ ही, बैंक पतों की संख्या बहुत बढ़ा दी गई है। प्रत्येक डीआरएएम के अन्दर 16 बैंकों तक का चयन करने के लिए चार बैंक योग्य बिट्स हैं: दो बैंक एड्रेस बिट्स (BA0, BA1), और दो बैंक समूह बिट्स (BG0, BG1)। एक ही बैंक समूह के अन्दर बैंकों तक पहुँचने पर अतिरिक्त समय प्रतिबंध हैं; किसी भिन्न बैंक समूह में किसी बैंक तक पहुँचना तेज़ है।


इसके अलावा, तीन चिप सेलेक्ट सिग्नल (C0, C1, C2) हैं, जो आठ मल्टी-चिप मॉड्यूल # चिप स्टैक MCM को एक DRAM पैकेज के अंदर रखने की अनुमति देते हैं। ये प्रभावी रूप से तीन और बैंक चुनिंदा बिट्स के रूप में कार्य करते हैं, कुल सात (128 संभावित बैंक) लाते हैं।
इसके अतिरिक्त, तीन चिप सेलेक्ट सिग्नल (C0, C1, C2) हैं, जो आठ स्टैक्ड चिप्स को एक ही DRAM पैकेज के अंदर रखने की अनुमति देते हैं। ये प्रभावी रूप से तीन और बैंक योग्य बिट्स के रूप में कार्य करते हैं, कुल सात (128 संभावित बैंक) लाते हैं।


मानक स्थानांतरण दरें 1600, 1866, 2133, 2400, 2666, 2933, और 3200 मीट्रिक टन/सेकेंड हैं<ref name="ddr4" /><ref name="ddr4b">{{Citation |url=https://www.jedec.org/system/files/docs/JESD79-4B.pdf |title= JEDEC Standard JESD79-4B: DDR4 SDRAM |date=June 2017 |access-date=2017-08-18 |publisher=JEDEC Solid State Technology Association}}.  Username "[[cypherpunk]]s" and password "cypherpunks" will allow download.</ref> ({{frac|12|15}}, {{frac|14|15}}, {{frac|16|15}}, {{frac|18|15}}, {{frac|20|15}}, {{frac|22|15}}, और {{frac|24|15}}GHz क्लॉक फ़्रीक्वेंसी, डबल डेटा रेट), DDR4-4800 तक की गति के साथ (2400 MHz क्लॉक) व्यावसायिक रूप से उपलब्ध है।<ref>{{cite news|url=https://www.tomshardware.com/news/gskill-ddr4-4800-memory-computex,34825.html|title=जी.स्किल ने कंप्यूटेक्स में अपनी तेज तेज डीडीआर4-4800 लाई|last=Lynch|first=Steven|date=19 June 2017|journal=[[Tom's Hardware]]}}</ref>
मानक स्थानांतरण दरें 1600, 1866, 2133, 2400, 2666, 2933, और 3200 मीट्रिक टन/सेकेंड हैं<ref name="ddr4" /><ref name="ddr4b">{{Citation |url=https://www.jedec.org/system/files/docs/JESD79-4B.pdf |title= JEDEC Standard JESD79-4B: DDR4 SDRAM |date=June 2017 |access-date=2017-08-18 |publisher=JEDEC Solid State Technology Association}}.  Username "[[cypherpunk]]s" and password "cypherpunks" will allow download.</ref> ({{frac|12|15}}, {{frac|14|15}}, {{frac|16|15}}, {{frac|18|15}}, {{frac|20|15}}, {{frac|22|15}}, और {{frac|24|15}}GHz क्लॉक फ़्रीक्वेंसी, डबल डेटा रेट), डीडीआर4-4800 तक की गति के साथ (2400 MHz क्लॉक) व्यावसायिक रूप से उपलब्ध है।<ref>{{cite news|url=https://www.tomshardware.com/news/gskill-ddr4-4800-memory-computex,34825.html|title=जी.स्किल ने कंप्यूटेक्स में अपनी तेज तेज डीडीआर4-4800 लाई|last=Lynch|first=Steven|date=19 June 2017|journal=[[Tom's Hardware]]}}</ref>
=== डिजाइन विचार ===
माइक्रोन टेक्नोलॉजी की डीडीआर4 टीम ने IC और PCB डिज़ाइन के लिए कुछ प्रमुख बिंदुओं की पहचान की:<ref name= Denali>{{cite web |title= DDR4 DRAM पर नवीनतम स्कूप चाहते हैं? यहाँ IC, सिस्टम और PCB डिज़ाइनरों की रुचि वाली माइक्रोन टीम की ओर से कुछ तकनीकी उत्तर दिए गए हैं|url=http://denalimemoryreport.com/2012/07/26/want-the-latest-scoop-on-ddr4-dram-here-are-some-technical-answers-from-the-micron-team-of-interest-to-ic-system-and-pcb-designers/ |publisher= Denali Memory Report, a memory market reporting site|access-date=22 April 2013 |date= 2012-07-26 |archive-url= https://web.archive.org/web/20131202235148/http://denalimemoryreport.com/2012/07/26/want-the-latest-scoop-on-ddr4-dram-here-are-some-technical-answers-from-the-micron-team-of-interest-to-ic-system-and-pcb-designers/ |archive-date= 2013-12-02}}</ref>


आईसी डिजाइन:<ref name="Denali" />


=== डिजाइन विचार ===
* VrefDQ अंशांकन (डीडीआर4 के लिए आवश्यक है कि नियंत्रक द्वारा VrefDQ अंशांकन किया जाए);
माइक्रोन टेक्नोलॉजी की DDR4 टीम ने IC और PCB डिज़ाइन के लिए कुछ प्रमुख बिंदुओं की पहचान की:<ref name= Denali>{{cite web |title= DDR4 DRAM पर नवीनतम स्कूप चाहते हैं? यहाँ IC, सिस्टम और PCB डिज़ाइनरों की रुचि वाली माइक्रोन टीम की ओर से कुछ तकनीकी उत्तर दिए गए हैं|url=http://denalimemoryreport.com/2012/07/26/want-the-latest-scoop-on-ddr4-dram-here-are-some-technical-answers-from-the-micron-team-of-interest-to-ic-system-and-pcb-designers/ |publisher= Denali Memory Report, a memory market reporting site|access-date=22 April 2013 |date= 2012-07-26 |archive-url= https://web.archive.org/web/20131202235148/http://denalimemoryreport.com/2012/07/26/want-the-latest-scoop-on-ddr4-dram-here-are-some-technical-answers-from-the-micron-team-of-interest-to-ic-system-and-pcb-designers/ |archive-date= 2013-12-02}}</ref>
*नई एड्रेसिंग स्कीम (बैंक ग्रुपिंग, {{overline|ACT}} बदलने के लिए {{overline|RAS}}, {{overline|CAS}}, और {{overline|WE}} आदेश, PAR और {{overline|Alert}} त्रुटि जाँच के लिए और {{overline|DBI}} डेटा बस व्युक्रम के लिए);
आईसी डिजाइन:<ref name=Denali />* VrefDQ अंशांकन (DDR4 के लिए आवश्यक है कि नियंत्रक द्वारा VrefDQ अंशांकन किया जाए);
* नई एड्रेसिंग स्कीम (बैंक ग्रुपिंग, {{overline|ACT}} बदलने के लिए {{overline|RAS}}, {{overline|CAS}}, और {{overline|WE}} आदेश, PAR और {{overline|Alert}} त्रुटि जाँच के लिए और {{overline|DBI}} डेटा बस उलटा के लिए);
* नई बिजली बचत सुविधाएँ (कम-पावर ऑटो सेल्फ-रिफ्रेश, तापमान-नियंत्रित रिफ्रेश, फाइन-ग्रैन्युलैरिटी रिफ्रेश, डेटा-बस इनवर्जन, और सीएमडी/एडीडीआर लेटेंसी)।
* नई बिजली बचत सुविधाएँ (कम-पावर ऑटो सेल्फ-रिफ्रेश, तापमान-नियंत्रित रिफ्रेश, फाइन-ग्रैन्युलैरिटी रिफ्रेश, डेटा-बस इनवर्जन, और सीएमडी/एडीडीआर लेटेंसी)।


सर्किट बोर्ड डिजाइन:<ref name=Denali />* नई बिजली आपूर्ति (1.2 V पर VDD/VDDQ और 2.5 V पर वर्डलाइन बूस्ट, जिसे VPP के नाम से जाना जाता है);
सर्किट बोर्ड डिजाइन:<ref name=Denali />
* VrefDQ को DRAM में आंतरिक रूप से आपूर्ति की जानी चाहिए जबकि VrefCA को बोर्ड से बाहरी रूप से आपूर्ति की जाती है;
* DQ पिन सूडो-ओपन-ड्रेन I/O का उपयोग करके हाई टर्मिनेट होते हैं (यह DDR3 में CA पिन से भिन्न होता है जो VTT के लिए केंद्र-टैप होते हैं)।<ref name=Denali />


रोवहैमर मिटिगेशन तकनीकों में बड़े स्टोरेज कैपेसिटर शामिल हैं, एड्रेस स्पेस लेआउट रेंडमाइजेशन और ड्यूल-वोल्टेज I/O लाइनों का उपयोग करने के लिए एड्रेस लाइन्स को संशोधित करना जो संभावित सीमा स्थितियों को अलग करता है जिसके परिणामस्वरूप उच्च लिखने/पढ़ने की गति पर अस्थिरता हो सकती है।
* नई बिजली आपूर्ति (1.2 V पर VDD/VDDQ और 2.5 V पर वर्डलाइन बूस्ट, जिसे VPP के नाम से जाना जाता है);
*VrefDQ को डीआरएएम में आंतरिक रूप से आपूर्ति की जानी चाहिए जबकि VrefCA को बोर्ड से बाहरी रूप से आपूर्ति की जाती है;
* DQ पिन सूडो-ओपन-ड्रेन I/O का उपयोग करके हाई टर्मिनेट (यह डीडीआर3 में CA पिन से भिन्न होता है जो VTT के लिए केंद्र-टैप होते हैं) होते हैं।<ref name="Denali" />
 
रोवहैमर मिटिगेशन तकनीकों में बड़े स्टोरेज कैपेसिटर सम्मिलित हैं, एड्रेस स्पेस लेआउट रेंडमाइजेशन और ड्यूल-वोल्टेज I/O लाइनों का उपयोग करने के लिए एड्रेस लाइन्स को संशोधित करना जो संभावित सीमा स्थितियों को भिन्न करता है जिसके परिणामस्वरूप उच्च लिखने/पढ़ने की गति पर अस्थिरता हो सकती है।


=== मॉड्यूल पैकेजिंग ===
=== मॉड्यूल पैकेजिंग ===
फाइल: माइक्रोन-टॉप बैक पीएनआर° द्वारा डीडीआर 4 रैम एसओ-डीआईएमएम 16 जीबी0841.jpg|thumb| 16 GB{{binpre}} माइक्रोन टेक्नोलॉजी द्वारा DDR4 SO-DIMM मॉड्यूल
डीडीआर4 मेमोरी को 288-पिन ड्यूल इन-लाइन मेमोरी मॉड्यूल (DIMMs) में आपूर्ति की जाती है, जो 240-पिन डीडीआर3 DIMM के आकार के समान है। बढ़ी हुई संख्या को समान 5¼ इंच ({{convert |5+1/4|in|mm|2 |adj=on|disp=out}}) मानक DIMM लंबाई, लेकिन ऊंचाई ({{convert |31.25|mm|in |disp= x|/||2 |abbr= on}} के अतिरिक्त {{convert|30.35|mm|in|disp=x|/||1|abbr=on}}) थोड़ी बढ़ जाती है सिग्नल रूटिंग को आसान बनाने के लिए, और अधिक सिग्नल परतों को समायोजित करने के लिए मोटाई (1.0 से 1.2 मिमी तक) भी बढ़ा दी गई है।<ref>{{Citation | url = http://www.jedec.org/sites/default/files/docs/MO-309E.pdf | publisher = JEDEC | title = MO-309E | type = whitepaper | access-date = Aug 20, 2014 }}.</ref> डीडीआर4 DIMM मॉड्यूल में थोड़ा घुमावदार किनारा कनेक्टर होता है, इसलिए मॉड्यूल डालने के दौरान सभी पिन एक ही समय में नहीं लगे होते हैं, जिससे सम्मिलन बल कम हो जाता है।<ref name="molex-ddr4">{{cite web | url = http://www.arroweurope.com/services/arrow-download-center.html?tx_sfdownloadcenter%5Bdownload%5D=86 | title = Molex DDR4 DIMM सॉकेट, हैलोजन मुक्त| year = 2012 | access-date = 2015-06-22 | publisher = [[Molex]] | website = Arrow Europe}}</ref>
DDR4 मेमोरी को 288-पिन ड्यूल इन-लाइन मेमोरी मॉड्यूल (DIMMs) में आपूर्ति की जाती है, जो 240-पिन DDR3 DIMM के आकार के समान है। बढ़ी हुई संख्या को समान 5¼ इंच ({{convert |5+1/4|in|mm|2 |adj=on|disp=out}}) मानक DIMM लंबाई, लेकिन ऊंचाई थोड़ी बढ़ जाती है ({{convert |31.25|mm|in |disp= x|/||2 |abbr= on}} के बजाय {{convert|30.35|mm|in|disp=x|/||1|abbr=on}}) सिग्नल रूटिंग को आसान बनाने के लिए, और अधिक सिग्नल परतों को समायोजित करने के लिए मोटाई भी बढ़ा दी गई है (1.0 से 1.2 मिमी तक)<ref>{{Citation | url = http://www.jedec.org/sites/default/files/docs/MO-309E.pdf | publisher = JEDEC | title = MO-309E | type = whitepaper | access-date = Aug 20, 2014 }}.</ref> DDR4 DIMM मॉड्यूल में थोड़ा घुमावदार किनारा कनेक्टर होता है, इसलिए मॉड्यूल डालने के दौरान सभी पिन एक ही समय में नहीं लगे होते हैं, जिससे सम्मिलन बल कम हो जाता है।<ref name= "molex-ddr4">{{cite web | url = http://www.arroweurope.com/services/arrow-download-center.html?tx_sfdownloadcenter%5Bdownload%5D=86 | title = Molex DDR4 DIMM सॉकेट, हैलोजन मुक्त| year = 2012 | access-date = 2015-06-22 | publisher = [[Molex]] | website = Arrow Europe}}</ref>
DDR4 SO-DIMM में DDR3 SO-DIMM के 204 पिन के बजाय 260 पिन होते हैं, जो 0.6 मिमी के बजाय 0.5 पर स्थित होते हैं, और 2.0 मिमी चौड़े (69.6 बनाम 67.6 मिमी) होते हैं, लेकिन ऊंचाई में समान 30 मिमी रहते हैं।<ref>{{cite web | url = http://www.micron.com/-/media/documents/products/data%20sheet/modules/sodimm/ddr4/asf18c1gx72hz.pdf | title = DDR4 SDRAM SO-DIMM (MTA18ASF1G72HZ, 8 GB) डेटाशीट| date = 2014-09-10 | access-date = 2014-11-20 | publisher = [[Micron Technology]] | url-status = dead | archive-url = https://web.archive.org/web/20141129035318/http://www.micron.com/-/media/documents/products/data%20sheet/modules/sodimm/ddr4/asf18c1gx72hz.pdf | archive-date = 2014-11-29 }}</ref>
अपने स्काइलेक (माइक्रोआर्किटेक्चर) के लिए, इंटेल ने यूनिडीआईएमएम नामक एक एसओ-डीआईएमएम पैकेज तैयार किया, जिसे डीडीआर3 या डीडीआर4 चिप्स के साथ पॉप्युलेट किया जा सकता है। साथ ही, स्काईलेक सीपीयू के एकीकृत मेमोरी कंट्रोलर (आईएमसी) को किसी भी प्रकार की मेमोरी के साथ काम करने में सक्षम होने की घोषणा की जाती है। UniDIMMs का उद्देश्य DDR3 से DDR4 में बाज़ार परिवर्तन में मदद करना है, जहाँ मूल्य निर्धारण और उपलब्धता RAM प्रकार को स्विच करने के लिए अवांछनीय बना सकती है। UniDIMM के समान आयाम और नियमित DDR4 SO-DIMM के रूप में पिन की संख्या होती है, लेकिन असंगत DDR4 SO-DIMM सॉकेट में आकस्मिक उपयोग से बचने के लिए किनारे कनेक्टर के पायदान को अलग तरह से रखा जाता है।<ref>{{cite web|url=https://www.techpowerup.com/205231/how-intel-plans-to-transition-between-ddr3-and-ddr4-for-the-mainstream|title=मेनस्ट्रीम के लिए इंटेल DDR3 और DDR4 के बीच संक्रमण की योजना कैसे बनाता है|work=Tech Power Up}}</ref>


डीडीआर4 SO-DIMM में डीडीआर3 SO-DIMM के 204 पिन के अतिरिक्त 260 पिन होते हैं, जो 0.6 मिमी के अतिरिक्त 0.5 पर स्थित होते हैं, और 2.0 मिमी चौड़े (69.6 बनाम 67.6 मिमी) होते हैं, लेकिन ऊंचाई में समान 30 मिमी रहते हैं।<ref>{{cite web | url = http://www.micron.com/-/media/documents/products/data%20sheet/modules/sodimm/ddr4/asf18c1gx72hz.pdf | title = DDR4 SDRAM SO-DIMM (MTA18ASF1G72HZ, 8 GB) डेटाशीट| date = 2014-09-10 | access-date = 2014-11-20 | publisher = [[Micron Technology]] | url-status = dead | archive-url = https://web.archive.org/web/20141129035318/http://www.micron.com/-/media/documents/products/data%20sheet/modules/sodimm/ddr4/asf18c1gx72hz.pdf | archive-date = 2014-11-29 }}</ref>


अपने स्काइलेक (माइक्रोआर्किटेक्चर) के लिए, इंटेल ने यूनिडीआईएमएम नामक एक एसओ-डीआईएमएम पैकेज तैयार किया, जिसे डीडीआर3 या डीडीआर4 चिप्स के साथ पॉप्युलेट किया जा सकता है। साथ ही, स्काईलेक सीपीयू के एकीकृत मेमोरी कंट्रोलर (आईएमसी) को किसी भी प्रकार की मेमोरी के साथ काम करने में सक्षम होने की घोषणा की जाती है। UniDIMMs का उद्देश्य डीडीआर3 से डीडीआर4 में बाज़ार परिवर्तन में मदद करना है, जहाँ मूल्य निर्धारण और उपलब्धता RAM प्रकार को स्विच करने के लिए अवांछनीय बना सकती है। UniDIMM के समान आयाम और नियमित डीडीआर4 SO-DIMM के रूप में पिन की संख्या होती है, लेकिन असंगत डीडीआर4 SO-DIMM सॉकेट में आकस्मिक उपयोग से बचने के लिए किनारे कनेक्टर के पायदान को भिन्न तरह से रखा जाता है।<ref>{{cite web|url=https://www.techpowerup.com/205231/how-intel-plans-to-transition-between-ddr3-and-ddr4-for-the-mainstream|title=मेनस्ट्रीम के लिए इंटेल DDR3 और DDR4 के बीच संक्रमण की योजना कैसे बनाता है|work=Tech Power Up}}</ref>
== मॉड्यूल ==
== मॉड्यूल ==


Line 173: Line 162:
{|class="wikitable floatright" style="text-align:center; font-size:90%;"
{|class="wikitable floatright" style="text-align:center; font-size:90%;"
|-
|-
! scope="col" | Standard <br/>name
! scope="col" | मानक
! scope="col" | Memory<br/>clock<br /><small>(MHz)</small>
नाम
! scope="col" | I/O bus<br/>clock<br /><small>(MHz)</small>
! scope="col" | स्मृति
! scope="col" | Data<br/>rate<br /><small>([[Transfer (computing)|MT/s]]){{Efn|1 MT {{=}} one million transfers}}</small>
घड़ी
! scope="col" | Module<br/>name
 
! scope="col" | Peak trans-<br />fer rate<br /><small>(MB/s){{Efn|1 MB {{=}} one million bytes}}</small>
(मेगाहर्ट्ज)
! scope="col" | Timings<br/><small>CL-tRCD-tRP</small>
! scope="col" | आई/ओ बस
! scope="col" | CAS<br />latency<br/><small>(ns)</small>
घड़ी
 
(मेगाहर्ट्ज)
! scope="col" | डाटा<br/>रेट<br /><small>([[Transfer (computing)|MT/s]]){{Efn|1 MT {{=}} one million transfers}}</small>
! scope="col" | मापांक
नाम
! scope="col" | पीक स्थानांतरण रेट<br /><small>(एमबी/एस){{Efn|1 MB {{=}} one million bytes}}</small>
! scope="col" | समय<br/><small>सीएल-टीआरसीडी-टीआरपी</small>
! scope="col" | कैस
विलंब
 
(एनएस)
|-
|-
| DDR4-1600J*<br />DDR4-1600K <br />DDR4-1600L || 200    || 800    || 1600    || PC4-12800 || 12800    || 10-10-10<br />11-11-11<br />12-12-12 || 12.5<br />13.75 <br />15
| डीडीआर4-1600J*<br />डीडीआर4-1600K <br />डीडीआर4-1600L || 200    || 800    || 1600    || PC4-12800 || 12800    || 10-10-10<br />11-11-11<br />12-12-12 || 12.5<br />13.75 <br />15
|-
|-
| DDR4-1866L*<br />DDR4-1866M<br />DDR4-1866N  || 233.33 || 933.33  || 1866.67 || PC4-14900 || 14933.33 || 12-12-12<br />13-13-13<br />14-14-14 || 12.857<br />13.929<br />15
| डीडीआर4-1866L*<br />डीडीआर4-1866M<br />डीडीआर4-1866N  || 233.33 || 933.33  || 1866.67 || PC4-14900 || 14933.33 || 12-12-12<br />13-13-13<br />14-14-14 || 12.857<br />13.929<br />15
|-
|-
| DDR4-2133N*<br />DDR4-2133P<br />DDR4-2133R  || 266.67 || 1066.67 || 2133.33 || PC4-17000 || 17066.67 || 14-14-14<br />15-15-15<br />16-16-16 || 13.125<br />14.063<br />15
| डीडीआर4-2133N*<br />डीडीआर4-2133P<br />डीडीआर4-2133R  || 266.67 || 1066.67 || 2133.33 || PC4-17000 || 17066.67 || 14-14-14<br />15-15-15<br />16-16-16 || 13.125<br />14.063<br />15
|-
|-
| DDR4-2400P*<br />DDR4-2400R<br />DDR4-2400T<br />DDR4-2400U  || 300    || 1200    || 2400    || PC4-19200 || 19200    || 15-15-15<br />16-16-16<br />17-17-17<br />18-18-18 || 12.5 <br />13.32 <br />14.16 <br />15
| डीडीआर4-2400P*<br />डीडीआर4-2400R<br />डीडीआर4-2400T<br />डीडीआर4-2400U  || 300    || 1200    || 2400    || PC4-19200 || 19200    || 15-15-15<br />16-16-16<br />17-17-17<br />18-18-18 || 12.5 <br />13.32 <br />14.16 <br />15
|-
|-
| DDR4-2666T<br />DDR4-2666U<br />DDR4-2666V<br />DDR4-2666W  || 333.33 || 1333.33 || 2666.67 || PC4-21300 || 21333.33 || 17-17-17<br />18-18-18<br />19-19-19<br />20-20-20 || 12.75 <br />13.50 <br />14.25 <br />15
| डीडीआर4-2666T<br />डीडीआर4-2666U<br />डीडीआर4-2666V<br />डीडीआर4-2666W  || 333.33 || 1333.33 || 2666.67 || PC4-21300 || 21333.33 || 17-17-17<br />18-18-18<br />19-19-19<br />20-20-20 || 12.75 <br />13.50 <br />14.25 <br />15
|-
|-
| DDR4-2933V<br />DDR4-2933W<br />DDR4-2933Y<br />DDR4-2933AA  || 366.67 || 1466.67 || 2933.33 || PC4-23466 || 23466.67 || 19-19-19<br />20-20-20<br />21-21-21<br />22-22-22 || 12.96 <br />13.64 <br />14.32 <br />15
| डीडीआर4-2933V<br />डीडीआर4-2933W<br />डीडीआर4-2933Y<br />डीडीआर4-2933AA  || 366.67 || 1466.67 || 2933.33 || PC4-23466 || 23466.67 || 19-19-19<br />20-20-20<br />21-21-21<br />22-22-22 || 12.96 <br />13.64 <br />14.32 <br />15
|-
|-
| DDR4-3200W<br />DDR4-3200AA<br />DDR4-3200AC  || 400    || 1600    || 3200    || PC4-25600 || 25600    || 20-20-20<br />22-22-22<br />24-24-24 || 12.5 <br />13.75 <br />15
| डीडीआर4-3200W<br />डीडीआर4-3200AA<br />डीडीआर4-3200AC  || 400    || 1600    || 3200    || PC4-25600 || 25600    || 20-20-20<br />22-22-22<br />24-24-24 || 12.5 <br />13.75 <br />15
|}
|}
;CAS लेटेंसी (CL): मेमोरी में कॉलम एड्रेस भेजने और प्रतिक्रिया में डेटा की शुरुआत के बीच क्लॉक सिग्नल
;CAS लेटेंसी (CL): मेमोरी में कॉलम एड्रेस भेजने और प्रतिक्रिया में डेटा की प्रारंभ के बीच क्लॉक सिग्नल
tRCD: पंक्ति के बीच घड़ी चक्र सक्रिय और पढ़ता/लिखता है
tRCD: पंक्ति के बीच घड़ी चक्र सक्रिय और पढ़ता/लिखता है
टीआरपी: रो प्रीचार्ज और एक्टिवेट के बीच क्लॉक साइकिल
टीआरपी: रो प्रीचार्ज और एक्टिवेट के बीच क्लॉक साइकिल


DDR4-xxxx प्रति-बिट डेटा अंतरण दर को दर्शाता है, और आमतौर पर DDR चिप्स का वर्णन करने के लिए उपयोग किया जाता है। PC4-xxxxx प्रति सेकंड मेगाबाइट्स में समग्र अंतरण दर को दर्शाता है, और केवल मॉड्यूल (इकट्ठे DIMMs) पर लागू होता है। क्योंकि DDR4 मेमोरी मॉड्यूल 8 बाइट्स (64 डेटा बिट्स) चौड़ी बस पर डेटा ट्रांसफर करते हैं, मॉड्यूल पीक ट्रांसफर रेट की गणना प्रति सेकंड ट्रांसफर करके और आठ से गुणा करके की जाती है।<ref>{{Cite web|url=http://frankdenneman.nl/2015/02/25/memory-deep-dive-ddr4/|title=मेमोरी डीप डाइव: DDR4 मेमोरी|last=Denneman|first=Frank|date=2015-02-25|website=frankdenneman.nl|access-date=2017-05-14}}</ref>
डीडीआर4-xxxx प्रति-बिट डेटा अंतरण दर को दर्शाता है, और सामान्यतः डीडीआर चिप्स का वर्णन करने के लिए उपयोग किया जाता है। PC4-xxxxx प्रति सेकंड मेगाबाइट्स में समग्र अंतरण दर को दर्शाता है, और केवल मॉड्यूल (एकत्र DIMMs) पर लागू होता है। क्योंकि डीडीआर4 मेमोरी मॉड्यूल 8 बाइट्स (64 डेटा बिट्स) चौड़ी बस पर डेटा स्थानांतरण करते हैं, मॉड्यूल पीक स्थानांतरण रेट की गणना प्रति सेकंड स्थानांतरण करके और आठ से गुणा करके की जाती है।<ref>{{Cite web|url=http://frankdenneman.nl/2015/02/25/memory-deep-dive-ddr4/|title=मेमोरी डीप डाइव: DDR4 मेमोरी|last=Denneman|first=Frank|date=2015-02-25|website=frankdenneman.nl|access-date=2017-05-14}}</ref>




== {{Anchor|DDR5}}उत्तराधिकारी ==
== उत्तराधिकारी ==
2016 इंटेल डेवलपर फोरम में, DDR5 SDRAM के भविष्य पर चर्चा की गई। विनिर्देशों को 2016 के अंत में अंतिम रूप दिया गया था{{snd}} लेकिन 2020 से पहले कोई मॉड्यूल उपलब्ध नहीं होगा।<ref>{{cite web|url=http://www.golem.de/news/arbeitsspeicher-ddr5-naehert-sich-langsam-der-marktreife-1608-122737.html|title=मेमोरी: DDR5 धीरे-धीरे बाजार की परिपक्वता के करीब पहुंच रहा है|website=Golem.de }}</ref> अन्य स्मृति प्रौद्योगिकियां{{snd}} अर्थात् उच्च बैंडविड्थ मेमोरी संस्करण 3 और 4 में<ref>{{Cite web|url=https://www.computerbase.de/2018-03/ddr-hbm3-hbm4-ram/|title="DDR खत्म हो गया है": HBM3/HBM4 हाई-एंड सिस्टम के लिए बैंडविड्थ लाता है|first=Volker|last=Rißka|website=ComputerBase}}</ref>{{snd}} DDR4 को बदलने का लक्ष्य भी प्रस्तावित किया गया है।
2016 इंटेल डेवलपर फोरम में, डीडीआर5 एसडीआरएएम के भविष्य पर चर्चा की गई। विनिर्देशों को 2016 के अंत में अंतिम रूप दिया गया था{{snd}} लेकिन 2020 से पहले कोई मॉड्यूल उपलब्ध नहीं होगा।<ref>{{cite web|url=http://www.golem.de/news/arbeitsspeicher-ddr5-naehert-sich-langsam-der-marktreife-1608-122737.html|title=मेमोरी: DDR5 धीरे-धीरे बाजार की परिपक्वता के करीब पहुंच रहा है|website=Golem.de }}</ref> अन्य मेमोरी प्रौद्योगिकियां{{snd}} अर्थात् उच्च बैंडविड्थ मेमोरी संस्करण 3 और 4 में<ref>{{Cite web|url=https://www.computerbase.de/2018-03/ddr-hbm3-hbm4-ram/|title="DDR खत्म हो गया है": HBM3/HBM4 हाई-एंड सिस्टम के लिए बैंडविड्थ लाता है|first=Volker|last=Rißka|website=ComputerBase}}</ref>{{snd}} डीडीआर4 को बदलने का लक्ष्य भी प्रस्तावित किया गया है।


2011 में, JEDEC ने वाइड I/O 2 मानक प्रकाशित किया; यह कई मेमोरी को ढेर कर देता है, लेकिन यह सीधे सीपीयू के ऊपर और उसी पैकेज में होता है। यह मेमोरी लेआउट DDR4 SDRAM की तुलना में उच्च बैंडविड्थ और बेहतर शक्ति प्रदर्शन प्रदान करता है, और कम सिग्नल लंबाई वाले विस्तृत इंटरफ़ेस की अनुमति देता है। यह मुख्य रूप से उच्च प्रदर्शन एम्बेडेड और मोबाइल उपकरणों जैसे स्मार्टफोन में उपयोग किए जाने वाले विभिन्न मोबाइल डीडीआरएक्स एसडीआरएएम मानकों को बदलने का लक्ष्य रखता है।<ref>{{cite web|url=http://www.edn.com/electronics-blogs/practical-chip-design/4374004/Is-Wide-I-O-a-game-changer- |title=क्या वाइड I/O गेम चेंजर है?| first = Brian | last = Bailey |work= EDN}}</ref><ref>{{cite web|url=http://www.jedec.org/news/pressreleases/jedec-publishes-breakthrough-standard-wide-io-mobile-dram |title=JEDEC ने वाइड I/O मोबाइल DRAM के लिए निर्णायक मानक प्रकाशित किए| publisher = Jedec}}</ref> Hynix ने समान हाई बैंडविड्थ मेमोरी (HBM) प्रस्तावित की, जिसे JEDEC JESD235 के रूप में प्रकाशित किया गया था। वाइड I/O 2 और HBM दोनों एक बहुत विस्तृत समानांतर मेमोरी इंटरफ़ेस का उपयोग करते हैं, जो वाइड I/O 2 (DDR4 के लिए 64 बिट्स की तुलना में) के लिए 512 बिट चौड़ा है, DDR4 की तुलना में कम आवृत्ति पर चल रहा है।<ref name="extreme">{{cite web |url= http://www.extremetech.com/computing/197720-beyond-ddr4-understand-the-differences-between-wide-io-hbm-and-hybrid-memory-cube |title= DDR4 से परे: वाइड I/O, HBM और हाइब्रिड मेमोरी क्यूब के बीच अंतर|work= Extreme Tech |access-date=25 January 2015}}</ref> वाइड I/O 2 स्मार्टफोन जैसे उच्च-प्रदर्शन कॉम्पैक्ट उपकरणों पर लक्षित है, जहां इसे प्रोसेसर या सिस्टम ऑन ए चिप (SoC) पैकेज में एकीकृत किया जाएगा। एचबीएम ग्राफिक्स मेमोरी और सामान्य कंप्यूटिंग पर लक्षित है, जबकि एचएमसी हाई-एंड सर्वर और एंटरप्राइज़ एप्लिकेशन को लक्षित करता है।<ref name="extreme" />
2011 में, JEDEC ने वाइड I/O 2 मानक प्रकाशित किया; यह कई मेमोरी को ढेर कर देता है, लेकिन यह सीधे सीपीयू के ऊपर और उसी पैकेज में होता है। यह मेमोरी लेआउट डीडीआर4 एसडीआरएएम की तुलना में उच्च बैंडविड्थ और बेहतर शक्ति प्रदर्शन प्रदान करता है, और कम सिग्नल लंबाई वाले विस्तृत इंटरफ़ेस की अनुमति देता है। यह मुख्य रूप से उच्च प्रदर्शन एम्बेडेड और मोबाइल उपकरणों जैसे स्मार्टफोन में उपयोग किए जाने वाले विभिन्न मोबाइल डीडीआरएक्स एसडीआरएएम मानकों को बदलने का लक्ष्य रखता है।<ref>{{cite web|url=http://www.edn.com/electronics-blogs/practical-chip-design/4374004/Is-Wide-I-O-a-game-changer- |title=क्या वाइड I/O गेम चेंजर है?| first = Brian | last = Bailey |work= EDN}}</ref><ref>{{cite web|url=http://www.jedec.org/news/pressreleases/jedec-publishes-breakthrough-standard-wide-io-mobile-dram |title=JEDEC ने वाइड I/O मोबाइल DRAM के लिए निर्णायक मानक प्रकाशित किए| publisher = Jedec}}</ref> Hynix ने समान हाई बैंडविड्थ मेमोरी (HBM) प्रस्तावित की, जिसे JEDEC JESD235 के रूप में प्रकाशित किया गया था। वाइड I/O 2 और HBM दोनों एक बहुत विस्तृत समानांतर मेमोरी इंटरफ़ेस का उपयोग करते हैं, जो वाइड I/O 2 (डीडीआर4 के लिए 64 बिट्स की तुलना में) के लिए 512 बिट चौड़ा है, डीडीआर4 की तुलना में कम आवृत्ति पर चल रहा है।<ref name="extreme">{{cite web |url= http://www.extremetech.com/computing/197720-beyond-ddr4-understand-the-differences-between-wide-io-hbm-and-hybrid-memory-cube |title= DDR4 से परे: वाइड I/O, HBM और हाइब्रिड मेमोरी क्यूब के बीच अंतर|work= Extreme Tech |access-date=25 January 2015}}</ref> वाइड I/O 2 स्मार्टफोन जैसे उच्च-प्रदर्शन कॉम्पैक्ट उपकरणों पर लक्षित है, जहां इसे प्रोसेसर या सिस्टम ऑन ए चिप (SoC) पैकेज में एकीकृत किया जाएगा। एचबीएम ग्राफिक्स मेमोरी और सामान्य कंप्यूटिंग पर लक्षित है, जबकि एचएमसी हाई-एंड सर्वर और एंटरप्राइज़ एप्लिकेशन को लक्षित करता है।<ref name="extreme" />
 
माइक्रोन टेक्नोलॉजी की हाइब्रिड मेमोरी क्यूब (HMC) स्टैक्ड मेमोरी एक सीरियल इंटरफ़ेस का उपयोग करती है। कई अन्य संगणक बसों ने सीरियल बसों के साथ समानांतर बसों को बदलने की दिशा में पलायन किया है, उदाहरण के लिए समानांतर एटीए की जगह सीरियल एटीए के विकास, पारंपरिक पीसीआई की जगह पीसीआई एक्सप्रेस, और समानांतर बंदरगाहों की जगह सीरियल पोर्ट। सामान्य तौर पर, सीरियल बसों को बड़ा करना आसान होता है और उनमें कम तार/निशान होते हैं, जिससे सर्किट बोर्ड को डिजाइन करना आसान हो जाता है।<ref>{{cite web|url= http://www.epdtonthenet.net/article/85020/Goodbye-DDR-hello-serial-memory.aspx |title= Xilinx Ltd{{Snd}} अलविदा DDR, हेलो सीरियल मेमोरी|work= EPDT on the Net}}</ref><ref>{{cite web |url= http://www.xilinx.com/support/documentation/white_papers/wp456-DDR-serial-mem.pdf |last=Schmitz|first= Tamara |title= सीरियल मेमोरी का उदय और डीडीआर का भविष्य|date= October 27, 2014 |access-date= March 1, 2015}}</ref><ref>{{cite web|url= http://www.semiwiki.com/forum/content/3315-bye-bye-ddrn-protocol.html| work = SemiWiki | title = बाय-बाय DDRn प्रोटोकॉल?}}</ref>


माइक्रोन टेक्नोलॉजी की हाइब्रिड मेमोरी क्यूब (HMC) स्टैक्ड मेमोरी एक सीरियल इंटरफ़ेस का उपयोग करती है। कई अन्य कंप्यूटर बसों ने सीरियल बसों के साथ समानांतर बसों को बदलने की दिशा में पलायन किया है, उदाहरण के लिए समानांतर एटीए की जगह सीरियल एटीए के विकास, पारंपरिक पीसीआई की जगह पीसीआई एक्सप्रेस, और समानांतर बंदरगाहों की जगह सीरियल पोर्ट। सामान्य तौर पर, सीरियल बसों को बड़ा करना आसान होता है और उनमें कम तार/निशान होते हैं, जिससे सर्किट बोर्ड को डिजाइन करना आसान हो जाता है।<ref>{{cite web|url= http://www.epdtonthenet.net/article/85020/Goodbye-DDR-hello-serial-memory.aspx |title= Xilinx Ltd{{Snd}} अलविदा DDR, हेलो सीरियल मेमोरी|work= EPDT on the Net}}</ref><ref>{{cite web |url= http://www.xilinx.com/support/documentation/white_papers/wp456-DDR-serial-mem.pdf |last=Schmitz|first= Tamara |title= सीरियल मेमोरी का उदय और डीडीआर का भविष्य|date= October 27, 2014 |access-date= March 1, 2015}}</ref><ref>{{cite web|url= http://www.semiwiki.com/forum/content/3315-bye-bye-ddrn-protocol.html| work = SemiWiki | title = बाय-बाय DDRn प्रोटोकॉल?}}</ref>
लंबी अवधि में, विशेषज्ञ अनुमान लगाते हैं कि गैर-वाष्पशील रैम प्रकार जैसे पीसीएम (फेज-चेंज मेमोरी), आरआरएएम (रेसिस्टिव रैंडम-एक्सेस मेमोरी), या एमआरएएम (मैग्नेटोरसिस्टिव रैंडम-एक्सेस मेमोरी) डीडीआर4 एसडीआरएएम और इसके उत्तराधिकारियों को बदल सकते हैं।<ref>{{cite web|url=http://www.pcworld.com/article/3109505/components/dram-will-live-on-as-ddr5-memory-is-slated-to-reach-computers-in-2020.html|title=DRAM चालू रहेगा क्योंकि DDR5 मेमोरी 2020 में कंप्यूटरों तक पहुंचने वाली है}}</ref>
लंबी अवधि में, विशेषज्ञ अनुमान लगाते हैं कि गैर-वाष्पशील रैम प्रकार जैसे पीसीएम (फेज-चेंज मेमोरी), आरआरएएम (रेसिस्टिव रैंडम-एक्सेस मेमोरी), या एमआरएएम (मैग्नेटोरसिस्टिव रैंडम-एक्सेस मेमोरी) डीडीआर4 एसडीआरएएम और इसके उत्तराधिकारियों को बदल सकते हैं।<ref>{{cite web|url=http://www.pcworld.com/article/3109505/components/dram-will-live-on-as-ddr5-memory-is-slated-to-reach-computers-in-2020.html|title=DRAM चालू रहेगा क्योंकि DDR5 मेमोरी 2020 में कंप्यूटरों तक पहुंचने वाली है}}</ref>
GDDR5 SGRAM DDR3 SDRAM सिंक्रोनस ग्राफिक्स रैम का एक ग्राफिक्स प्रकार है, जिसे DDR4 से पहले पेश किया गया था, और यह DDR4 का उत्तराधिकारी नहीं है।
 
Gडीडीआर5 SGRAM डीडीआर3 एसडीआरएएम सिंक्रोनस ग्राफिक्स रैम का एक ग्राफिक्स प्रकार है, जिसे डीडीआर4 से पहले प्रस्तुत किया गया था, और यह डीडीआर4 का उत्तराधिकारी नहीं है।


== यह भी देखें ==
== यह भी देखें ==
Line 226: Line 229:




==इस पेज में लापता आंतरिक लिंक की सूची==


== बाहरी कड़ियाँ ==
== बाहरी कड़ियाँ ==
* {{Citation | publisher = JEDEC | url = http://www.jedec.org/category/technology-focus-area/main-memory-ddr3-ddr4-sdram | title = Main Memory: DDR3 & DDR4 SDRAM}}, [https://www.jedec.org/standards-documents/docs/jesd79-4a DDR4 SDRAM STANDARD (JESD79-4)]
* {{Citation | publisher = JEDEC | url = http://www.jedec.org/category/technology-focus-area/main-memory-ddr3-ddr4-sdram | title = Main Memory: DDR3 & DDR4 SDRAM}}, [https://www.jedec.org/standards-documents/docs/jesd79-4a डीडीआर4 एसडीआरएएम STANDARD (JESD79-4)]
* {{Citation|url=http://www.corsair.com/~/media/Corsair/download-files/manuals/dram/DDR4-White-Paper.pdf |title=DDR4 |type=white paper |publisher=Corsair Components |url-status=dead |archive-url=https://web.archive.org/web/20141010000932/http://www.corsair.com/~/media/Corsair/download-files/manuals/dram/DDR4-White-Paper.pdf |archive-date=October 10, 2014 }}.
* {{Citation|url=http://www.corsair.com/~/media/Corsair/download-files/manuals/dram/DDR4-White-Paper.pdf |title=DDR4 |type=white paper |publisher=Corsair Components |url-status=dead |archive-url=https://web.archive.org/web/20141010000932/http://www.corsair.com/~/media/Corsair/download-files/manuals/dram/DDR4-White-Paper.pdf |archive-date=October 10, 2014 }}.


{{DRAM}}
[[Category:All Wikipedia articles in need of updating]]
[[श्रेणी: एसडीआरएएम]]
[[Category:All articles with failed verification]]
 
[[Category:Articles with failed verification from October 2017]]
[[डी:डीडीआर-एसडीआरएएम#डीडीआर4-एसडीआरएएम]]
[[Category:Articles with failed verification from September 2019]]
 
[[Category:Articles with hatnote templates targeting a nonexistent page]]
 
[[Category:Articles with invalid date parameter in template]]
[[Category: Machine Translated Page]]
[[Category:Articles with short description]]
[[Category:CS1 Deutsch-language sources (de)]]
[[Category:CS1 English-language sources (en)]]
[[Category:CS1 errors]]
[[Category:CS1 français-language sources (fr)]]
[[Category:CS1 maint]]
[[Category:CS1 Ελληνικά-language sources (el)]]
[[Category:CS1 日本語-language sources (ja)]]
[[Category:Citation Style 1 templates|W]]
[[Category:Collapse templates]]
[[Category:Created On 18/12/2022]]
[[Category:Created On 18/12/2022]]
[[Category:Machine Translated Page]]
[[Category:Navigational boxes| ]]
[[Category:Navigational boxes without horizontal lists]]
[[Category:Pages with broken file links]]
[[Category:Pages with empty portal template]]
[[Category:Pages with reference errors]]
[[Category:Pages with script errors]]
[[Category:Portal templates with redlinked portals]]
[[Category:Short description with empty Wikidata description]]
[[Category:Sidebars with styles needing conversion]]
[[Category:Template documentation pages|Documentation/doc]]
[[Category:Templates based on the Citation/CS1 Lua module]]
[[Category:Templates generating COinS|Cite web]]
[[Category:Templates generating microformats]]
[[Category:Templates that are not mobile friendly]]
[[Category:Templates used by AutoWikiBrowser|Cite web]]
[[Category:Templates using TemplateData]]
[[Category:Wikipedia articles in need of updating from January 2018]]
[[Category:Wikipedia fully protected templates|Cite web]]
[[Category:Wikipedia metatemplates]]

Latest revision as of 12:00, 2 November 2023

डबल डेटा रेट 4 सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी (डीडीआर4 एसडीआरएएम) एक उच्च बैंडविड्थ (कंप्यूटिंग) (डबल डेटा रेट) इंटरफ़ेस के साथ सिंक्रोनस डायनेमिक रैंडम-एक्सेस मेमोरी का एक प्रकार है।

इसे 2014 में बाजार में प्रस्तुत किया गया था,[1][2][3] यह डायनेमिक रैंडम-एक्सेस मेमोरी (डीआरएएम) का एक प्रकार है, जिसमें से कुछ 1970 के दशक की प्रारंभ से उपयोग में हैं,[4] और डीडीआर2 एसडीआरएएम और डीडीआर3 एसडीआरएएम प्रौद्योगिकियों के लिए एक उच्च गति उत्तराधिकारी है।

डीडीआर4 अन्य कारकों के अतिरिक्त, भिन्न-भिन्न सिग्नलिंग वोल्टेज और भौतिक इंटरफ़ेस के कारण किसी भी प्रकार की रैंडम-एक्सेस मेमोरी (RAM) के साथ संगत नहीं है।

डीडीआर4 एसडीआरएएम को ईसीसी मेमोरी पर ध्यान केंद्रित करते हुए Q2 2014 में सार्वजनिक बाजार में प्रस्तुत किया गया था, जबकि गैर-ईसीसी डीडीआर4 मॉड्यूल 2014 की तीसरी तिमाही में उपलब्ध हो गए थे, जिसके साथ हैसवेल-ई प्रोसेसर लॉन्च किया गया था जिसके लिए डीडीआर4 मेमोरी की आवश्यकता होती है।

सुविधाएँ

अपने पूर्ववर्ती, डीडीआर3 पर डीडीआर4 के प्राथमिक लाभों में उच्च डेटा दर अंतरण गति के साथ उच्च मॉड्यूल घनत्व और कम वोल्टेज आवश्यकताएं सम्मिलित हैं।। डीडीआर3 के अधिकतम 16 GB प्रति DIMM की तुलना में डीडीआर4 मानक 64 गीगाबाइट तक के DIMM की अनुमति देता है।[5]

डीडीआर मेमोरी की पिछली पीढ़ियों के विपरीत, प्रीफ़ेच को डीडीआर3 में उपयोग किए गए 8n से ऊपर नहीं बढ़ाया गया है;[6]: 16  मूल बर्स्ट आकार आठ 64-बिट शब्द है, और प्रति सेकंड अधिक पढ़ने/लिखने के आदेश भेजकर उच्च बैंडविड्थ प्राप्त किए जाते हैं। इसकी अनुमति देने के लिए, मानक डीआरएएम बैंकों को दो या चार चयन योग्य बैंक समूहों में विभाजित करता है,[7] जहां विभिन्न बैंक समूहों में स्थानांतरण अधिक तेज़ी से किया जा सकता है।

क्योंकि बिजली की व्यय गति के साथ बढ़ती है, कम वोल्टेज अनुचित शक्ति और शीतलन आवश्यकताओं के बिना उच्च गति के संचालन की अनुमति देता है।

डीडीआर4 400 और 1067 MHz (डीडीआर3-800 से डीडीआर3-2133 तक) के बीच आवृत्तियों की तुलना में 800 और 1600 MHz (डीडीआर4-1600 से डीडीआर4-3200) के बीच आवृत्ति के साथ 1.2 V के और डीडीआर3 के 1.5 V की वोल्टेज आवश्यकताओं पर संचालित होता है।[8][lower-alpha 1] डीडीआर की प्रकृति के कारण, गति को सामान्यतः इन नंबरों (डीडीआर3-1600 और डीडीआर4-2400 सामान्य हैं, डीडीआर4-3200, डीडीआर4-4800 और डीडीआर4-5000 उच्च लागत पर उपलब्ध हैं) के दोगुने के रूप में विज्ञापित किया जाता है। डीडीआर3 के 1.35 V कम वोल्टेज मानक डीडीआर3L के विपरीत, डीडीआर4 का कोई डीडीआर4L कम वोल्टेज संस्करण नहीं है।[10][11]


समयरेखा

डीडीआर एसडीआरएएम, डीडीआर2 एसडीआरएएम, डीडीआर3 एसडीआरएएम और डीडीआर4 एसडीआरएएम की भौतिक तुलना
आगे और पीछे 8 जीबी[12] डीडीआर4 मेमोरी मॉड्यूल
  • 2005: मानक निकाय JEDEC ने 2007 में डीडीआर3 के लॉन्च से लगभग 2 साल पहले 2005 के निकट डीडीआर3 के उत्तराधिकारी पर काम करना प्रारंभ किया,[13] डीडीआर4 के उच्च-स्तरीय आर्किटेक्चर को 2008 में पूरा करने की योजना बनाई गई थी।[14]
  • 2007: 2007 में कुछ अग्रिम सूचना प्रकाशित की गई,[15] और किमोंडा के एक अतिथि वक्ता ने अगस्त 2008 में सैन फ्रांसिस्को इंटेल डेवलपर फोरम (आईडीएफ) में एक प्रस्तुति में और सार्वजनिक विवरण प्रदान किया।[15][16][17][18] डीडीआर4 को 2133 MT/s नियमित गति और 3200 MT/s उत्साही गति की बस (कंप्यूटिंग) आवृत्तियों के साथ 1.2 वोल्ट पर 30 एनएम प्रक्रिया को सम्मिलित करने और 2013 में 1 वोल्ट में संक्रमण से पहले 2012 में बाजार तक पहुंचने के रूप में वर्णित किया गया था।[16][18]
  • 2009: फरवरी में, सैमसंग ने 40 एनएम डीआरएएम चिप्स को मान्य किया, जिसे डीडीआर4 विकास की दिशा में एक महत्वपूर्ण चरण माना गया[19] 2009 के बाद से, डीआरएएम चिप्स केवल 50 nm प्रक्रिया में माइग्रेट होने लगे थे।[20]
  • 2010: इसके बाद, मेमकोन 2010, टोक्यो (संगणक मेमोरी उद्योग की एक घटना) में और विवरण सामने आए, जिसमें एक जेईडीईसी निदेशक द्वारा डीडीआर4 पर पुनर्विचार करने का समय शीर्षक से एक प्रस्तुति दी गई।[21] नया रोडमैप: अधिक यथार्थवादी रोडमैप 2015 शीर्षक वाली स्लाइड के साथ कुछ वेबसाइटों ने रिपोर्ट किया कि डीडीआर4 की प्रारंभ संभवत:[22] या निश्चित रूप से[23][24] 2015 तक विलंबित थी। चूंकि, डीडीआर4 इंजीनियरिंग मानक 2011 की प्रारंभ में मूल कार्यक्रम के अनुरूप घोषित किया गया था, जिस समय निर्माताओं ने परामर्श देना प्रारंभ किया कि बड़े पैमाने पर वाणिज्यिक उत्पादन और बाजार में रिलीज 2012 के लिए निर्धारित किया गया था।[1]
  • 2011: जनवरी में, सैमसंग ने 30 और 39 एनएम के बीच की प्रक्रिया पर आधारित 2 जीबी[12] डीडीआर4 डीआरएएम मॉड्यूल के परीक्षण के पूरा होने और जारी करने की घोषणा की।[25] इसकी अधिकतम डेटा अंतरण दर 1.2 V पर 2133 एमटी/एस है, ओपन ड्रेन तकनीक का उपयोग करती है (जीडीडीआर मेमोरी से अनुकूलित) और समकक्ष डीडीआर3 मॉड्यूल की तुलना में 40% कम बिजली लेता है।[25][26] अप्रैल में, हाइनिक्स ने 2400 एमटी/एस पर 2 जीबी[12] डीडीआर4 मॉड्यूल के उत्पादन की घोषणा की, जो 30 और 39 एनएम (सटीक प्रक्रिया अनिर्दिष्ट) के बीच एक प्रक्रिया पर 1.2 वी पर चल रहा है[1], ,यह जोड़ते हुए कि यह 2012 की दूसरी छमाही में उच्च मात्रा में उत्पादन प्रारंभ करने का अनुमान है।[1]डीडीआर4 के लिए सेमीकंडक्टर प्रक्रियाओं के 2012 के अंत और 2014 के बीच किसी बिंदु पर उप-30 एनएम में संक्रमण की आशा है।[27][28][needs update]
  • 2012: मई में माइक्रोन टेक्नोलॉजी ने घोषणा कि[2] की इसका लक्ष्य 2012 के अंत में 30 एनएम मॉड्यूल का उत्पादन प्रारंभ करना है।
    जुलाई में, सैमसंग ने घोषणा की कि वह उद्योग के पहले 16 जीबी का मानक लेना प्रारंभ करेगा[12] एंटरप्राइज़ सर्वर सिस्टम के लिए डीडीआर4 एसडीआरएएम का उपयोग करके पंजीकृत दोहरी इनलाइन मेमोरी मॉड्यूल (RDIMMs)।[29][30] सितंबर में, JEDEC ने डीडीआर4 के अंतिम विनिर्देश प्रस्तुत किए।[31]
  • 2013: डीडीआर4 को 2013 में डीआरएएम बाजार के 5% का प्रतिनिधित्व करने की आशा थी,[1]और 2015 के निकट बड़े पैमाने पर बाजार को अपनाने और 50% बाजार में प्रवेश करने के लिए;[1]2013 तक, चूंकि, डीडीआर4 को अपनाने में देरी हुई थी और 2016 या उसके बाद तक इसके अधिकांश बाजार तक पहुंचने की आशा नहीं थी।[32] डीडीआर3 से डीडीआर4 में संक्रमण इस प्रकार डीडीआर2 पर बड़े पैमाने पर बाजार परिवर्तन को प्राप्त करने के लिए डीडीआर3 को लिए गए लगभग पांच वर्षों से अधिक समय ले रहा है।[27] आंशिक रूप से, ऐसा इसलिए है क्योंकि अन्य घटकों के लिए आवश्यक परिवर्तन संगणक सिस्टम के अन्य सभी भागों को प्रभावित करेंगे, जिन्हें डीडीआर4 के साथ काम करने के लिए अद्यतन करने की आवश्यकता होगी।[33]
  • 2014: अप्रैल में, Hynix ने घोषणा की कि उसने 20nm तकनीक का उपयोग करके 8 गीगाबिट डीडीआर4 पर आधारित दुनिया का पहला उच्चतम-घनत्व वाला 128 GB मॉड्यूल विकसित किया है। मॉड्यूल 64-बिट I/O के साथ 2133 मेगाहर्ट्ज पर काम करता है, और प्रति सेकंड 17 GB तक डेटा प्रोसेस करता है।
  • 2016: अप्रैल में, सैमसंग ने घोषणा की कि उन्होंने 10 एनएम-श्रेणी की प्रक्रिया पर डीआरएएम का बड़े पैमाने पर उत्पादन प्रारंभ कर दिया है, जिसके द्वारा उनका अर्थ है 16 एनएम से 19 एनएम का 1x एनएम नोड शासन, जो 30% तेज डेटा अंतरण दर 3,200 Mbit/s का समर्थन करता है।[34] इससे पहले, 20 एनएम के आकार का उपयोग किया जाता था।[35][36]


बाजार की धारणा और अधिग्रहण

अप्रैल 2013 में, इंटरनेशनल डेटा ग्रुप (IDG) में एक समाचार लेखक – एक अमेरिकी प्रौद्योगिकी अनुसंधान व्यवसाय मूल रूप से अंतर्राष्ट्रीय डेटा निगम का हिस्सा है – डीडीआर4 एसडीआरएएम से संबंधित उनकी धारणाओं का विश्लेषण प्रस्तुत किया।[37] निष्कर्ष यह निकला था कि धीमी लेकिन कम शक्ति वाली मेमोरी का उपयोग करने वाले मोबाइल कंप्यूटिंग और अन्य उपकरणों की बढ़ती लोकप्रियता, पारंपरिक डेस्कटॉप कंप्यूटिंग क्षेत्र में विकास की धीमी गति, और मेमोरी निर्माण बाज़ार के समेकन का मतलब था कि रैम पर मार्जिन तंग था।

परिणामस्वरूप, नई तकनीक के लिए वांछित प्रीमियम कीमत हासिल करना कठिन था, और क्षमता अन्य क्षेत्रों में स्थानांतरित हो गई थी। एसडीआरएएम निर्माता और चिपसेट निर्माता, एक सीमा तक, एक चट्टान और एक कठिन स्थान के बीच फंस गए थे, आईसुप्पली के माइक हॉवर्ड के अनुसार- जहां कोई भी डीडीआर4 उत्पादों के लिए प्रीमियम का भुगतान नहीं करना चाहता था, और निर्माता मेमोरी नहीं बनाना चाहते थे यदि उन्हें प्रीमियम नहीं मिल रहा था।[37] डेस्कटॉप कंप्यूटिंग और इंटेल और एएमडी द्वारा DDR4 समर्थन वाले प्रोसेसर जारी करने की ओर उपभोक्ता भावना में बदलाव इसलिए संभावित रूप से "आक्रामक" विकास का कारण बन सकता है।।[37]

Intel के 2014 Haswell (माइक्रोआर्किटेक्चर) रोडमैप ने कंपनी के हैसवेल-ईपी प्रोसेसर में डीडीआर4 एसडीआरएएम के पहले उपयोग का विवरण किया था।[38]

AMD के प्रोसेसर रायजेन, 2016 में सामने आए और 2017 में भेज दिए गए, जो डीडीआर4 एसडीआरएएम का उपयोग करें।[39]


ऑपरेशन

डीडीआर4 चिप्स 1.2 वोल्ट की आपूर्ति का उपयोग करते हैं[6]: 16 [40][41] वर्डलाइन बूस्ट के लिए 2.5 V सहायक आपूर्ति के साथ जिसे VPP कहा जाता है,[6]: 16  डीडीआर3 चिप्स के मानक 1.5 V की तुलना में, कम वोल्टेज वेरिएंट के साथ 2013 में प्रदर्शित होने वाले 1.35 वी पर। डीडीआर4 को 2133 MT/s की स्थानांतरण दरों पर प्रस्तुत किए जाने की आशा है,[6]: 18  2013 तक संभावित 4266 MT/s तक बढ़ने का अनुमान है।[33] 2133 MT/s की न्यूनतम अंतरण दर डीडीआर3 गति में की गई प्रगति के कारण बताई गई थी, जिसके 2133 MT/s तक पहुंचने की संभावना थी, इस गति के नीचे डीडीआर4 को निर्दिष्ट करने के लिए बहुत कम व्यावसायिक लाभ बचा।[27][33] टेकगेज ने सैमसंग के जनवरी 2011 के इंजीनियरिंग नमूने की व्याख्या 13 घड़ी चक्रों की CAS विलंबता के रूप में की, जिसे डीडीआर2 से डीडीआर3 की चाल के तुलनीय बताया गया है।

आंतरिक बैंकों को बढ़ाकर 16 (4 बैंक योग्य बिट्स) कर दिया गया है, जिसमें प्रति डीआईएमएम 8 रैंक तक है।[6]: 16 

प्रोटोकॉल परिवर्तनों में सम्मिलित हैं:[6]: 20 

  • कमांड/एड्रेस बस में समता
  • डेटा बस व्युक्रम (Gडीडीआर4 के जैसा)
  • डेटा बस पर चक्रीय अतिरेक की जाँच
  • डीआईएमएम पर भिन्न-भिन्न डीआरएएम की स्वतंत्र प्रोग्रामिंग, ऑन-डाई टर्मिनेशन के बेहतर नियंत्रण की अनुमति देने के लिए।

संभवतः टीएसवी (थ्रू-सिलिकॉन वाया) या अन्य त्रि-आयामी एकीकृत सर्किट का उपयोग करके मेमोरी घनत्व में विकास की आशा है।[27][33][42][43] डीडीआर4 विनिर्देशन में JEDEC के अनुसार प्रारंभ से ही मानकीकृत त्रि-आयामी एकीकृत परिपथ सम्मिलित होगा,[43] जिसमें 8 स्टैक्ड डाई तक का प्रावधान होगा।[6]: 12  एक्स-बिट लैब्स ने भविष्यवाणी की थी कि परिणामस्वरूप बहुत उच्च घनत्व वाले डीडीआर4 मेमोरी चिप्स अपेक्षाकृत सस्ते हो जाएंगे।[33]

स्विच्ड मेमोरी बैंक भी सर्वरों के लिए एक प्रत्याशित विकल्प हैं।[27][42]

2008 में वेफर लेवल 3-डी आईसी प्रोसेस टेक्नोलॉजी नामक पुस्तक में चिंताओं को उठाया गया था कि गैर-स्केलिंग एनालॉग तत्व जैसे चार्ज पंप और वोल्टेज नियामक, और अतिरिक्त सर्किटरी "ने बैंडविड्थ में महत्वपूर्ण विकास की अनुमति दी है लेकिन वे अधिक सिलिकॉन मरने का उपभोग करें। उदाहरणों में चक्रीय अतिरेक जाँच त्रुटि-पहचान, ऑन-डाई टर्मिनेशन, बर्स्ट हार्डवेयर, प्रोग्राम योग्य पाइपलाइन, कम विद्युत प्रतिबाधा, और वर्तमान बोध प्रवर्धक की बढ़ती आवश्यकता (कम वोल्टेज के कारण बिट्स प्रति बिटलाइन में गिरावट के लिए जिम्मेदार) सम्मिलित हैं। लेखकों ने नोट किया कि, परिणामस्वरूप, मेमोरी सरणी के लिए उपयोग की जाने वाली डाई की मात्रा समय के साथ एसडीआरएएम और डीडीआर1 के लिए 70-78% से घटकर डीडीआर2 के लिए 47%, डीडीआर3 के लिए 38% और डीडीआर4 के लिए% संभावित रूप से 30 से कम हो गई है। [44]

विनिर्देश 2, 4, 8 और 16 Gbit की क्षमता वाले ×4, ×8 और ×16 मेमोरी उपकरणों के लिए मानकों को परिभाषित करता है।[12][45]

बैंडविड्थ और क्षमता वेरिएंट के अतिरिक्त, डीडीआर4 मॉड्यूल वैकल्पिक रूप से लागू कर सकते हैं:

  • ईसीसी, जो एक अतिरिक्त डेटा बाइट लेन है जिसका उपयोग छोटी त्रुटियों को ठीक करने और श्रेष्ठ विश्वसनीयता के लिए बड़ी त्रुटियों का पता लगाने के लिए किया जाता है। ईसीसी के साथ मॉड्यूल उनके पदनाम में एक अतिरिक्त ईसीसी द्वारा पहचाने जाते हैं। PC4-19200 ईसीसी या PC4-19200E ईसीसी के साथ एक PC4-19200 मॉड्यूल है।[46]
  • पंजीकृत (बफ़र्ड) बनें, जो बढ़ी हुई विलंबता की अतिरिक्त घड़ी की कीमत पर संकेतों को विद्युत रूप से बफ़र करके सिग्नल अखंडता (और इसलिए संभावित घड़ी की दर और भौतिक स्लॉट क्षमता) में सुधार करता है। उन मॉड्यूल को उनके पदनाम में एक अतिरिक्त आर द्वारा पहचाना जाता है, उदा। पीसी4-19200आर. सामान्यतः इस पदनाम वाले मॉड्यूल वास्तव में ईसीसी पंजीकृत होते हैं, लेकिन 'ईसीसी' का 'ई' हमेशा नहीं दिखाया जाता है। जबकि गैर-पंजीकृत (उर्फ अनबफर्ड रैम) की पहचान पदनाम में एक अतिरिक्त यू द्वारा की जा सकती है। उदा. पीसी4-19200यू।[46]
  • कम किए गए मॉड्यूल लोड करें, जो एलआर द्वारा निर्दिष्ट हैं और पंजीकृत/बफर मेमोरी के समान हैं, इस तरह से कि एलआरडीआईएमएम मॉड्यूल सभी संकेतों की समानांतर प्रकृति को बनाए रखते हुए नियंत्रण और डेटा लाइनों दोनों को बफर करते हैं। इस प्रकार, एलआरडीआईएमएम मेमोरी सीरियल और समांतर सिग्नल रूपों के बीच आवश्यक रूपांतरण से प्रेरित एफबी मेमोरी के कुछ प्रदर्शन और बिजली व्यय के मुद्दों को संबोधित करते हुए बड़ी समग्र अधिकतम मेमोरी क्षमता प्रदान करती है।[46]


कमांड एन्कोडिंग

डीडीआर4 कमांड एन्कोडिंग[47]
कमांड CS
 
BG1–0,
BA1–0
ACT
 
A17
 
A16
RAS
A15
CAS
A14
WE
A13
 
A12
BC
A11
 
A10
AP
A9–0
 
अचयनित (कोई ऑपरेशन नहीं) H X
सक्रिय (सक्रिय): एक पंक्ति खोलें L बैंक L पंक्ति का पता
कोई ऑपरेशन नहीं L V H V H H H V
जेडक्यू अंशांकन L V H V H H L V Long V
पढ़ें (ईसा पूर्व, फट काट) L बैंक H V H L H V BC V AP स्तंभ
लिखें (एपी, ऑटो-प्रीचार्ज) L बैंक H V H L L V BC V AP स्तंभ
असाइन नहीं किया गया, आरक्षित L V v V L H H V
सभी बैंकों को प्रीचार्ज करें L V H V L H L V H V
एक बैंक को प्रीचार्ज करें L बैंक H V L H L V L V
रिफ्रेश L V H V L L H V
मोड रजिस्टर सेट (एमआर0–एमआर6) L पंजीकरण H L L L L L Data
  • Signal level
    • H, high
    • L, low
    • V, either low or high, a valid signal
    • X, irrelevant
  • Logic level
    •   Active
    •   Inactive
    •   Not interpreted

चूंकि यह अभी भी मौलिक रूप से उसी तरह से संचालित होता है, डीडीआर4 पिछली एसडीआरएएम पीढ़ियों द्वारा उपयोग किए जाने वाले कमांड स्वरूपों में एक बड़ा बदलाव करता है। सक्रिय (खुली पंक्ति) कमांड को इंगित करने के लिए एक नया कमांड सिग्नल, ACT, कम है।

सक्रिय कमांड को किसी भी अन्य (16 Gbit भाग में 18 पंक्ति पता बिट्स) की तुलना में अधिक पता बिट्स की आवश्यकता होती है, इसलिए मानक RAS, CAS, और WE सक्रिय कम संकेतों को उच्च-क्रम वाले पता बिट्स के साथ साझा किया जाता है जिनका उपयोग कब नहीं किया जाता है ACT ऊंचा है। का संयोजन RAS= एल और CAS=WE= एच जो पहले एक सक्रिय कमांड को एन्कोड करता था अप्रयुक्त है।

जैसा कि पिछले एसडीआरएएम एनकोडिंग में होता है, A10 का उपयोग कमांड वेरिएंट का चयन करने के लिए किया जाता है: रीड एंड राइट कमांड पर ऑटो-प्रीचार्ज, और प्रीचार्ज कमांड के लिए एक बैंक विरुद्ध सभी बैंक होते है। यह ZQ अंशांकन कमांड के दो प्रकारों का भी चयन करता है।

डीडीआर3 की तरह, A12 का उपयोग बर्स्ट चॉप के अनुरोध के लिए किया जाता है: चार स्थानांतरण के बाद 8-स्थानांतरण बर्स्ट का ट्रंकेशन। चूंकि बैंक अभी भी व्यस्त है और अन्य आदेशों के लिए अनुपलब्ध है जब तक कि आठ स्थानांतरण समय समाप्त नहीं हो जाते, एक भिन्न बैंक तक पहुँचा जा सकता है।

साथ ही, बैंक पतों की संख्या बहुत बढ़ा दी गई है। प्रत्येक डीआरएएम के अन्दर 16 बैंकों तक का चयन करने के लिए चार बैंक योग्य बिट्स हैं: दो बैंक एड्रेस बिट्स (BA0, BA1), और दो बैंक समूह बिट्स (BG0, BG1)। एक ही बैंक समूह के अन्दर बैंकों तक पहुँचने पर अतिरिक्त समय प्रतिबंध हैं; किसी भिन्न बैंक समूह में किसी बैंक तक पहुँचना तेज़ है।

इसके अतिरिक्त, तीन चिप सेलेक्ट सिग्नल (C0, C1, C2) हैं, जो आठ स्टैक्ड चिप्स को एक ही DRAM पैकेज के अंदर रखने की अनुमति देते हैं। ये प्रभावी रूप से तीन और बैंक योग्य बिट्स के रूप में कार्य करते हैं, कुल सात (128 संभावित बैंक) लाते हैं।

मानक स्थानांतरण दरें 1600, 1866, 2133, 2400, 2666, 2933, और 3200 मीट्रिक टन/सेकेंड हैं[47][48] (1215, 1415, 1615, 1815, 2015, 2215, और 2415GHz क्लॉक फ़्रीक्वेंसी, डबल डेटा रेट), डीडीआर4-4800 तक की गति के साथ (2400 MHz क्लॉक) व्यावसायिक रूप से उपलब्ध है।[49]

डिजाइन विचार

माइक्रोन टेक्नोलॉजी की डीडीआर4 टीम ने IC और PCB डिज़ाइन के लिए कुछ प्रमुख बिंदुओं की पहचान की:[50]

आईसी डिजाइन:[50]

  • VrefDQ अंशांकन (डीडीआर4 के लिए आवश्यक है कि नियंत्रक द्वारा VrefDQ अंशांकन किया जाए);
  • नई एड्रेसिंग स्कीम (बैंक ग्रुपिंग, ACT बदलने के लिए RAS, CAS, और WE आदेश, PAR और Alert त्रुटि जाँच के लिए और DBI डेटा बस व्युक्रम के लिए);
  • नई बिजली बचत सुविधाएँ (कम-पावर ऑटो सेल्फ-रिफ्रेश, तापमान-नियंत्रित रिफ्रेश, फाइन-ग्रैन्युलैरिटी रिफ्रेश, डेटा-बस इनवर्जन, और सीएमडी/एडीडीआर लेटेंसी)।

सर्किट बोर्ड डिजाइन:[50]

  • नई बिजली आपूर्ति (1.2 V पर VDD/VDDQ और 2.5 V पर वर्डलाइन बूस्ट, जिसे VPP के नाम से जाना जाता है);
  • VrefDQ को डीआरएएम में आंतरिक रूप से आपूर्ति की जानी चाहिए जबकि VrefCA को बोर्ड से बाहरी रूप से आपूर्ति की जाती है;
  • DQ पिन सूडो-ओपन-ड्रेन I/O का उपयोग करके हाई टर्मिनेट (यह डीडीआर3 में CA पिन से भिन्न होता है जो VTT के लिए केंद्र-टैप होते हैं) होते हैं।[50]

रोवहैमर मिटिगेशन तकनीकों में बड़े स्टोरेज कैपेसिटर सम्मिलित हैं, एड्रेस स्पेस लेआउट रेंडमाइजेशन और ड्यूल-वोल्टेज I/O लाइनों का उपयोग करने के लिए एड्रेस लाइन्स को संशोधित करना जो संभावित सीमा स्थितियों को भिन्न करता है जिसके परिणामस्वरूप उच्च लिखने/पढ़ने की गति पर अस्थिरता हो सकती है।

मॉड्यूल पैकेजिंग

डीडीआर4 मेमोरी को 288-पिन ड्यूल इन-लाइन मेमोरी मॉड्यूल (DIMMs) में आपूर्ति की जाती है, जो 240-पिन डीडीआर3 DIMM के आकार के समान है। बढ़ी हुई संख्या को समान 5¼ इंच (133.35 mm) मानक DIMM लंबाई, लेकिन ऊंचाई (31.25 mm/1.23 in के अतिरिक्त 30.35 mm/1.2 in) थोड़ी बढ़ जाती है सिग्नल रूटिंग को आसान बनाने के लिए, और अधिक सिग्नल परतों को समायोजित करने के लिए मोटाई (1.0 से 1.2 मिमी तक) भी बढ़ा दी गई है।[51] डीडीआर4 DIMM मॉड्यूल में थोड़ा घुमावदार किनारा कनेक्टर होता है, इसलिए मॉड्यूल डालने के दौरान सभी पिन एक ही समय में नहीं लगे होते हैं, जिससे सम्मिलन बल कम हो जाता है।[52]

डीडीआर4 SO-DIMM में डीडीआर3 SO-DIMM के 204 पिन के अतिरिक्त 260 पिन होते हैं, जो 0.6 मिमी के अतिरिक्त 0.5 पर स्थित होते हैं, और 2.0 मिमी चौड़े (69.6 बनाम 67.6 मिमी) होते हैं, लेकिन ऊंचाई में समान 30 मिमी रहते हैं।[53]

अपने स्काइलेक (माइक्रोआर्किटेक्चर) के लिए, इंटेल ने यूनिडीआईएमएम नामक एक एसओ-डीआईएमएम पैकेज तैयार किया, जिसे डीडीआर3 या डीडीआर4 चिप्स के साथ पॉप्युलेट किया जा सकता है। साथ ही, स्काईलेक सीपीयू के एकीकृत मेमोरी कंट्रोलर (आईएमसी) को किसी भी प्रकार की मेमोरी के साथ काम करने में सक्षम होने की घोषणा की जाती है। UniDIMMs का उद्देश्य डीडीआर3 से डीडीआर4 में बाज़ार परिवर्तन में मदद करना है, जहाँ मूल्य निर्धारण और उपलब्धता RAM प्रकार को स्विच करने के लिए अवांछनीय बना सकती है। UniDIMM के समान आयाम और नियमित डीडीआर4 SO-DIMM के रूप में पिन की संख्या होती है, लेकिन असंगत डीडीआर4 SO-DIMM सॉकेट में आकस्मिक उपयोग से बचने के लिए किनारे कनेक्टर के पायदान को भिन्न तरह से रखा जाता है।[54]

मॉड्यूल

जेईडीईसी मानक डीडीआर4 मॉड्यूल

मानक

नाम

स्मृति

घड़ी

(मेगाहर्ट्ज)

आई/ओ बस

घड़ी

(मेगाहर्ट्ज)

डाटा
रेट
(MT/s)[lower-alpha 2]
मापांक

नाम

पीक स्थानांतरण रेट
(एमबी/एस)[lower-alpha 3]
समय
सीएल-टीआरसीडी-टीआरपी
कैस

विलंब

(एनएस)

डीडीआर4-1600J*
डीडीआर4-1600K
डीडीआर4-1600L
200 800 1600 PC4-12800 12800 10-10-10
11-11-11
12-12-12
12.5
13.75
15
डीडीआर4-1866L*
डीडीआर4-1866M
डीडीआर4-1866N
233.33 933.33 1866.67 PC4-14900 14933.33 12-12-12
13-13-13
14-14-14
12.857
13.929
15
डीडीआर4-2133N*
डीडीआर4-2133P
डीडीआर4-2133R
266.67 1066.67 2133.33 PC4-17000 17066.67 14-14-14
15-15-15
16-16-16
13.125
14.063
15
डीडीआर4-2400P*
डीडीआर4-2400R
डीडीआर4-2400T
डीडीआर4-2400U
300 1200 2400 PC4-19200 19200 15-15-15
16-16-16
17-17-17
18-18-18
12.5
13.32
14.16
15
डीडीआर4-2666T
डीडीआर4-2666U
डीडीआर4-2666V
डीडीआर4-2666W
333.33 1333.33 2666.67 PC4-21300 21333.33 17-17-17
18-18-18
19-19-19
20-20-20
12.75
13.50
14.25
15
डीडीआर4-2933V
डीडीआर4-2933W
डीडीआर4-2933Y
डीडीआर4-2933AA
366.67 1466.67 2933.33 PC4-23466 23466.67 19-19-19
20-20-20
21-21-21
22-22-22
12.96
13.64
14.32
15
डीडीआर4-3200W
डीडीआर4-3200AA
डीडीआर4-3200AC
400 1600 3200 PC4-25600 25600 20-20-20
22-22-22
24-24-24
12.5
13.75
15
CAS लेटेंसी (CL)
मेमोरी में कॉलम एड्रेस भेजने और प्रतिक्रिया में डेटा की प्रारंभ के बीच क्लॉक सिग्नल

tRCD: पंक्ति के बीच घड़ी चक्र सक्रिय और पढ़ता/लिखता है

टीआरपी: रो प्रीचार्ज और एक्टिवेट के बीच क्लॉक साइकिल

डीडीआर4-xxxx प्रति-बिट डेटा अंतरण दर को दर्शाता है, और सामान्यतः डीडीआर चिप्स का वर्णन करने के लिए उपयोग किया जाता है। PC4-xxxxx प्रति सेकंड मेगाबाइट्स में समग्र अंतरण दर को दर्शाता है, और केवल मॉड्यूल (एकत्र DIMMs) पर लागू होता है। क्योंकि डीडीआर4 मेमोरी मॉड्यूल 8 बाइट्स (64 डेटा बिट्स) चौड़ी बस पर डेटा स्थानांतरण करते हैं, मॉड्यूल पीक स्थानांतरण रेट की गणना प्रति सेकंड स्थानांतरण करके और आठ से गुणा करके की जाती है।[55]


उत्तराधिकारी

2016 इंटेल डेवलपर फोरम में, डीडीआर5 एसडीआरएएम के भविष्य पर चर्चा की गई। विनिर्देशों को 2016 के अंत में अंतिम रूप दिया गया था – लेकिन 2020 से पहले कोई मॉड्यूल उपलब्ध नहीं होगा।[56] अन्य मेमोरी प्रौद्योगिकियां – अर्थात् उच्च बैंडविड्थ मेमोरी संस्करण 3 और 4 में[57] – डीडीआर4 को बदलने का लक्ष्य भी प्रस्तावित किया गया है।

2011 में, JEDEC ने वाइड I/O 2 मानक प्रकाशित किया; यह कई मेमोरी को ढेर कर देता है, लेकिन यह सीधे सीपीयू के ऊपर और उसी पैकेज में होता है। यह मेमोरी लेआउट डीडीआर4 एसडीआरएएम की तुलना में उच्च बैंडविड्थ और बेहतर शक्ति प्रदर्शन प्रदान करता है, और कम सिग्नल लंबाई वाले विस्तृत इंटरफ़ेस की अनुमति देता है। यह मुख्य रूप से उच्च प्रदर्शन एम्बेडेड और मोबाइल उपकरणों जैसे स्मार्टफोन में उपयोग किए जाने वाले विभिन्न मोबाइल डीडीआरएक्स एसडीआरएएम मानकों को बदलने का लक्ष्य रखता है।[58][59] Hynix ने समान हाई बैंडविड्थ मेमोरी (HBM) प्रस्तावित की, जिसे JEDEC JESD235 के रूप में प्रकाशित किया गया था। वाइड I/O 2 और HBM दोनों एक बहुत विस्तृत समानांतर मेमोरी इंटरफ़ेस का उपयोग करते हैं, जो वाइड I/O 2 (डीडीआर4 के लिए 64 बिट्स की तुलना में) के लिए 512 बिट चौड़ा है, डीडीआर4 की तुलना में कम आवृत्ति पर चल रहा है।[60] वाइड I/O 2 स्मार्टफोन जैसे उच्च-प्रदर्शन कॉम्पैक्ट उपकरणों पर लक्षित है, जहां इसे प्रोसेसर या सिस्टम ऑन ए चिप (SoC) पैकेज में एकीकृत किया जाएगा। एचबीएम ग्राफिक्स मेमोरी और सामान्य कंप्यूटिंग पर लक्षित है, जबकि एचएमसी हाई-एंड सर्वर और एंटरप्राइज़ एप्लिकेशन को लक्षित करता है।[60]

माइक्रोन टेक्नोलॉजी की हाइब्रिड मेमोरी क्यूब (HMC) स्टैक्ड मेमोरी एक सीरियल इंटरफ़ेस का उपयोग करती है। कई अन्य संगणक बसों ने सीरियल बसों के साथ समानांतर बसों को बदलने की दिशा में पलायन किया है, उदाहरण के लिए समानांतर एटीए की जगह सीरियल एटीए के विकास, पारंपरिक पीसीआई की जगह पीसीआई एक्सप्रेस, और समानांतर बंदरगाहों की जगह सीरियल पोर्ट। सामान्य तौर पर, सीरियल बसों को बड़ा करना आसान होता है और उनमें कम तार/निशान होते हैं, जिससे सर्किट बोर्ड को डिजाइन करना आसान हो जाता है।[61][62][63]

लंबी अवधि में, विशेषज्ञ अनुमान लगाते हैं कि गैर-वाष्पशील रैम प्रकार जैसे पीसीएम (फेज-चेंज मेमोरी), आरआरएएम (रेसिस्टिव रैंडम-एक्सेस मेमोरी), या एमआरएएम (मैग्नेटोरसिस्टिव रैंडम-एक्सेस मेमोरी) डीडीआर4 एसडीआरएएम और इसके उत्तराधिकारियों को बदल सकते हैं।[64]

Gडीडीआर5 SGRAM डीडीआर3 एसडीआरएएम सिंक्रोनस ग्राफिक्स रैम का एक ग्राफिक्स प्रकार है, जिसे डीडीआर4 से पहले प्रस्तुत किया गया था, और यह डीडीआर4 का उत्तराधिकारी नहीं है।

यह भी देखें

  • तुल्यकालिक गतिशील रैंडम एक्सेस मेमोरी – डीडीआर मेमोरी प्रकारों के लिए मुख्य लेख
  • डिवाइस बैंडविड्थ की सूची
  • मेमोरी टाइमिंग

टिप्पणियाँ

  1. Some factory-overclocked DDR3 memory modules operate at higher frequencies, up to 1600 MHz.[9][failed verification]
  2. 1 MT = one million transfers
  3. 1 MB = one million bytes


संदर्भ

  1. 1.0 1.1 1.2 1.3 1.4 1.5 Marc (2011-04-05). "Hynix अपना पहला DDR4 मॉड्यूल तैयार करता है". Be hardware. Archived from the original on 2012-04-15. Retrieved 2012-04-14.
  2. 2.0 2.1 Micron teases working DDR4 RAM, Engadget, 2012-05-08, retrieved 2012-05-08
  3. "सैमसंग बड़े पैमाने पर DDR4 का उत्पादन करता है". Retrieved 2013-08-31.
  4. The DRAM Story (PDF), IEEE, 2008, p. 10, retrieved 2012-01-23
  5. Wang, David (12 March 2013). "DDR4 में माइग्रेट क्यों करें?". Inphi Corp. – via EE Times.
  6. 6.0 6.1 6.2 6.3 6.4 6.5 6.6 Jung, JY (2012-09-11), "How DRAM Advancements are Impacting Server Infrastructure", Intel Developer Forum 2012, Intel, Samsung; Active events, archived from the original on 2012-11-27, retrieved 2012-09-15
  7. "मुख्य मेमोरी: DDR4 और DDR5 SDRAM". JEDEC. Retrieved 2012-04-14.
  8. "DDR3 SDRAM मानक JESD79-3F, सेकंड। टेबल 69[[:Template:एसएनडी]] स्पीड बिन द्वारा टाइमिंग पैरामीटर्स". JEDEC. July 2012. Retrieved 2015-07-18. {{cite web}}: URL–wikilink conflict (help)
  9. "Vengeance LP Memory — 8GB 1600MHz CL9 DDR3 (CML8GX3M1A1600C9)". Corsair. Retrieved 17 July 2015.
  10. "DDR4 – Advantages of Migrating from DDR3", Products, retrieved 2014-08-20.
  11. "Corsair ने दुनिया की सबसे तेज़ DDR4 RAM और 16GB की कीमत आपके गेमिंग पीसी (शायद) से अधिक दी है". www.techradar.com. {{cite web}}: Text "टेकराडार" ignored (help)
  12. 12.0 12.1 12.2 12.3 12.4 Cite error: Invalid <ref> tag; no text was provided for refs named binpre
  13. Sobolev, Vyacheslav (2005-05-31). "JEDEC: रास्ते में स्मृति मानक". Digitimes. Via tech. Archived from the original on 2013-12-03. Retrieved 2011-04-28. DDR3 से परे स्मृति प्रौद्योगिकी पर प्रारंभिक जांच पहले ही शुरू हो चुकी है। मानकीकरण प्रक्रिया के विभिन्न चरणों में जेईडीईसी के पास हमेशा स्मृति की लगभग तीन पीढ़ियां होती हैं: वर्तमान पीढ़ी, अगली पीढ़ी और भविष्य।
  14. Hammerschmidt, Christoph (2007-08-29). "जेईडीईसी बैठक में गैर-वाष्पशील स्मृति गुप्त सितारा है". EE Times. Retrieved 2011-04-28.
  15. 15.0 15.1 "DDR4 [[:Template:और]] DDR3 मेमोरी का उत्तराधिकारी". The "H" (online ed.). 2008-08-21. Archived from the original on 26 May 2011. Retrieved 2011-04-28. JEDEC मानकीकरण समिति ने लगभग एक साल पहले इसी तरह के आंकड़ों का हवाला दिया था {{cite web}}: URL–wikilink conflict (help)
  16. 16.0 16.1 Graham-Smith, Darien (2008-08-19). "IDF: DDR3 2009 के दौरान DDR2 को नहीं पकड़ पाएगा". PC Pro. Archived from the original on 2011-06-07. Retrieved 2011-04-28.
  17. Volker, Rißka (2008-08-21). "आईडीएफ: 2012 से मुख्य स्मृति के रूप में डीडीआर 4" [Intel Developer Forum: DDR4 as the main memory from 2012]. Computerbase (in Deutsch). DE. Retrieved 2011-04-28. (2008-08%2ff-ddr4-al-haupt speicher-ab- 2012%2F अंग्रेजी)
  18. 18.0 18.1 Novakovic, Nebojsa (2008-08-19). "किमोंडा: DDR3 आगे बढ़ रहा है". The Inquirer. Archived from the original on November 25, 2010. Retrieved 2011-04-28.{{cite web}}: CS1 maint: unfit URL (link)
  19. Gruener, Wolfgang (February 4, 2009). "सैमसंग DDR4 को पहले मान्य 40 एनएम DRAM के साथ संकेत देता है". TG daily. Archived from the original on May 24, 2009. Retrieved 2009-06-16.
  20. Jansen, Ng (January 20, 2009). "DDR3 2009 में सस्ता, तेज होगा". Dailytech. Archived from the original on June 22, 2009. Retrieved 2009-06-17.
  21. Gervasi, Bill. "DDR4 पर पुनर्विचार करने का समय" (PDF). July 2010. Discobolus Designs. Retrieved 2011-04-29.
  22. "DDR4 मेमोरी संभवत: पूर्व नियोजित की तुलना में बाद में आएगी" [DDR4 memory is probably later than previously planned]. Heise (in Deutsch). DE. 2010-08-17. Retrieved 2011-04-29. (English)
  23. Nilsson, Lars-Göran (2010-08-16). "DDR4 2015 तक अपेक्षित नहीं है". Semi accurate. Retrieved 2011-04-29.
  24. annihilator (2010-08-18). "वर्क्स में DDR4 मेमोरी, 4.266 GHz तक पहुंच जाएगी". WCCF tech. Retrieved 2011-04-29. {{cite web}}: no-break space character in |title= at position 30 (help)
  25. 25.0 25.1 "सैमसंग ने 30nm क्लास टेक्नोलॉजी का उपयोग करते हुए उद्योग का पहला DDR4 DRAM विकसित किया". Samsung. 2011-04-11. Archived from the original on 2011-07-16.
  26. Protalinski, Emil (2011-01-04), Samsung develops DDR4 memory, up to 40% more efficient, Techspot, retrieved 2012-01-23
  27. 27.0 27.1 27.2 27.3 27.4 後藤, 弘茂 [Gotou Shigehiro] (16 August 2010). "मेमोरी 4 Gbps युग के लिए अगली पीढ़ी की मेमोरी DDR4" [Towards Next-Generation 4Gbps DDR4 Memory]. 2010-08-16 (in 日本語). JP: PC Watch. Retrieved 2011-04-25. (English translation)
  28. "आरेख: प्रत्याशित DDR4 समयरेखा". 2010-08-16. JP: PC Watch. Retrieved 2011-04-25.
  29. "सैमसंग सर्वर के लिए उद्योग के पहले DDR4 मेमोरी मॉड्यूल का नमूना लेता है" (press release). Samsung. Archived from the original on 2013-11-04.
  30. "सैमसंग ने DDR4 मेमोरी तकनीक पर आधारित उद्योग के पहले 16-गीगाबाइट सर्वर मॉड्यूल के नमूने लिए" (press release). Samsung.
  31. Emily Desjardins (25 September 2012). "जेईडीईसी ने डीडीआर4 मानक के प्रकाशन की घोषणा की". JEDEC. Retrieved 5 April 2019.
  32. Shah, Agam (April 12, 2013), "Adoption of DDR4 memory faces delays", TechHive, IDG, archived from the original on January 11, 2015, retrieved June 30, 2013.
  33. 33.0 33.1 33.2 33.3 33.4 Shilov, Anton (2010-08-16), Next-Generation DDR4 Memory to Reach 4.266 GHz, Xbit labs, archived from the original on 2010-12-19, retrieved 2011-01-03
  34. 1 Mbit = one million bits
  35. "सैमसंग ने 10-नैनोमीटर क्लास DRAM का उत्पादन शुरू किया". Official DDR4 Memory Technology News Blog (in English). 2016-05-21. Archived from the original on 2016-06-04. Retrieved 2016-05-23.
  36. "1xnm घूंट चुनौतियां". Semiconductor Engineering. 2016-02-18. Retrieved 2016-06-28.
  37. 37.0 37.1 37.2 Shah, Agam (2013-04-12). "DDR4 मेमोरी को अपनाने में देरी का सामना करना पड़ता है". IDG News. Retrieved 22 April 2013.
  38. "Haswell-E – Intel का पहला 8 कोर डेस्कटॉप प्रोसेसर सामने आया". TechPowerUp.
  39. {{cite web|url=http://www.techspot.com/news/63796-amd-zen-cpu-up-32-cores.html%7Ctitle=एएमडी के ज़ेन प्रोसेसर में 32 कोर, 8-चैनल डीडीआर4}
  40. Looking forward to DDR4, UK: PC pro, 2008-08-19, retrieved 2012-01-23
  41. IDF: DDR4 – the successor to DDR3 memory (online ed.), UK: Heise, 2008-08-21, retrieved 2012-01-23
  42. 42.0 42.1 Swinburne, Richard (2010-08-26). "DDR4: हम क्या उम्मीद कर सकते हैं". Bit tech. Retrieved 2011-04-28. Page 1, 2, 3.
  43. 43.0 43.1 "जेईडीईसी ने 3डी-आईसी मानकों के विकास के व्यापक स्पेक्ट्रम की घोषणा की" (press release). JEDEC. 2011-03-17. Retrieved 26 April 2011.
  44. Tan, Gutmann; Tan, Reif (2008). वेफर लेवल 3-डी आईसी प्रोसेस टेक्नोलॉजी. Springer. p. 278 (sections 12.3.4–12.3.5). ISBN 978-0-38776534-1.
  45. JESD79-4 – JEDEC Standard DDR4 SDRAM September 2012 (PDF), X devs, archived from the original (PDF) on 2016-03-04, retrieved 2015-09-19.
  46. 46.0 46.1 46.2 Bland, Rod. "मेमोरी (RAM) के विभिन्न प्रकार क्या हैं?".
  47. 47.0 47.1 JEDEC Standard JESD79-4: DDR4 SDRAM, JEDEC Solid State Technology Association, September 2012, retrieved 2012-10-11. Username "cypherpunks" and password "cypherpunks" will allow download.
  48. JEDEC Standard JESD79-4B: DDR4 SDRAM (PDF), JEDEC Solid State Technology Association, June 2017, retrieved 2017-08-18. Username "cypherpunks" and password "cypherpunks" will allow download.
  49. Lynch, Steven (19 June 2017). "जी.स्किल ने कंप्यूटेक्स में अपनी तेज तेज डीडीआर4-4800 लाई". Tom's Hardware.
  50. 50.0 50.1 50.2 50.3 "DDR4 DRAM पर नवीनतम स्कूप चाहते हैं? यहाँ IC, सिस्टम और PCB डिज़ाइनरों की रुचि वाली माइक्रोन टीम की ओर से कुछ तकनीकी उत्तर दिए गए हैं". Denali Memory Report, a memory market reporting site. 2012-07-26. Archived from the original on 2013-12-02. Retrieved 22 April 2013.
  51. MO-309E (PDF) (whitepaper), JEDEC, retrieved Aug 20, 2014.
  52. "Molex DDR4 DIMM सॉकेट, हैलोजन मुक्त". Arrow Europe. Molex. 2012. Retrieved 2015-06-22.
  53. "DDR4 SDRAM SO-DIMM (MTA18ASF1G72HZ, 8 GB) डेटाशीट" (PDF). Micron Technology. 2014-09-10. Archived from the original (PDF) on 2014-11-29. Retrieved 2014-11-20.
  54. "मेनस्ट्रीम के लिए इंटेल DDR3 और DDR4 के बीच संक्रमण की योजना कैसे बनाता है". Tech Power Up.
  55. Denneman, Frank (2015-02-25). "मेमोरी डीप डाइव: DDR4 मेमोरी". frankdenneman.nl. Retrieved 2017-05-14.
  56. "मेमोरी: DDR5 धीरे-धीरे बाजार की परिपक्वता के करीब पहुंच रहा है". Golem.de.
  57. Rißka, Volker. ""DDR खत्म हो गया है": HBM3/HBM4 हाई-एंड सिस्टम के लिए बैंडविड्थ लाता है". ComputerBase.
  58. Bailey, Brian. "क्या वाइड I/O गेम चेंजर है?". EDN.
  59. "JEDEC ने वाइड I/O मोबाइल DRAM के लिए निर्णायक मानक प्रकाशित किए". Jedec.
  60. 60.0 60.1 "DDR4 से परे: वाइड I/O, HBM और हाइब्रिड मेमोरी क्यूब के बीच अंतर". Extreme Tech. Retrieved 25 January 2015.
  61. "Xilinx Ltd – अलविदा DDR, हेलो सीरियल मेमोरी". EPDT on the Net.
  62. Schmitz, Tamara (October 27, 2014). "सीरियल मेमोरी का उदय और डीडीआर का भविष्य" (PDF). Retrieved March 1, 2015.
  63. "बाय-बाय DDRn प्रोटोकॉल?". SemiWiki.
  64. "DRAM चालू रहेगा क्योंकि DDR5 मेमोरी 2020 में कंप्यूटरों तक पहुंचने वाली है".


बाहरी कड़ियाँ