पावर8: Difference between revisions
| Line 155: | Line 155: | ||
==सिस्टम== | ==सिस्टम== | ||
[[File:IBM Power Systems E870 (3).jpg|thumb|upright=1.6|E870 का पिछला दृश्य, जिसमें सिस्टम नियंत्रण इकाई शीर्ष पर है और सिस्टम नोड मध्य में है।<ref name="redp5137" />]]; आईबीएम | [[File:IBM Power Systems E870 (3).jpg|thumb|upright=1.6|E870 का पिछला दृश्य, जिसमें सिस्टम नियंत्रण इकाई शीर्ष पर है और सिस्टम नोड मध्य में है।<ref name="redp5137" />]]; आईबीएम | ||
: आईबीएम पावर सिस्टम्स, दो छह-कोर पावर8 प्रोसेसर के साथ एक डुअल-चिप मॉड्यूल वाले एक या दो सॉकेट का समर्थन करता है। वे या तो [[ रैक इकाई ]] फॉर्म फैक्टर और एक टावर कॉन्फ़िगरेशन में आते हैं। L संस्करण केवल [[Linux]] चलाते हैं, जबकि अन्य [[IBM AIX|आइबीएम | : आईबीएम पावर सिस्टम्स, दो छह-कोर पावर8 प्रोसेसर के साथ एक डुअल-चिप मॉड्यूल वाले एक या दो सॉकेट का समर्थन करता है। वे या तो [[ रैक इकाई ]] फॉर्म फैक्टर और एक टावर कॉन्फ़िगरेशन में आते हैं। L संस्करण केवल [[Linux|लिनक्स]] चलाते हैं, जबकि अन्य [[IBM AIX|आइबीएम एआइएक्स]], [[IBM i|आइबीएम i]] और लिनक्स चलाते हैं। LC संस्करण ओपनपावर भागीदारों द्वारा बनाए गए हैं।<ref>{{cite web|url=http://www.moorinsightsstrategy.com/wp-content/uploads/2014/04/IBM-Announces-POWER8-with-OpenPOWER-Partners-by-Moor-Insights-and-Strategy.pdf|title=IBM Announces POWER8 with OpenPOWER Partners}}</ref><ref>{{cite web|url=http://www-03.ibm.com/press/us/en/pressrelease/43702.wss|title=IBM News room - 2014-04-23 IBM Tackles Big Data Challenges with Open Server Innovation Model - United States|access-date=17 December 2014}}</ref><ref>{{cite web|url=http://www.common.org/webcasts/free/April29_AnnouncementWebcast.pdf|title=Scale-out Hardware with POWER8 Technology|archive-url=https://web.archive.org/web/20140523225238/http://www.common.org/webcasts/free/April29_AnnouncementWebcast.pdf|archive-date=2014-05-23|url-status=dead}}</ref> | ||
:* पावर सिस्टम S812L{{snd}} 1× पावर8 डीसीएम (4, 6 या 8 कोर), 2यू | :* पावर सिस्टम S812L{{snd}} 1× पावर8 डीसीएम (4, 6 या 8 कोर), 2यू | ||
:* पावर सिस्टम S814{{snd}} 1× पावर8 डीसीएम (6 या 8 कोर), 4यू या टावर | :* पावर सिस्टम S814{{snd}} 1× पावर8 डीसीएम (6 या 8 कोर), 4यू या टावर | ||
| Line 161: | Line 161: | ||
:* पावर सिस्टम S824 और S824L{{snd}} 1× या 2× पावर8 डीसीएम (6, 8, 12, 16 या 24 कोर), 4यू | :* पावर सिस्टम S824 और S824L{{snd}} 1× या 2× पावर8 डीसीएम (6, 8, 12, 16 या 24 कोर), 4यू | ||
:* पावर सिस्टम S821LC स्ट्रैटन{{snd}} 2× पावर8 [[सिंगल चिप मॉड्यूल]] (8 या 10 कोर), 1यू। 512 जीबी तक डीडीआर4 रैम चार सेंटूर एल4 चिप्स द्वारा बफर्ड है। [[सुपरमाइक्रो]] द्वारा निर्मित.<ref name="next-p8-refresh">{{cite web|url=https://www.nextplatform.com/2016/09/08/refreshed-ibm-power-linux-systems-add-nvlink/|title=ताज़ा आईबीएम पावर लिनक्स सिस्टम एनवीलिंक जोड़ें|date=8 September 2016 }}</ref> | :* पावर सिस्टम S821LC स्ट्रैटन{{snd}} 2× पावर8 [[सिंगल चिप मॉड्यूल]] (8 या 10 कोर), 1यू। 512 जीबी तक डीडीआर4 रैम चार सेंटूर एल4 चिप्स द्वारा बफर्ड है। [[सुपरमाइक्रो]] द्वारा निर्मित.<ref name="next-p8-refresh">{{cite web|url=https://www.nextplatform.com/2016/09/08/refreshed-ibm-power-linux-systems-add-nvlink/|title=ताज़ा आईबीएम पावर लिनक्स सिस्टम एनवीलिंक जोड़ें|date=8 September 2016 }}</ref> | ||
:* बिग डेटा ब्रिग्स के लिए पावर सिस्टम S822LC{{snd}} 2× पावर 8 सीएम (8 या 10 कोर), 2यू। 512 जीबी तक डीडीआर4 रैम चार सेंटूर एल4 चिप्स द्वारा बफर्ड है। सुपरमाइक्रो द्वारा निर्मित.<ref name="next-p8-refresh" />: आईबीएम पावर सिस्टम्स, अधिकतम 16 सॉकेट, 128 कोर और 16 टीबी रैम के लिए चार सॉकेट वाले नोड्स का समर्थन करता है, जिनमें से प्रत्येक में 8-, 10- या 12-कोर मॉड्यूल होते हैं। ये मशीनें आइबीएम | :* बिग डेटा ब्रिग्स के लिए पावर सिस्टम S822LC{{snd}} 2× पावर 8 सीएम (8 या 10 कोर), 2यू। 512 जीबी तक डीडीआर4 रैम चार सेंटूर एल4 चिप्स द्वारा बफर्ड है। सुपरमाइक्रो द्वारा निर्मित.<ref name="next-p8-refresh" />: आईबीएम पावर सिस्टम्स, अधिकतम 16 सॉकेट, 128 कोर और 16 टीबी रैम के लिए चार सॉकेट वाले नोड्स का समर्थन करता है, जिनमें से प्रत्येक में 8-, 10- या 12-कोर मॉड्यूल होते हैं। ये मशीनें आइबीएम एआइआइएक्स, आइबीएम i, या लिनक्स चला सकती हैं।<ref name="redp5137" />:* पावर सिस्टम्स E850{{snd}} 2×, 3× या 4× पावर8 डीसीएम (8, 10 या 12 कोर), 4यू | ||
:* पावर सिस्टम्स E870{{snd}} 1× या 2× 5U नोड्स, प्रत्येक में 8- या 10-कोर पावर8 सिंगल-चिप मॉड्यूल के साथ चार सॉकेट, कुल 80 कोर तक | :* पावर सिस्टम्स E870{{snd}} 1× या 2× 5U नोड्स, प्रत्येक में 8- या 10-कोर पावर8 सिंगल-चिप मॉड्यूल के साथ चार सॉकेट, कुल 80 कोर तक | ||
:* पावर सिस्टम्स E880{{snd}} 1x, 2x, 3x या 4x 5U नोड्स, प्रत्येक में कुल 192 कोर तक के लिए 8- या 12-कोर पावर8 सिंगल-चिप मॉड्यूल वाले चार सॉकेट हैं | :* पावर सिस्टम्स E880{{snd}} 1x, 2x, 3x या 4x 5U नोड्स, प्रत्येक में कुल 192 कोर तक के लिए 8- या 12-कोर पावर8 सिंगल-चिप मॉड्यूल वाले चार सॉकेट हैं | ||
| Line 167: | Line 167: | ||
:* पावर सिस्टम S812LC{{snd}} 1× पावर8 एससीएम (8 या 10 कोर), 2यू। त्यान द्वारा निर्मित।<ref name="Platform151008" >{{cite web|url=https://www.nextplatform.com/2015/10/08/ibm-back-in-hpc-with-power-systems-lc-clusters/|title=आईबीएम पावर सिस्टम एलसी क्लस्टर के साथ एचपीसी में वापस आया|website=nextplatform.com|date=2015-10-08}}</ref> | :* पावर सिस्टम S812LC{{snd}} 1× पावर8 एससीएम (8 या 10 कोर), 2यू। त्यान द्वारा निर्मित।<ref name="Platform151008" >{{cite web|url=https://www.nextplatform.com/2015/10/08/ibm-back-in-hpc-with-power-systems-lc-clusters/|title=आईबीएम पावर सिस्टम एलसी क्लस्टर के साथ एचपीसी में वापस आया|website=nextplatform.com|date=2015-10-08}}</ref> | ||
:* पावर सिस्टम S822LC फायरस्टोन{{snd}} 2× पावर8 एससीएम (8 या 10 कोर), 2यू। दो एनवीडिया [[केप्लर (माइक्रोआर्किटेक्चर)]] [[जीपीयू]] और 1 टीबी तक कमोडिटी डीडीआर3 रैम। [[ अजगर ]] द्वारा निर्मित।<ref name="platform-summit15" /><ref name="Platform151008" /><ref name="hpc-summit15">{{cite web|url=https://www.hpcwire.com/2015/03/19/ibms-first-openpower-server-targets-hpc-workloads/|title=आईबीएम का पहला ओपनपावर सर्वर एचपीसी वर्कलोड को लक्षित करता है|date=20 March 2015 }}</ref><ref name="openpower-summit15">{{Cite web |url=http://openpowerfoundation.org/press-releases/openpower-foundation-technology-leaders-unveil-hardware-solutions-to-deliver-new-server-alternatives/ |title=ओपनपॉवर फाउंडेशन टेक्नोलॉजी लीडर्स ने नए सर्वर विकल्प देने के लिए हार्डवेयर समाधान का अनावरण किया|access-date=2015-03-21 |archive-date=2015-04-02 |archive-url=https://web.archive.org/web/20150402121102/http://openpowerfoundation.org/press-releases/openpower-foundation-technology-leaders-unveil-hardware-solutions-to-deliver-new-server-alternatives/ |url-status=dead }}</ref> | :* पावर सिस्टम S822LC फायरस्टोन{{snd}} 2× पावर8 एससीएम (8 या 10 कोर), 2यू। दो एनवीडिया [[केप्लर (माइक्रोआर्किटेक्चर)]] [[जीपीयू]] और 1 टीबी तक कमोडिटी डीडीआर3 रैम। [[ अजगर ]] द्वारा निर्मित।<ref name="platform-summit15" /><ref name="Platform151008" /><ref name="hpc-summit15">{{cite web|url=https://www.hpcwire.com/2015/03/19/ibms-first-openpower-server-targets-hpc-workloads/|title=आईबीएम का पहला ओपनपावर सर्वर एचपीसी वर्कलोड को लक्षित करता है|date=20 March 2015 }}</ref><ref name="openpower-summit15">{{Cite web |url=http://openpowerfoundation.org/press-releases/openpower-foundation-technology-leaders-unveil-hardware-solutions-to-deliver-new-server-alternatives/ |title=ओपनपॉवर फाउंडेशन टेक्नोलॉजी लीडर्स ने नए सर्वर विकल्प देने के लिए हार्डवेयर समाधान का अनावरण किया|access-date=2015-03-21 |archive-date=2015-04-02 |archive-url=https://web.archive.org/web/20150402121102/http://openpowerfoundation.org/press-releases/openpower-foundation-technology-leaders-unveil-hardware-solutions-to-deliver-new-server-alternatives/ |url-status=dead }}</ref> | ||
:* एचपीसी मिन्स्की के लिए पावर सिस्टम S822LC{{snd}} 2× पावर8+ एससीएम (8 या 10 कोर), 2यू। चार एनवीलिंक्ड एनवीडिया [[पास्कल (माइक्रोआर्किटेक्चर)]] तक और 1 टीबी तक कमोडिटी डीडीआर4 रैम। विस्ट्रॉन द्वारा निर्मित।<ref name="next-p8-refresh" /><ref>{{cite web|url=https://www.pcworld.com/article/416349/ibms-new-power8-server-packs-in-nvidias-speedy-nvlink-interconnect.html|title=IBM's new Power8 server packs in Nvidia's speedy NVLink interconnect}}</ref> | :* एचपीसी मिन्स्की के लिए पावर सिस्टम S822LC{{snd}} 2× पावर8+ एससीएम (8 या 10 कोर), 2यू। चार एनवीलिंक्ड एनवीडिया [[पास्कल (माइक्रोआर्किटेक्चर)|पास्कल]] तक और 1 टीबी तक कमोडिटी डीडीआर4 रैम। विस्ट्रॉन द्वारा निर्मित।<ref name="next-p8-refresh" /><ref>{{cite web|url=https://www.pcworld.com/article/416349/ibms-new-power8-server-packs-in-nvidias-speedy-nvlink-interconnect.html|title=IBM's new Power8 server packs in Nvidia's speedy NVLink interconnect}}</ref> | ||
: [[हार्डवेयर प्रबंधन कंसोल]] | : [[हार्डवेयर प्रबंधन कंसोल]] | ||
:* 7063-सीआर1 एचएमसी{{snd}} 1× पावर8 एससीएम (6 कोर), 1यू। सुपरमाइक्रो स्ट्रैटन प्रारूप पर आधारित।<ref>{{cite web|url=https://www.ibm.com/developerworks/community/blogs/aixpert/entry/HMC_7063_CR1_hardware_install_POWER8_based_HMC?lang=en |title=HMC 7063-CR1 hardware install (POWER8 based HMC)|website=[[IBM]] }}</ref> | :* 7063-सीआर1 एचएमसी{{snd}} 1× पावर8 एससीएम (6 कोर), 1यू। सुपरमाइक्रो स्ट्रैटन प्रारूप पर आधारित।<ref>{{cite web|url=https://www.ibm.com/developerworks/community/blogs/aixpert/entry/HMC_7063_CR1_hardware_install_POWER8_based_HMC?lang=en |title=HMC 7063-CR1 hardware install (POWER8 based HMC)|website=[[IBM]] }}</ref> | ||
| Line 174: | Line 174: | ||
:* हबानेरो टीएन-71-बीपी012। 2यू, एक 8 कोर पावर8 एससीएम, 32 रैम सॉकेट के साथ<ref name="platform-summit15" /><ref name="openpower-summit15" /><ref name="tyan-openpower" />:* GT75-BP012. 1यू, एकल 8- या 10-कोर पावर8 एससीएम और रैम मॉड्यूल के लिए 32 सॉकेट के साथ<ref>{{cite web|url=https://www.hpcwire.com/off-the-wire/tyan-debuts-new-power8-based-1u-sever-openpower-summit-2016/|title=TYAN Debuts New POWER8-Based 1U Sever at OpenPOWER Summit 2016}}</ref> | :* हबानेरो टीएन-71-बीपी012। 2यू, एक 8 कोर पावर8 एससीएम, 32 रैम सॉकेट के साथ<ref name="platform-summit15" /><ref name="openpower-summit15" /><ref name="tyan-openpower" />:* GT75-BP012. 1यू, एकल 8- या 10-कोर पावर8 एससीएम और रैम मॉड्यूल के लिए 32 सॉकेट के साथ<ref>{{cite web|url=https://www.hpcwire.com/off-the-wire/tyan-debuts-new-power8-based-1u-sever-openpower-summit-2016/|title=TYAN Debuts New POWER8-Based 1U Sever at OpenPOWER Summit 2016}}</ref> | ||
; [[गूगल]] | ; [[गूगल]] | ||
: | : गूगल ने दो सॉकेट वाला एक मदरबोर्ड दिखाया है, जो केवल आंतरिक उपयोग के लिए है।<ref name="enterprisetech-mobos">{{cite web|url=http://www.enterprisetech.com/2014/04/28/inside-google-tyan-power8-server-boards/|title=Inside Google, Tyan Power8 Server Boards|work=EnterpriseTech|date=29 April 2014 |access-date=17 December 2014}}</ref><ref>{{cite web|url=https://plus.google.com/111282580643669107165/posts/Uwh9W3XiZTQ|title=Today I'm excited to show off a Google POWER8 server motherboard in the…|access-date=17 December 2014}}</ref> | ||
; स्टैक वेलोसिटी | ; स्टैक वेलोसिटी | ||
: स्टैकवेलोसिटी ने एक उच्च-प्रदर्शन संदर्भ प्लेटफ़ॉर्म, सबा प्रारूप किया है। | : स्टैकवेलोसिटी ने एक उच्च-प्रदर्शन संदर्भ प्लेटफ़ॉर्म, सबा प्रारूप किया है। | ||
| Line 180: | Line 180: | ||
: इंसपुर ने पावर8 और संबंधित प्रौद्योगिकियों पर आधारित सर्वर हार्डवेयर विकसित करने के लिए आइबीएम के साथ एक समझौता किया है।<ref>{{cite news|url=https://www.reuters.com/article/ibm-inspur-servers-idUSL2N0QS0DW20140822|title=आईबीएम चीन की इन्सपुर को सर्वर डिजाइन करने में मदद करेगा|work=Reuters|date=22 August 2014 |access-date=17 December 2014}}</ref><ref>{{cite web|url=https://www.bloomberg.com/news/2014-08-22/ibm-sets-aside-rivalry-to-partner-with-china-s-inspur.html|title=आईबीएम ने प्रतिद्वंद्विता को किनारे रखकर चीन की इन्सपुर के साथ साझेदारी की|author=Alex Barinka|date=23 August 2014|work=Bloomberg|access-date=17 December 2014}}</ref> | : इंसपुर ने पावर8 और संबंधित प्रौद्योगिकियों पर आधारित सर्वर हार्डवेयर विकसित करने के लिए आइबीएम के साथ एक समझौता किया है।<ref>{{cite news|url=https://www.reuters.com/article/ibm-inspur-servers-idUSL2N0QS0DW20140822|title=आईबीएम चीन की इन्सपुर को सर्वर डिजाइन करने में मदद करेगा|work=Reuters|date=22 August 2014 |access-date=17 December 2014}}</ref><ref>{{cite web|url=https://www.bloomberg.com/news/2014-08-22/ibm-sets-aside-rivalry-to-partner-with-china-s-inspur.html|title=आईबीएम ने प्रतिद्वंद्विता को किनारे रखकर चीन की इन्सपुर के साथ साझेदारी की|author=Alex Barinka|date=23 August 2014|work=Bloomberg|access-date=17 December 2014}}</ref> | ||
:* 4U सर्वर, दो पावर8 सॉकेट।<ref>{{cite web|url=https://www.eetimes.com/14-views-of-the-open-power-summit/|title=14 Views of the Open Power Summit}}</ref> | :* 4U सर्वर, दो पावर8 सॉकेट।<ref>{{cite web|url=https://www.eetimes.com/14-views-of-the-open-power-summit/|title=14 Views of the Open Power Summit}}</ref> | ||
; [[वेरारी टेक्नोलॉजीज]] | ; [[वेरारी टेक्नोलॉजीज|वेरारी तकनीक]] | ||
: RM4950{{snd}} 4यू, 4-कोर पावर8 एससीएम चार एनवीडिया टेस्ला के40 एक्सेलेरेटर के साथ। टायन के मदरबोर्ड पर आधारित।<ref name="platform-summit15" /><ref name="hpc-summit15" /><ref name="openpower-summit15" /><ref>{{cite web|url=http://www.cirrascale.com/products_rackmount_RM4950.aspx|title=Cirrascale RM4950 / Multi-Device POWER8® Development Platform}}</ref> | : RM4950{{snd}} 4यू, 4-कोर पावर8 एससीएम चार एनवीडिया टेस्ला के40 एक्सेलेरेटर के साथ। टायन के मदरबोर्ड पर आधारित।<ref name="platform-summit15" /><ref name="hpc-summit15" /><ref name="openpower-summit15" /><ref>{{cite web|url=http://www.cirrascale.com/products_rackmount_RM4950.aspx|title=Cirrascale RM4950 / Multi-Device POWER8® Development Platform}}</ref> | ||
; ज़ूम नेटकॉम | ; ज़ूम नेटकॉम | ||
: रेडपावर C210 और C220 | : रेडपावर C210 और C220 दो यूनिट और चार यूनिट सर्वर हैं, जिनमें दो POWER8 सॉकेट्स और 64 सॉकेट्स वाले रैम मॉड्यूलों के लिए स्थान होता है।<ref name="zoomserver">{{cite web|url=http://www.zoomserver.cn/products.asp|title=RedPOWER Products page}}</ref>; | ||
: | : ''OP-1X'' {{snd}} 1यू, सिंगल सॉकेट, 32 रैम स्लॉट।<ref name="platform-summit15" /><ref name="eweek-summit15">{{cite web|url=https://www.eweek.com/servers/openpower-group-puts-initial-hardware-products-on-display/|title=ओपनपावर ग्रुप प्रारंभिक हार्डवेयर उत्पादों को प्रदर्शन पर रखता है|first=Jeff|last=Burt|date=March 19, 2015|website=[[eWeek]]}}</ref> | ||
; [[रैकस्पेस]] | ; [[रैकस्पेस]] | ||
: | : बैरेलाय - 1U, 2 सॉकेट, 32 रैम स्लॉट्स वाला सर्वर है। यह ओपन कंप्यूट प्रोजेक्ट प्लेटफ़ॉर्म पर आधारित है और इसे उनकी ऑनमेटल सेवा में उपयोग के लिए तैयार किया गया है।<ref name="openpower-summit15" /><ref name="eweek-summit15" /><ref>{{Cite web |url=http://www.rackspace.com/blog/openpower-opening-the-stack-all-the-way-down/ |title=OpenPOWER: Opening The Stack, All The Way Down |access-date=2015-03-21 |archive-url=https://web.archive.org/web/20150430002455/http://www.rackspace.com/blog/openpower-opening-the-stack-all-the-way-down/ |archive-date=2015-04-30 |url-status=dead }}</ref><ref>{{cite web|url=https://www.datacenterknowledge.com/archives/2014/12/16/rackspace-building-platform-on-open-power-server-firmware|title=रैकस्पेस बिल्डिंग ओपनपावर-आधारित ओपन कंप्यूट सर्वर|date=16 December 2014 }}</ref><ref>{{cite web|url=http://openpowerfoundation.org/blogs/life-at-the-intersection-openpower-open-compute-and-the-future-of-cloud-software-infrastructure/|title=Life at the Intersection: OpenPOWER, Open Compute, and the Future of Cloud Software & Infrastructure|archive-url=https://web.archive.org/web/20150408183452/http://openpowerfoundation.org/blogs/life-at-the-intersection-openpower-open-compute-and-the-future-of-cloud-software-infrastructure/|archive-date=2015-04-08|url-status=dead}}</ref> | ||
; रैप्टर कंप्यूटिंग सिस्टम / रैप्टर अभियांत्रिकी | ; रैप्टर कंप्यूटिंग सिस्टम / रैप्टर अभियांत्रिकी | ||
: टैलोस आई{{snd}} अप्रकाशित 4यू सर्वर या वर्कस्टेशन, 1 सॉकेट, 8 रैम स्लॉट।<ref>{{cite web|last1=Pearson|first1=Timothy|title=टैलोस सिक्योर वर्कस्टेशन|url=https://www.crowdsupply.com/raptor-computing-systems/talos-secure-workstation|website=Crowd Supply|format=product description}}</ref> | : टैलोस आई{{snd}} अप्रकाशित 4यू सर्वर या वर्कस्टेशन, 1 सॉकेट, 8 रैम स्लॉट।<ref>{{cite web|last1=Pearson|first1=Timothy|title=टैलोस सिक्योर वर्कस्टेशन|url=https://www.crowdsupply.com/raptor-computing-systems/talos-secure-workstation|website=Crowd Supply|format=product description}}</ref> | ||
Revision as of 11:07, 19 July 2023
Two IBM POWER8 processors on a dual chip module. | |
| General information | |
|---|---|
| Launched | 2014 |
| Designed by | IBM |
| Performance | |
| Max. CPU clock rate | 2.5 GHz to 5 GHz |
| Cache | |
| L1 cache | 64+32 KB per core |
| L2 cache | 512 KB per core |
| L3 cache | 8 MB per chiplet |
| L4 cache | 16 MB per Centaur |
| Architecture and classification | |
| Technology node | 22 nm |
| Instruction set | Power ISA (Power ISA v.2.07) |
| Physical specifications | |
| Cores |
|
| History | |
| Predecessor | POWER7 |
| Successor | POWER9 |
| POWER, PowerPC, and Power ISA architectures |
|---|
| NXP (formerly Freescale and Motorola) |
| IBM |
|
| IBM/Nintendo |
| Other |
| Related links |
| Cancelled in gray, historic in italic |
पावर8, पावर ISA पर आधारित सुपरस्केलर मल्टी कोर माइक्रोप्रोसेसरों का एक समूह है, जिसकी घोषणा अगस्त 2013 में हॉट चिप्स सम्मेलन में की गई थी। प्रारूप ओपनपावर फाउंडेशन के अंतर्गत अनुज्ञप्तििंग के लिए उपलब्ध हैं, जो आईबीएम के सबसे उच्च-स्तरीय प्रोसेसरों के लिए ऐसी उपलब्धता का पहला मौका है।[1][2]
आइबीएम ने पावर8 पर आधारित सिस्टम को जून 2014 में उपलब्ध कराया।[3] अन्य ओपनपावर सदस्यों द्वारा बनाए गए सिस्टम और पावर8 प्रोसेसर प्रारूप 2015 के प्रारंभ में उपलब्ध थे।
प्रारूपण
पावर8 को एक विशाल मल्टीथ्रेडेड चिप के रूप में प्रारूपित किया गया है, जिसमें प्रत्येक कोर एक साथ आठ हार्डवेयर थ्रेड को संभालने की क्षमता रखता है, जिससे एक 12-कोर चिप पर समय-समय पर कुल मिलाकर 96 थ्रेड एक साथ निष्पादित किए जा सकते हैं। प्रोसेसर बहुत बड़ी मात्रा में ऑन- और ऑफ-चिप ईडीआरएएम कैश का उपयोग करता है, और ऑन-चिप मेमोरी नियंत्रक मेमोरी और सिस्टम आइ/ओ के लिए अति उच्च बैंडविड्थ सक्षम करते हैं। कहा जाता है कि अधिकांश कार्यभार के लिए, चिप अपने पूर्ववर्ती, पावर7 की तुलना में दो से तीन गुना तेज प्रदर्शन करती है।[4]
पावर8 चिप्स 6- या 12-कोर संस्करण में आते हैं;[5][6] प्रत्येक संस्करण को 15 धातु परतों का उपयोग करके 22 नैनोमीटर सिलिकॉनऑन इन्सुलेटर (एसओआई) प्रक्रिया से निर्मित किया गया है। 12-कोर संस्करण में 4.2 बिलियन ट्रांजिस्टर हैं[7] और 6502 मिमी हैबड़ा जबकि 6-कोर संस्करण केवल 3622 मिमी बड़ा है।[3]यद्यपि 6- और 12-कोर संस्करण में सभी या बस कुछ कोर सक्रिय हो सकते हैं, इसलिए पावर8 प्रोसेसर 4, 6, 8, 10 या 12 कोर के साथ उपलब्ध हैं।
कैप्स
पिछले पावर प्रोसेसर में बाह्य संचार के लिए GX++ बस का उपयोग होता था, परंतु पावर8 में इसे प्रारूप से हटा दिया गया है और इसे सीएपीआइ पोर्ट (कोहीरेंट एक्सेलरेटर प्रोसेसर इंटरफेस) से प्रतिस्थापित कर दिया गया है जो पीसीआइ एक्सप्रेस 3.0 के शीर्ष पर स्तरित होता है। सीएपीआइ पोर्ट का उपयोग ग्राफ़िक्स प्रोसेसिंग युनिट, एप्लिकेशन-विशिष्ट एकीकृत सर्किट और एफपीजीए जैसे सहायक विशेष प्रोसेसर को जोड़ने के लिए किया जाता है।[8][9] सीएपीआई बस से जुड़ी इकाइयां सीपीयू के समान मेमोरी एड्रेस स्पेस का उपयोग कर सकती हैं, जिससे कंप्यूटिंग पथ की लंबाई कम हो जाती है। 2013 एसीएम/आईईईई सुपरकंप्यूटिंग सम्मेलन में, आइबीएम और एनविडिया ने भविष्य के सुपर कंप्यूटर सिस्टम में पावर8 को एनविडिया जीपीयू के साथ जोड़ने के लिए एक अभियांत्रिकी साझेदारी की घोषणा की,[10] उनमें से पहले की घोषणा पावर सिस्टम्स S824L के रूप में की गई।
14 अक्टूबर 2016 को, आईबीएम ने ओपनसीएपीआई के गठन की घोषणा की, जो सीएपीआई के अन्य प्लेटफ़ॉर्मों में अपनाने को फैलाने के लिए एक नई संगठन है। प्राथमिक सदस्यों में गूगल,
एएमडी, ज़ाइलिंक्स, माइक्रोन, और मेलानाक्स सम्मिलित हैं।[11]
ओसीसी
पावर8 में एक तथाकथित ऑन-चिप कंट्रोलर (ओसीसी) भी सम्मिलित है, जो पावरPC 405 प्रोसेसर पर आधारित एक पावर और थर्मल प्रबंधन माइक्रोकंट्रोलर है। इसमें दो सामान्य प्रयोजन ऑफलोड इंजन (जीपीई) और 512 किबिबाइट एम्बेडेड स्थैतिक रैंडम-एक्सेस मेमोरी (एसआरएएम) (1 केबी = 1024 बाइट्स) हैं, साथ ही ओपन-सोर्स फर्मवेयर चलाते समय मुख्य मेमोरी तक सीधे पहुंचने की संभावना है। . OCC प्रोसेसर और मेमोरी दोनों के लिए पावर8 की ऑपरेटिंग आवृत्ति, वोल्टेजमुख्य स्मृति बैंडविड्थ और थर्मल नियंत्रण का प्रबंधन करता है; यह तुरंत 1,764 एकीकृत वोल्टेज नियामकों (आईवीआर) के माध्यम से वोल्टेज को नियंत्रित कर सकता है। इसके अतिरिक्त, OCC को पावर8 प्रोसेसर को ओवरक्लॉकिंग करने, या ऑपरेटिंग आवृत्ति को कम करके इसकी विद्युत की खपत को कम करने के लिए प्रोग्राम किया जा सकता है जो कि कुछ इंटेल और एएमडी प्रोसेसर में पाए जाने वाले कॉन्फ़िगर करने योग्य टीडीपी के समान है।[12][13][14][15]
मेमोरी बफ़र चिप
पावर8 मेमोरी कंट्रोलर के कुछ कार्यों को प्रोसेसर से दूर और मेमोरी के करीब ले जाकर विभाजित करता है। शेड्यूलिंग तर्क, मेमोरी ऊर्जा प्रबंधन, और विश्वसनीयता, उपलब्धता और सेवाक्षमता निर्णय बिंदु को तथाकथित मेमोरी बफर चिप (a.k.a. Centaur) में ले जाया जाता है।[16] मेमोरी बफर चिप में कुछ मेमोरी प्रक्रियाओं को ऑफलोड करने से मेमोरी एक्सेस अनुकूलन, बैंडविड्थ की बचत और मेमोरी संचार के लिए तेज़ प्रोसेसर की अनुमति मिलती है।[17] इसमें प्रति चिप अतिरिक्त 16 मेबिबाइट L4 कैश (प्रति प्रोसेसर 128 एमबी तक) (1 एमबी = 1024 केबी) के लिए कैशिंग संरचनाएं भी सम्मिलित हैं। सिस्टम आर्किटेक्चर के आधार पर मेमोरी बफ़र चिप्स को या तो मेमोरी मॉड्यूल (कस्टम डीआईएमएम/सीडीआईएमएम, उदाहरण के लिए S824 और E880 मॉडल में) या मानक डीआईएमएम रखने वाले मेमोरी राइज़र कार्ड पर (उदाहरण के लिए S822LC मॉडल में) पर रखा जाता है।[18]
मेमोरी बफ़र चिप एक हाई-स्पीड मल्टी-लेन सीरियल लिंक का उपयोग करके प्रोसेसर से जुड़ा होता है। प्रत्येक बफ़र चिप को जोड़ने वाला मेमोरी चैनल एक समय में 2 बाइट्स लिखने और 1 बाइट पढ़ने में सक्षम है। शुरुआती एंट्री मॉडल में यह 8 गीगाबाइट/सेकेंड पर चलता है,[17]बाद में हाई-एंड और एचपीसी मॉडल में 40-एनएस विलंबता के साथ 9.6 जीबी/एस तक वृद्धि हुई,[18][19][20] प्रति चैनल क्रमशः 24 जीबी/एस और 28.8 जीबी/सेकेंड की निरंतर बैंडविड्थ के लिए। प्रत्येक प्रोसेसर में चार मेमोरी चैनलों के साथ दो मेमोरी नियंत्रक होते हैं, और अधिकतम प्रोसेसर से मेमोरी बफर बैंडविड्थ 230.4 जीबी/एस प्रति प्रोसेसर है। मॉडल के आधार पर केवल एक नियंत्रक सक्षम किया जा सकता है,[17]या प्रति नियंत्रक केवल दो चैनल उपयोग में हो सकते हैं।[18]बढ़ी हुई उपलब्धता के लिए लिंक ऑन-द-फ्लाई लेन अलगाव और सुधार प्रदान करता है।[16]
प्रत्येक मेमोरी बफ़र चिप में चार इंटरफ़ेस होते हैं जो प्रोसेसर लिंक इंटरफ़ेस में कोई बदलाव किए बिना 1600 मेगाहर्ट्ज पर डीडीआर3 या डीडीआर4 मेमोरी का उपयोग करने की अनुमति देते हैं। प्रति प्रोसेसर परिणामी 32 मेमोरी चैनल मेमोरी बफ़र चिप्स और डीरैम बैंकों के बीच 409.6 GB/s की उच्चतम पहुंच दर की अनुमति प्रदान करते हैं। प्रारंभ में समर्थन 16 जीबी, 32 जीबी और 64 जीबी डीआईएमएम तक सीमित था, जिससे प्रोसेसर द्वारा 1 टीबी तक का उपयोग किया जा सकता था। बाद में 128 जीबी और 256 जीबी डीआईएमएम के लिए समर्थन की घोषणा की गई,[19][21] प्रति प्रोसेसर 4 टीबी तक की अनुमति प्रदान करते है।
विनिर्देश
पावर8[22][23] कोर में लोड-स्टोर यूनिट में 64 KiB L1 डेटा कैश और इंस्ट्रक्शन फ़ेच यूनिट में 32 KB L1 इंस्ट्रक्शन कैश सम्मिलित है, साथ ही एक कसकर एकीकृत 512 KiB L2 कैश भी है। एक चक्र में प्रत्येक कोर अधिकतम आठ निर्देश प्राप्त कर सकता है, आठ निर्देश डिकोड और भेज सकता है, दस निर्देश जारी और निष्पादित कर सकता है और आठ निर्देश प्रतिबद्ध कर सकता है।[24] प्रत्येक पावर8 कोर में मुख्य रूप से निम्नलिखित छह निष्पादन इकाइयाँ सम्मिलित हैं:
- इंस्ट्रक्शन फ़ेच यूनिट (आईएफयू)
- इंस्ट्रक्शन सिक्वेंसिंग यूनिट (आईएसयू)
- लोड-स्टोर यूनिट
- फिक्स्ड-पॉइंट यूनिट (एफएक्सयू)
- वेक्टर और स्केलर यूनिट (वीएसयू)
- दशमलव फ्लोटिंग पॉइंट यूनिट (डीएफयू)
प्रत्येक कोर में सोलह निष्पादन पाइपलाइन होते हैं:
̇̇̽* दो फिक्स्ड-पॉइंट पाइपलाइन
- दो लोड-स्टोर पाइपलाइन
- दो लोड पाइपलाइन
- चार डबल-प्रेसिजन फ़्लोटिंग-पॉइंट पाइपलाइन, जो आठ एकल-प्रेसिजन पाइपलाइन के रूप में भी कार्य कर सकते हैं
- दो पूर्णतः सममित वेक्टर पाइपलाइन जिनमें वीएमएक्स और वीएसएक्स अल्टीवेक निर्देशिकाएं के समर्थन होता है।
- एक गुप्तांकन पाइपलाइन (एईएस, गैलोइस काउंटर मोड, एसएचए-2)[25]
- एक शाखा निष्पादन पाइपलाइन
- एक स्थिति रजिस्टर तार्किक पाइपलाइन
- एक दशमलव फ्लोटिंग-पॉइंट पाइपलाइन
इसमें एक बड़ा इश्यू क्यू है जिसमें 4×16 प्रविष्टियाँ होती हैं, सुधारित शाखा पूर्वानुमानकर्ता होते हैं और यह दोगुनी संख्या में कैश मिसेज को संभाल सकता है। प्रत्येक कोर आठ-पथ हार्डवेयर मल्टीस्रोत होता है और डायनेमिक और स्वचालित रूप से विभाजित किया जा सकता है ताकि एक, दो, चार या सभी आठ स्रोत सक्रिय हो सकें।[1]पावर8 ने हार्डवेयर ट्रांजैक्शनल मेमोरी के लिए समर्थन भी जोड़ा।[26][27][28] आईबीएम का अनुमान है कि सिंगल-थ्रेडेड ऑपरेशन में प्रत्येक कोर पावर7 से 1.6 गुना तेज़ है।
पावर8 प्रोसेसर एक 6- या 12-चिपलेट प्रारूप है जिसमें 4, 6, 8, 10 या 12 सक्रिय चिपलेट के संस्करण होते हैं, जिसमें एक चिपलेट में एक प्रोसेसिंग कोर, 512 KB स्टेटिक रैंडम-एक्सेस मेमोरी L2 कैश होता है 64-बाइट चौड़ी बस (जो अपने पूर्ववर्ती से दोगुनी चौड़ी है[1]), और 8 एमबी एल3 ईडीआरएएम कैश प्रति चिपलेट सभी चिपलेट्स के बीच साझा करने योग्य है।[5] इस प्रकार, छह-चिपलेट प्रोसेसर में 48 एमबी एल3 ईडीआरएएम कैश होगा, जबकि 12-चिपलेट प्रोसेसर में कुल 96 एमबी एल3 ईडीआरएएम कैश होगा। चिप सेंटौर साथी चिप्स का उपयोग करके 128 एमबी तक के ऑफ-चिप eDRAM L4 कैश का भी उपयोग कर सकता है। ऑन-चिप मेमोरी कंट्रोलर 1 टीबी रैम और 230 जीबी/एस निरंतर मेमोरी बैंडविड्थ को संभाल सकते हैं। ऑन-बोर्ड पीसीआई एक्सप्रेस नियंत्रक सिस्टम के अन्य भागों में 48 जीबी/एस आई/ओ को संभाल सकते हैं। कोर को 2.5 और 5 गीगाहर्ट्ज के बीच घड़ी की दर पर संचालित करने के लिए प्रारूप किया गया है।[15]
छह-कोर चिप्स को आईबीएम के आईबीएम पावर सिस्टम्स में डुअल-चिप मॉड्यूल (डीसीएम) पर जोड़े में लगाया गया है। अधिकांश कॉन्फ़िगरेशन में सभी कोर सक्रिय नहीं होते हैं, जिसके परिणामस्वरूप विभिन्न कॉन्फ़िगरेशन होते हैं जहां वास्तविक कोर गणना भिन्न होती है। 12-कोर संस्करण का उपयोग हाई-एंड E880 और E880C मॉडल में किया जाता है।
आइबीएम के सिंगल-चिप पावर8 मॉड्यूल को टूरिस्मो कहा जाता है[29] और डुअल-चिप संस्करण को मुरानो कहा जाता है।[30] पॉवरकोर के संशोधित संस्करण को CP1 कहा जाता है।
पावर8 के साथ एनवीलिंक
यह आइबीएम के मूल 12-कोर पावर8 का संशोधित संस्करण है, और इसे पावर8+ कहा जाता था। इसमे मुख्य नई विशेषता यह है कि इसमें एनवीडिया की बस तकनीक एनवीलिंक के लिए समर्थन प्रदान करता है, जो चार एनवीलिंक उपकरणों को सीधे चिप से जोड़ता है। आईबीएम ने अन्य पावर8 सॉकेट के