डायोड तर्क: Difference between revisions

From Vigyanwiki
(Created page with "{{short description|Constructs Boolean logic gates from diodes}} File:Diode logic for transistor clock.jpg|thumb|upright|एक असतत ट्रांजिस्ट...")
 
No edit summary
Line 1: Line 1:
{{short description|Constructs Boolean logic gates from diodes}}
{{short description|Constructs Boolean logic gates from diodes}}'''डायोड तर्क''' (या '''डायोड-प्रतिरोधक तर्क''') डायोड और प्रतिरोधक के साथ AND और OR तर्क गेट्स (द्वार) का निर्माण करता है।


[[File:Diode logic for transistor clock.jpg|thumb|upright|एक असतत ट्रांजिस्टर घड़ी में डायोड-ट्रांसिस्टर लॉजिक।सात खंडों को हल्का करने के लिए 12 लाइनों में से 1 में से एक डिकोड 1 से 12 से 12 दिखाने के लिए डायोड।सी पर डायोड ट्रांजिस्टर के 12 जोड़े में से एक ट्रांजिस्टर फ्लिप-फ्लॉप की स्थिति के आधार पर ट्रांजिस्टर में से एक को ट्रिगर करते हैं। फ्लिप फ्लॉप की श्रृंखला में अतिरिक्त डायोड इसे घंटों की गिनती करने की अनुमति देते हैं।]]
सक्रिय उपकरण (प्रारम्भिक कंप्यूटरों में निर्वात नलिका, फिर डायोड-प्रतिरोधान्तरित्र तर्क में प्रतिरोधान्तरित्र) अतिरिक्त रूप से विद्युत-दाब स्तर पुनःस्थापन के लिए कार्यात्मक पूर्णता और प्रवर्धन के लिए तार्किक अंर्तवर्तक (NOT) प्रदान करने के लिए आवश्यक है, जो एकल डायोड तर्क प्रदान नहीं कर सकता है।
डायोड लॉजिक (डीएल), या डायोड-रेसिस्टर लॉजिक (डीआरएल), डायोड से बूलियन लॉजिक गेट्स का निर्माण है।शुरुआती कंप्यूटरों के निर्माण में डायोड लॉजिक का बड़े पैमाने पर उपयोग किया गया था, जहां अर्धचालक डायोड भारी और महंगे सक्रिय वैक्यूम ट्यूब तत्वों को बदल सकते हैं।डायोड लॉजिक के लिए सबसे आम उपयोग डायोड -ट्रांसिस्टर लॉजिक (DTL) इंटीग्रेटेड सर्किट में है, जो कि डायोड के अलावा, फ़ंक्शन और सिग्नल रिस्टोरेशन प्रदान करने के लिए इन्वर्टर लॉजिक को शामिल करता है।
[[File:Animated diode logic encoder.gif|thumb|430x430px|डायोड तर्क में सरल एनकोडर एक एकल उच्च इनपुट के लिए 3-बिट बाइनरी अनुक्रमणिका आउटपुट करता है।]]
चूंकि प्रत्येक डायोड तर्क चरण के साथ विद्युत-दाब का स्तर दुर्बल होता है, डायोड तर्क की उपयोगिता को सीमित करते हुए, कई चरणों को आसानी से सोपानित नहीं किया जा सकता है। हालाँकि, डायोड तर्क में केवल सस्ते निष्क्रिय घटकों का उपयोग करने का लाभ है।


जबकि डायोड लॉजिक में सादगी का लाभ होता है, प्रत्येक गेट में एक प्रवर्धित चरण की कमी इसके आवेदन को सीमित करती है।सभी तार्किक कार्यों को अकेले डायोड लॉजिक में लागू नहीं किया जा सकता है;केवल नॉन-इनवर्टिंग तार्किक और तार्किक या कार्यों को डायोड गेट्स द्वारा महसूस किया जा सकता है।यदि कई डायोड लॉजिक गेट्स को कैस्केड किया जाता है, तो प्रत्येक चरण में वोल्टेज का स्तर काफी बदल जाता है, इसलिए डायोड लॉजिक आम तौर पर एक ही चरण तक सीमित होता है, हालांकि, विशेष डिजाइनों में, दो-चरण सिस्टम कभी-कभी प्राप्त होते हैं।
== बैकग्राउन्ड ==


== सरलीकरण मान्यताओं ==
=== तर्क गेट्स ===
तर्क गेट बूलियन बीजगणित का मूल्यांकन करते हैं, सामान्य रूप से समानांतर या श्रृंखला में जुड़े तार्किक इनपुट गेट्सा नियंत्रित इलेक्ट्रॉनिक स्विच का उपयोग करते हैं। डायोड तर्क केवल OR और AND को प्रयुक्त कर सकता है, क्योंकि प्रतिवर्तित्र (गेट नहीं) को एक सक्रिय उपकरण की आवश्यकता होती है।


चित्रण के लिए यह चर्चा आदर्शित डायोड को मानती है जो आगे की दिशा में बिना किसी वोल्टेज ड्रॉप के संचालन करती है और रिवर्स दिशा में संचालन नहीं करती है।लॉजिक डिज़ाइन संकेतों के दो अलग -अलग स्तरों को मानता है जो 1 और 0. लेबल किए जाते हैं। सकारात्मक तर्क के लिए 1 सबसे सकारात्मक स्तर का प्रतिनिधित्व करता है और सबसे नकारात्मक स्तर के लिए 0।इस चर्चा में चित्रण के लिए, पॉजिटिव लॉजिक 1 को +6 वोल्ट द्वारा दर्शाया गया है और 0 वोल्ट लॉजिक का प्रतिनिधित्व करता है।वोल्टेज का स्तर।
=== तर्क विद्युत-दाब स्तर ===
''मुख्य लेख[[मुख्य लेख: तर्क स्तर § 2-स्तरीय तर्क|: तर्क स्तर § 2-स्तरीय तर्क]]''


इन उदाहरणों में प्रत्येक गेट के कम से कम एक इनपुट को वोल्टेज स्तर से जुड़ा होना चाहिए जो परिभाषित तर्क 1 या लॉजिक 0 स्तर प्रदान करता है।यदि सभी इनपुट किसी भी ड्राइविंग स्रोत से डिस्कनेक्ट किए गए हैं, तो आउटपुट सिग्नल सही वोल्टेज रेंज तक सीमित नहीं है।
बाइनरी तर्क विद्युत-दाब सिग्नल के दो अलग-अलग तर्क स्तरों का उपयोग करता है जिन्हें उच्च और निम्न लेबल किया जा सकता है। इस चर्चा में, +5 वोल्ट के समीप विद्युत-दाब अधिक हैं, और 0 वोल्ट (क्षेत्र) के समीप विद्युत-दाब कम हैं। विद्युत-दाब का परिशुद्ध परिमाण महत्वपूर्ण नहीं है, परंतु इनपुट पर्याप्त प्रबल स्रोतों गेट्सा संचालित हों ताकि आउटपुट विद्युत-दाब अलग-अलग श्रेणी के अंदर हों।


== डायोड लॉजिक गेट्स ==
सक्रिय-उच्च या सकारात्मक तर्क के लिए, उच्च तर्क 1 (सत्य) का प्रतिनिधित्व करता है और निम्न तर्क 0 (असत्य) का प्रतिनिधित्व करता है। हालांकि, उच्च या निम्न के लिए तार्किक 1 और तार्किक 0 का समनुदेशन यादृच्छिक है और सक्रिय-निम्न या ऋणात्मक तर्क में प्रतिवर्त है, जहां निम्न तार्किक 1 है जबकि उच्च तार्किक 0 है। निम्नलिखित डायोड तर्क गेट सक्रिय-उच्च या सक्रिय-निम्न तर्क दोनों में काम करते हैं, हालांकि वे जिस तार्किक फलन को प्रयुक्त करते हैं, वह इस बात पर निर्भर करता है कि किस विद्युत-दाब स्तर को सक्रिय माना जाता है। सक्रिय-उच्च और सक्रिय-निम्न के बीच स्विचिंग सामान्य रूप से अधिक सक्षम तर्क डिजाइन प्राप्त करने के लिए उपयोग किया जाता है।


लॉजिक गेट्स में, तार्किक कार्यों को समानांतर या श्रृंखला कनेक्टेड स्विच (जैसे कि रिले संपर्क या सीएमओ जैसे अछूता गेट फेट्स) द्वारा किया जाता है, जो तार्किक इनपुट या समानांतर प्रतिरोधों या डायोड द्वारा नियंत्रित होते हैं जो निष्क्रिय घटक होते हैं।डायोड लॉजिक को डायोड द्वारा लागू किया जाता है जो आगे के पक्षपाती होने पर कम प्रतिबाधा का प्रदर्शन करते हैं और रिवर्स पक्षपाती होने पर एक बहुत उच्च प्रतिबाधा।डायोड लॉजिक गेट्स के दो प्रकार हैं - या और।यह संभव नहीं है (इनवर्ट) डायोड गेट्स का निर्माण करना क्योंकि इनवर्ट फ़ंक्शन को ट्रांजिस्टर जैसे सक्रिय घटक की आवश्यकता होती है।
=== डायोड बायसन ===
अग्रबायसित डायोड में कम प्रतिबाधा होती है, जो एक छोटे वोल्टता पात के साथ लघु परिपथ का अनुमान लगाती है, जबकि विपरीत अभिनत डायोड में विवृत परिपथ का अनुमान लगाते हुए बहुत अधिक प्रतिबाधा होती है। डायोड प्रतीक का तीर पारंपरिक धारा प्रवाह की अग्रबायसित दिशा को दर्शाता है।


=== या लॉजिक गेट ===
== डायोड AND और OR तर्क गेट ==


[[File: Diode OR Ideal Diode.jpg|thumb|सकारात्मक तर्क सत्य तालिका के साथ एक डायोड या गेट]]
डायोड तार्किक गेट का प्रत्येक इनपुट एक साझा तार तार्किक आउटपुट से जुड़े डायोड के माध्यम से जुड़ता है। डायोड के प्रत्येक इनपुट और दिशा के विद्युत-दाब स्तर के आधार पर, प्रत्येक डायोड अग्रबायसित हो सकता है या नहीं भी हो सकता है। यदि कोई अग्रबायसित है, तो साझा आउटपुट तार अग्रबायसित डायोड के इनपुट के अंदर एक छोटा अग्र विद्युत-दाब पात होगा।
दाईं ओर की छवि एक डायोड या सर्किट दिखाती है। डायोड प्रतीक एक तीर है जो वर्तमान प्रवाह की आगे कम प्रतिबाधा दिशा दिखाता है। सभी डायोड में उनके एनोड पर इनपुट होते हैं और उनके कैथोड आउटपुट को चलाने के लिए एक साथ जुड़े होते हैं। आर आउटपुट से कुछ नकारात्मक वोल्टेज (-6 वोल्ट) से जुड़ा हुआ है ताकि डायोड के लिए पूर्वाग्रह वर्तमान प्रदान किया जा सके।


यदि सभी इनपुट ए और बी और सी 0 वोल्ट (लॉजिक लेवल 0) पर हैं, तो आर के माध्यम से प्रवाहित होने वाले वर्तमान आउटपुट वोल्टेज को तब तक खींचेंगे जब तक कि डायोड आउटपुट को क्लैंप न करें। चूंकि इन डायोड को आदर्श माना जाता है, इसलिए आउटपुट को 0 वोल्ट से क्लैंप किया जाता है, जो कि लॉजिक लेवल 0. है। यदि कोई भी इनपुट पॉजिटिव वोल्टेज (लॉजिक 1) पर स्विच करता है, , आउटपुट पर एक सकारात्मक वोल्टेज प्रदान करना, एक तर्क 1. कोई भी सकारात्मक वोल्टेज एक तर्क 1 राज्य का प्रतिनिधित्व करेगा; कई डायोड के माध्यम से धाराओं का योग तर्क स्तर को नहीं बदलता है। अन्य डायोड रिवर्स पक्षपाती हैं और कोई करंट नहीं करते हैं।
यदि कोई डायोड अग्रबायसित नहीं है तो कोई भी डायोड आउटपुट के लोड के लिए विद्युत् चालन (जैसे कि बाद का तार्किक चरण) प्रदान नहीं करेगा। इसलिए आउटपुट को अतिरिक्त रूप से एक विद्युत-दाब स्रोत से जुड़े ऊर्ध्व प्रतिरोधक या अधोकर्षक प्रतिरोधक की आवश्यकता होती है, ताकि आउटपुट शीघ्रता से<ref>The output load will have some capacitance (even if no capacitor is added, there will be some parasitic capacitance). When all diodes are reversed biased in a high impedance state, they will only provide a minuscule amount of reverse saturation current for draining the capacitance, thus it will take too long for the output voltage to fully transition. Diodes also have a reverse recovery time.</ref> संक्रमण कर सके और जब कोई डायोड अग्रबायसित न हो तो एक प्रबल परिचालक धारा प्रदान करे।


यदि कोई इनपुट A या B या C 1 है, तो आउटपुट 1. होगा। केवल अगर सभी इनपुट, A और B और C 0 हैं तो आउटपुट 0. होगा 0. यह एक तर्क की परिभाषा है या। छवि के दाईं ओर सत्य तालिका इनपुट के सभी संयोजनों के लिए आउटपुट दिखाती है।
टिप्पणी: निम्नलिखित परिपथ में प्रत्येक गेट के लिए दो इनपुट होते हैं और इस प्रकार दो डायोड का उपयोग करते हैं, लेकिन अधिक इनपुट की स्वीकृति देने के लिए अधिक डायोड के साथ बढ़ाया जा सकता है। प्रत्येक गेट का कम से कम एक इनपुट एक प्रबल-पर्याप्त उच्च या निम्न विद्युत-दाब स्रोत से जुड़ा होना चाहिए। यदि सभी इनपुट एक प्रबल स्रोत से वियोजित हो जाते हैं, तो आउटपुट वैध विद्युत-दाब श्रेणी के अंदर नहीं आ सकता है।


यह लिखा जा सकता है:
=== सक्रिय-उच्च OR तर्क गेट्स ===
: ए या बी या सी = आउटपुट
प्रत्येक इनपुट डायोड के एनोड से जुड़ता है। सभी कैथोड आउटपुट से जुड़े होते हैं, जिसमें एक अधोकर्षक प्रतिरोधक होता है।
::या
: A+B+C = आउटपुट
बूलियन बीजगणित में प्लस साइन (+) का उपयोग निरूपित करने के लिए किया जाता है या।


R किसी भी नकारात्मक वोल्टेज पर लौट सकता है। यदि R 0 वोल्ट से जुड़ा हुआ है, तो अगले सर्किट को चलाने के लिए इसमें कोई ड्राइव करंट उपलब्ध नहीं होगा; व्यावहारिक डायोड को एक पूर्वाग्रह वर्तमान की आवश्यकता होती है। एक व्यावहारिक सर्किट में, सभी सिग्नल स्तर, आर और इसके रिटर्न वोल्टेज का मूल्य सर्किट डिजाइनर द्वारा डिजाइन आवश्यकताओं को पूरा करने के लिए चुना जाता है।
यदि कोई इनपुट अधिक है, तो इसका डायोड अग्रबायसित होगा और धारा का संचालन करेगा, और इस प्रकार आउटपुट विद्युत-दाब को उच्च<ref>The output will be pulled specifically to one forward voltage drop less than the lowest high input voltage. The designer must ensure this output voltage should still lie within the valid high range.</ref> आकर्षित करेगा।


=== और लॉजिक गेट ===
यदि सभी इनपुट कम हैं, तो सभी डायोड विपरीत अभिनत होंगे और इसलिए कोई भी धारा का संचालन नहीं करेगा। अधोकर्षक प्रतिरोधक शीघ्रता से आउटपुट विद्युत-दाब को कम कर देगा।
[[File: Diode AND2 Ideal Diode.jpg|thumb|सकारात्मक तर्क सत्य तालिका के साथ एक डायोड और गेट]]
[[File:Animated wired OR diode logic.gif|thumb|183x183px|डायोड परिपथ कार्यान्वयन OR सक्रिय-उच्च तर्क में।]]
डायोड और मूल रूप से समान है या इसके अलावा इसे उल्टा कर दिया गया है। डायोड को उलट दिया जाता है ताकि कैथोड इनपुट से जुड़े हों और आउटपुट प्रदान करने के लिए एनोड एक साथ जुड़े हों। R डायोड के लिए फॉरवर्ड बायस करंट प्रदान करने के लिए +12 वोल्ट से जुड़ा हुआ है और आउटपुट ड्राइव के लिए करंट है।
संक्षेप में, यदि कोई इनपुट अधिक है तो आउटपुट उच्च होगा, लेकिन केवल तभी जब सभी इनपुट कम होंगे तो आउटपुट कम होगा:
{| class="wikitable"
|+
! colspan="2" |इनपुट
!आउट्पुट
|-
|निम्न
|निम्न
|निम्न
|-
|निम्न
|उच्च
|उच्च
|-
|उच्च
|निम्न
|उच्च
|-
|उच्च
|उच्च
|उच्च
|}
यह तार्किक या सक्रिय-उच्च तर्क के साथ-साथ तार्किक और सक्रिय-निम्न तर्क से समान है।


यदि सभी इनपुट ए और बी और सी एक सकारात्मक वोल्टेज (+6 वोल्ट यहां) हैं, तो आर के माध्यम से प्रवाहित वर्तमान आउटपुट को सकारात्मक खींच देगा जब तक कि डायोड्स आउटपुट को +6 वोल्ट, तार्किक 1 आउटपुट स्तर तक बंद कर देते हैं। यदि कोई भी इनपुट 0 वोल्ट (तार्किक 0 स्तर) पर स्विच करता है, तो डायोड के माध्यम से प्रवाहित वर्तमान आउटपुट वोल्टेज को 0 वोल्ट तक नीचे खींच देगा। अन्य डायोड को उल्टा पक्षपाती होगा और कोई करंट नहीं होगा।
=== सक्रिय-उच्च AND तर्क गेट ===
यह परिपथ पूर्व गेट को प्रतिबिंबित करता है: डायोड को प्रतिवर्त कर दिया जाता है ताकि प्रत्येक इनपुट डायोड के कैथोड से जुड़ जाए और सभी एनोड एक साथ आउटपुट से जुड़े हों, जिसमें एक ऊर्ध्व प्रतिरोधक होता है।


यदि इनपुट A या B या C 0 है, तो आउटपुट 0. होगा। केवल तभी जब सभी इनपुट, A और B और C हैं 1 आउटपुट होगा 1. यह एक तर्क की परिभाषा है और। छवि के दाईं ओर सत्य तालिका इनपुट के सभी संयोजनों के लिए आउटपुट दिखाती है।
यदि कोई इनपुट कम है, तो इसका डायोड अग्रबायसित होगा और धारा का संचालन करेगा, और इस प्रकार आउटपुट विद्युत-दाब को कम<ref>The output will be pulled specifically to one forward voltage drop above the highest low input voltage. The designer must ensure this output voltage should still lie within the valid low range.</ref> आकर्षित करेगा।


यह लिखा जा सकता है:
यदि सभी इनपुट अधिक हैं, तो सभी डायोड विपरीत अभिनत होंगे और इसलिए कोई भी धारा का संचालन नहीं करेगा। ऊर्ध्व प्रतिरोधक शीघ्रता से आउटपुट विद्युत-दाब को उच्च प्रभावित करेगा।
: ए और बी और सी = आउटपुट
[[File:Animated wired AND diode logic.gif|thumb|डायोड परिपथ कार्यान्वयन AND सक्रिय-उच्च तर्क में। ध्यान दे: अनुरूप कार्यान्वयन में परिशुद्ध आउटपुट धाराएं +5V आपूर्ति से भिन्न होंगी।]]
::या
संक्षेप में, यदि कोई इनपुट कम है, तो आउटपुट कम होगा, लेकिन केवल तभी जब सभी इनपुट उच्च होंगे, आउटपुट उच्च होगा:
: A × B × C = आउटपुट
{| class="wikitable"
(बूलियन बीजगणित में गुणन प्रतीक दर्शाता है और।)
! colspan="2" |इनपुट
!आउट्पुट
|-
|निम्न
|निम्न
|निम्न
|-
|निम्न
|उच्च
|निम्न
|-
|उच्च
|निम्न
|निम्न
|-
|उच्च
|उच्च
|उच्च
|}
यह तार्किक और सक्रिय-उच्च तर्क के साथ-साथ तार्किक या सक्रिय-निम्न तर्क में संगत है।


डायोड या के समान, आर किसी भी वोल्टेज पर वापस आ सकता है जो लॉजिक लेवल 1 से अधिक सकारात्मक है। यदि आर 1 स्तर के बराबर वोल्टेज से जुड़ा है, तो अगले सर्किट को चलाने के लिए इसमें कोई ड्राइव करंट उपलब्ध नहीं होगा। सभी सिग्नल स्तर, आर का मूल्य और इसके रिटर्न वोल्टेज को डिजाइन आवश्यकताओं को पूरा करने के लिए सर्किट डिजाइनर द्वारा चुने गए विकल्प हैं।
== वास्तविक डायोड तर्क ==
''मुख्य लेख: [[p-n]] [[डायोड का विस्तृत विवरण]], [[P-n जंक्शन का विवरण|P-n संयोजन का विवरण]], और [[शॉक्ले डायोड समीकरण]]''


== नकारात्मक तर्क ==
सरलता के लिए, डायोड को कभी-कभी अग्रबायसित और विपरीत अभिनत होने पर अनंत प्रतिरोध होने पर कोई विद्युत-दाब पात या प्रतिरोध नहीं माना जा सकता है। लेकिन वास्तविक डायोड शॉकली डायोड समीकरण द्वारा अधिकतम अनुमानित हैं, जिसमें एक अधिक जटिल घातीय धारा-विद्युत-दाब संबंध है जिसे डायोड नियम कहा जाता है।


क्रमशः सकारात्मक और नकारात्मक सिग्नल स्तरों के लिए 1 और 0 का असाइनमेंट और या या सर्किट का उपयोग करके लॉजिक डिज़ाइनर का एक विकल्प है। इस असाइनमेंट के साथ यह मानता है कि तर्क सकारात्मक है। यह केवल संभावना है कि असाइनमेंट उलट हो सकता है जहां 1 नकारात्मक वोल्टेज है और 0 सकारात्मक वोल्टेज है। यह नकारात्मक तर्क होगा। सकारात्मक और नकारात्मक तर्क के बीच स्विच करना आमतौर पर अधिक कुशल तर्क डिजाइन को प्राप्त करने के लिए उपयोग किया जाता है।
डिजाइनरों को डायोड की विनिर्देश शीट पर निर्भर करना चाहिए, जो मुख्य रूप से एक या एक से अधिक आगे की धाराओं, एक विपरीत क्षरण धारा (या संतृप्ति धारा) पर अधिकतम अग्र विद्युत-दाब पात और अधिकतम विपरीत विद्युत-दाब जेनर या हिमस्खलन विघटन द्वारा सीमित प्रदान करता है। तापमान और प्रक्रिया भिन्नता के प्रभाव सामान्य रूप से सम्मिलित होते हैं। विशिष्ट उदाहरण:


बूलियन बीजगणित में यह माना जाता है कि एक सकारात्मक तर्क या एक नकारात्मक तर्क है और। इसी तरह एक सकारात्मक तर्क और एक नकारात्मक तर्क है या।
* जर्मेनियम डायोड:
:* 10 एमए = 1 वोल्ट @ 0 से 85 डिग्री सेल्सियस पर अधिकतम अग्र विद्युत-दाब<ref>More realistically the germanium forward voltage might be 0.25 to 0.4 volts but this is often not specified.</ref>
:* 15 वोल्ट = 100 माइक्रोऐंपियर @ 85 ° C पर अधिकतम प्रतीप क्षरण धारा


इस संबंध को उनके ऑपरेशन के उपरोक्त विवरण को पढ़कर आसानी से पहचाना जा सकता है। OR में कहा गया है, "केवल अगर सभी इनपुट, A और B और C 0 हैं तो आउटपुट 0. होगा 0." नकारात्मक तर्क में निचले वोल्टेज पर प्रत्येक नोड एक लॉजिक 1 बन जाएगा, जिससे यह कथन बन जाएगा, "केवल अगर सभी इनपुट, ए और बी और सी हैं तो 1 आउटपुट 1. होगा।" यह एएन और फ़ंक्शन की परिभाषा है।
* सिलिकॉन डायोड:
:* 10 एमए = 1 वोल्ट @ 0 से 125 डिग्री सेल्सियस पर अधिकतम अग्र विद्युत-दाब<ref>The silicon leakage current might be much lower, possibly 1 to 100 nanoamps.</ref>
:* 15 वोल्ट = 1 माइक्रोऐंपियर @ 85 ° C पर अधिकतम प्रतीप क्षरण धारा


इसी तरह के लिए और यह कहा गया था, "यदि इनपुट ए या बी या सी 0 है तो आउटपुट 0. होगा।" नकारात्मक तर्क में निचले वोल्टेज पर प्रत्येक नोड एक लॉजिक 1 बन जाएगा, जिससे यह कथन बन जाएगा, "यदि इनपुट ए या बी या सी 1 है तो आउटपुट 1. होगा 1." यह एक या फ़ंक्शन की परिभाषा है।


डायोड की किसी भी व्यवस्था का तार्किक कार्य केवल तभी स्थापित किया जा सकता है जब वोल्टेज स्तरों द्वारा तर्क राज्यों का प्रतिनिधित्व ज्ञात हो। <ref name=FM1172 > United States Dept. of the Army, ''Communications-electronics Fundamentals: Digital Computers Field manual FM 11-72'' 1978, pages 3-17 through 3-22</ref>
=== अस्थायी प्रतिक्रिया ===
डायोड की एक अस्थायी प्रतिक्रिया भी होती है जो समस्या का विषय हो सकती है। एनोड और कैथोड के बीच धारिता विपरीत विद्युत-दाब के व्युत्क्रमानुपाती होती है, जैसे-जैसे यह 0 वोल्ट और अग्रबायसित की ओर बढ़ती है।


एक पुनः प्राप्ति समस्या भी है: अग्रबायसित से विपरीत अभिनत में स्विच करने पर एक डायोड का धारा तुरंत कम नहीं होगी, क्योंकि इसके संग्रहित आवेश को निर्वहन करने में एक (t<sub>rr</sub> या प्रतीप पुनः प्राप्ति समय) सीमित समय लगता है।<ref>"Reverse Recovery Time". ''Analog Devices''. Archived from the original on 2023-01-18. Retrieved 2023-01-18.</ref> एक डायोड या गेट में, यदि दो या दो से अधिक इनपुट उच्च हैं और एक कम पर स्विच करता है, तो पुनः प्राप्ति की समस्या आउटपुट विद्युत-दाब में एक अल्पकालिक पतन का कारण बनेगी या उच्च रहने वाले डायोड में धारा बढ़ाएगी। यदि एक डायोड-प्रतिरोधान्तरित्र तर्क गेट समान निर्माण के एक प्रतिरोधान्तरित्र प्रतिवर्तित्र को संचालित करता है, तो प्रतिरोधान्तरित्र में एक समान संग्राही-आधार धारिता होगा जो प्रतिरोधान्तरित्र वृद्धि द्वारा प्रवर्धित होता है, जिससे यह व्यवधान को पार करने में बहुत मंद हो जाएगा। लेकिन जब डायोड बहुत मंद होता है, तो पुनः प्राप्ति समस्या का विषय बन जाती है:<blockquote>एक असामान्य डिजाइन में, जर्मेनियम प्रतिरोधान्तरित्र के साथ छोटे सेलेनियम डायोड चक्रिका का उपयोग किया गया था। बहुत मंद सेलेनियम डायोड के पुनर्प्राप्ति समय के कारण प्रतिवर्तित्र आउटपुट पर व्यवधान हो जाता है। यह प्रतिरोधान्तरित्र के उत्सर्जक-आधार संयोजन पर एक सेलेनियम डायोड लगाकर निर्धारित किया गया था जिससे यह लगता है कि यह एक सेलेनियम प्रतिरोधान्तरित्र था यदि कभी कोई हो सकता है।</blockquote>[[File:Diode approximation of Voltage vs Current.jpg|thumb|विद्युत-दाब बनाम धारा का डायोड वक्र]]


== वास्तविक डायोड के साथ डायोड तर्क ==
== विद्युत-दाब की हानि ==
[[File:Diode approximation of Voltage vs Current.jpg|thumb|वोल्टेज बनाम वर्तमान का डायोड सन्निकटन]]
सक्रिय तार्किक गेट आउटपुट विद्युत-दाब को एक सटीक विद्युत-दाब परास के अंदर प्रदान करता है, बशर्ते कि उनके इनपुट विद्युत-दाब कुछ व्यापक मान्य इनपुट विद्युत-दाब परास के अंदर हों। इस स्तर का पुनःस्थापन अधिक सोपानित तार्किक चरणों की स्वीकृति देती है और रव को दूर करती है, जिससे बहुत बड़े पैमाने पर एकीकरण की सुविधा मिलती है।
उपरोक्त विवरणों ने आगे की दिशा में शून्य प्रतिरोध और रिवर्स दिशा में अनंत प्रतिरोध के साथ एक आदर्श डायोड ग्रहण किया। सर्किट डिजाइनरों को वास्तविक डायोड के साथ खुद को चिंता करनी चाहिए। लेख पी-एन डायोड और एक कम विस्तृत लेख पी-एन जंक्शन पीएन डायोड के भौतिकी का वर्णन करते हैं। इलेक्ट्रॉनों, छेद, बहुसंख्यक और अल्पसंख्यक वाहक आदि की सभी चर्चा के बाद, प्रत्येक एक समीकरण के लिए नीचे आता है जो सीधे सर्किट डिजाइनर से संबंधित होता है। असली पी-एन डायोड#डायोड कानून | पीएन डायोड वास्तव में दाईं ओर वक्र के समान एक वोल्टेज वर्तमान विशेषता है। शॉक्ले डायोड समीकरण में एक अधिक विशिष्ट परिभाषा पाई जा सकती है। एक विश्वसनीय डायोड लॉजिक सर्किट का डिजाइनर आमतौर पर सीमित होता है जो डायोड विनिर्देश प्रदान करता है जो अक्सर समीकरण से कम होता है। आमतौर पर विनिर्देश मुख्य रूप से एक या अधिक आगे की धाराओं और एक रिवर्स रिसाव करंट पर अधिकतम फॉरवर्ड वोल्टेज ड्रॉप प्रदान करेगा। यह ज़ेनर या हिमस्खलन टूटने से सीमित अधिकतम रिवर्स वोल्टेज भी प्रदान करेगा। जर्मेनियम और सिलिकॉन पीएन डायोड दोनों के लिए विशिष्ट सबसे खराब मामले विनिर्देश नीचे दिखाए गए हैं।


जर्मेनियम डायोड:
हालाँकि, निष्क्रिय डायोड तार्किक गेट्स के सोपानित होने पर निम्नलिखित विद्युत-दाब हानि को बढ़ाते हैं:
: मैक्स फॉरवर्ड वोल्टेज 10 एमए = 1 वोल्ट @ 0 से 85 डिग्री सेल्सियस पर
: 15 वोल्ट = 100 microamps @ 85 ° C पर अधिकतम रिवर्स रिसाव करंट


सिलिकॉन डायोड:
; अग्र विद्युत-दाब V<sub>F</sub> पात
: मैक्स फॉरवर्ड वोल्टेज 10 एमए = 1 वोल्ट @ 0 से 125 डिग्री सेल्सियस पर
: [[File:Cascaded-AND-OR-diode-logic.svg|thumb|196x196px|सोपानित AND-OR गेट। उच्च 5V स्तर दो बार कम किया जाता है।<ref>Bigelow, Ken (2015), Diode logic, archived from the original 7 May 2021.</ref> OR डायोड का V<sub>F</sub> ~ 0.6 V गिर जाता है और AND का विपटलन OR के अधोकर्षण के साथ एक विद्युत-दाब उपकरण बनाता है।]]प्रत्येक OR गेट पर इनपुट किए गए उच्च विद्युत-दाब V<sub>F</sub> (सिलिकॉन में ~ 0.6 V, जर्मेनियम में ~ 0.3 V) से कम हो जाते हैं, जबकि प्रत्येक AND गेट पर इनपुट किए गए कम विद्युत-दाब V<sub>F</sub> द्वारा बढ़ाए जाते हैं।
: 15 वोल्ट = 1 microamps @ 85 ° C पर अधिकतम रिवर्स रिसाव करंट


घटक विनिर्माण विविधताओं और तापमान के प्रभाव आमतौर पर इन विनिर्देशों में शामिल होते हैं।
; स्रोत प्रतिरोध
: एक विद्युत-दाब स्रोत का आउटपुट प्रतिरोध और बाद के गेट का ऊर्ध्व/अधोकर्षण प्रतिरोधक एक विद्युत-दाब व्यवधान बनाता है जो विद्युत-दाब के स्तर को दुर्बल करता है। यह OR गेट्स में उच्च विद्युत-दाब कम करता है और AND गेट्स में कम विद्युत-दाब बढ़ाता है।


अधिक वास्तविक रूप से जर्मेनियम फॉरवर्ड वोल्टेज 0.25 से 0.4 वोल्ट हो सकता है लेकिन यह अक्सर निर्दिष्ट नहीं होता है। सिलिकॉन रिसाव करंट बहुत कम हो सकता है, संभवतः 1 से 100 नैनोअम्प्स।
इस प्रकार सोपानिक की व्यवहार्य मात्रा V<sub>F</sub> के मान और उच्च-निम्न विद्युत-दाब अंतर द्वारा सीमित है। विशेष डिजाइनों के साथ, कभी-कभी दो-चरण प्रणालियां प्राप्त की जाती हैं।विद्युत-दाब पात की क्षतिपूर्ति करने और अगले परिपथ लोड को संचालित करने के लिए पर्याप्त धारा प्रदान करने के लिए ऊर्ध्व प्रतिरोधों को नाममात्र उच्च विद्युत-दाब स्तर से अधिक आपूर्ति से जोड़ा जा सकता है। और इसी तरह अधोकर्षण प्रतिरोधों को आंशिक कम विद्युत-दाब से कम आपूर्ति से जोड़ा जा सकता है।
 
== अनुप्रयोग ==
पीएन डायोड में क्षणिक व्यवहार भी होते हैं जो डिजाइन के साथ चिंता का विषय हो सकते हैं। एनोड और कैथोड के बीच एक पीएन डायोड की समाई रिवर्स वोल्टेज के विपरीत आनुपातिक है, क्योंकि यह शून्य वोल्ट और फॉरवर्ड बायस में पहुंचता है। एक रिकवरी चिंता भी भी है जहां वर्तमान में आगे की पूर्वाग्रह से रिवर्स पूर्वाग्रह तक स्विच किए जाने पर करंट तुरंत कम नहीं होगा। डायोड के मामले में या यदि दो या दो से अधिक इनपुट 1 स्तर पर हैं और एक पर स्विच करता है तो यह एक गड़बड़ का कारण होगा या डायोड में वर्तमान में वृद्धि होगी जो 1 पर बने रहती है। आउटपुट वोल्टेज। व्यवहार में अगर डायोड लॉजिक गेट एक ट्रांजिस्टर इन्वर्टर को ड्राइव करता है, जैसा कि आमतौर पर होता है, और डायोड और ट्रांजिस्टर समान निर्माण के होते हैं। ट्रांजिस्टर के समान बेस कलेक्टर कैपेसिटेंस होगा जो ट्रांजिस्टर लाभ द्वारा प्रवर्धित होता है ताकि यह बहुत धीमा हो जाए ताकि यह बहुत धीमा हो गड़बड़ को पास करें। केवल जब डायोड बहुत धीमा निर्माण का होता है, तो यह किसी भी चिंता का विषय बन जाएगा। एक असामान्य डिजाइन में छोटे सेलेनियम डायोड डिस्क का उपयोग जर्मेनियम ट्रांजिस्टर के साथ किया गया था। बहुत धीमी सेलेनियम डायोड के रिकवरी समय ने इन्वर्टर आउटपुट पर एक गड़बड़ का कारण बना। यह ट्रांजिस्टर के बेस एमिटर जंक्शन पर एक सेलेनियम डायोड रखकर तय किया गया था, जिससे यह "लगता है" यह एक सेलेनियम ट्रांजिस्टर था (यदि कभी एक हो सकता है)।
ऐतिहासिक रूप से, प्रारम्भिक कंप्यूटरों के निर्माण में डायोड तर्क का बड़े पैमाने पर उपयोग किया गया था, क्योंकि अर्ध-चालक डायोड भारी और कीमती सक्रिय निर्वात नलिकाओ को बदल सकते थे। प्रतिरोधान्तरित्र के आविष्कार ने प्रतिरोधान्तरित्र को नलिकाओ को डायोड-प्रतिरोधान्तरित्र तर्क में सक्रिय तत्व के रूप में बदलने की स्वीकृति दी। चूंकि प्रारंभिक प्रतिरोधान्तरित्र विश्वसनीय नहीं थे, उदाहरण के लिए, D-17B मिसाइल मार्गदर्शन कंप्यूटर, मुख्य रूप से डायोड तर्क का उपयोग करता था और जब आवश्यक हो तो केवल प्रतिरोधान्तरित्र का उपयोग करता था। डायोड तर्क को लगभग पूरी तरह से बदलने के लिए प्रतिरोधान्तरित्र तेजी से उन्नत हुए थे। हालांकि, डायोड तर्क अभी भी कुछ आधुनिक उपयोग पाता है।
 
== ट्रांजिस्टर इन्वर्टर के साथ प्रारंभिक डायोड तर्क ==
[[Image:IBM 608 Logic Gates.jpg|thumb|IBM 608 कार्ड पर उपयोग किए जाने वाले NAND और NOR DTL लॉजिक सर्किट।PNP और NPN ट्रांजिस्टर प्रतीक IBM द्वारा उपयोग किए जाते हैं।<ref >IBM Customer Manual of Instruction: Transistor Component Circuits, [http://ibm-1401.info/Form223-6889-TransistorComponentCircuits.pdf p. 20], IBM, 1960.</ref>]]
1952 तक, आईबीएम ने ऑफ-द-शेल्फ जर्मेनियम डायोड को संशोधित करके ट्रांजिस्टर का निर्माण किया, जिसके बाद उनके पास अपने स्वयं के मिश्र धातु-जंक्शन ट्रांजिस्टर मैन्युफैक्चरिंग प्लांट थे।<ref>Emerson W. Pugh, Lyle R. Johnson, John H. Palmer, ''IBM's 360 and Early 370 Systems'', pp. 33-34, MIT Press, 1991 {{ISBN|0262161230}}.</ref><ref>Bo Lojek, ''History of Semiconductors'', pp. 60-61, Springer Science & Business Media, 2007 {{ISBN|3540342583}}.</ref> 1950 के दशक के मध्य में, डायोड लॉजिक का उपयोग आईबीएम 608 में किया गया था जो दुनिया में पहला ऑल-ट्रांसिस्टोराइज्ड कंप्यूटर था।दाईं ओर की छवि 608 कार्ड पर उपयोग किए जाने वाले दो बुनियादी तर्क सर्किट दिखाती है।एक एकल कार्ड चार दो-तरफ़ा सर्किट या तीन तीन-तरफ़ा या एक आठ-तरफ़ा आयोजित करेगा।सभी इनपुट और आउटपुट सिग्नल संगत थे।सर्किट एक माइक्रोसेकंड के रूप में संकीर्ण रूप से दालों को स्विच करने में सक्षम थे।{{cn|date=August 2014}}
1962 D-17B गाइडेंस कंप्यूटर के डिजाइनरों ने उपयोग किए गए ट्रांजिस्टर की संख्या को कम करने के लिए जितना संभव हो उतना डायोड-रेसिस्टर लॉजिक का उपयोग किया।
 
== बहाली ==
[[image:Diode Logic Problem 1.svg|thumb|right|250px|कैस्केड और-या डायोड गेट्स में, उच्च वोल्टेज स्तर दो बार से अधिक कम हो जाता है।
 
सक्रिय तत्वों द्वारा कार्यान्वित डिजिटल तर्क को सिग्नल बहाली की विशेषता है।सही और गलत या 1 और 0 को दो विशिष्ट वोल्टेज स्तरों द्वारा दर्शाया गया है।यदि डिजिटल लॉजिक गेट के इनपुट उनके संबंधित स्तरों के करीब हैं, तो आउटपुट करीब होगा या इसके वांछित स्तर के बराबर होगा।सक्रिय लॉजिक गेट को बड़ी संख्या में एकीकृत किया जा सकता है क्योंकि प्रत्येक गेट अपने इनपुट पर शोर को हटाने के लिए जाता है।डायोड लॉजिक गेट्स निष्क्रिय तत्वों द्वारा लागू किए जाते हैं;इसलिए, उनके पास दो बहाली समस्याएं हैं।


; फॉरवर्ड वोल्टेज ड्रॉप
=== सक्रिय आउटपुट से सस्ता निष्क्रिय तर्क ===
: डायोड लॉजिक की पहली बहाली समस्या यह है कि वोल्टेज ड्रॉप V है<sub>F</sub> फॉरवर्ड-बायस्ड डायोड में लगभग 0.6 वी।इस वोल्टेज को हर गेट के इनपुट से जोड़ा या घटाया जाता है ताकि यह जमा हो जाए जब डायोड गेट्स को कैस्केड किया जाता है।एक या गेट में, वी<sub>F</sub> एएन और गेट में उच्च वोल्टेज स्तर (तार्किक 1) को कम करता है, यह कम वोल्टेज स्तर (तार्किक 0) को बढ़ाता है।इस प्रकार लॉजिक चरणों की संभव संख्या वोल्टेज ड्रॉप और उच्च और निम्न वोल्टेज के बीच अंतर पर निर्भर करती है।
पारंपरिक आईसी के कम-प्रतिबाधा कर्षापकर्ष आउटपुट को सीधे बाहरी परिपथिकी से नहीं जोड़ा जाना चाहिए, क्योंकि वे बिजली और तल के बीच लघु परिपथ बना सकते हैं। हालाँकि, इस तरह के आउटपुट को निष्क्रिय AND या डायोड लॉजिक गेट्स के इनपुट के रूप में उपयोग किया जा सकता है। यह सक्रिय लॉजिक गेट्स को जोड़ने की कीमत से संरक्षित करता है।<ref>Integrated Circuits §Using diodes to combine outputs, Electronics Club, retrieved 27 November 2022.</ref> हालांकि, डायोड लॉजिक विद्युत-दाब के स्तर को कम कर देगा और विकृत रव अस्वीकृति का परिणाम होगा, इसलिए डिजाइनरों को विफलताओं को रोकने के लिए अंतराफलकीय तर्क वर्ग की विद्युत-दाब श्रेणी और सीमाओं के बारे में पता होना चाहिए।


; स्रोत प्रतिरोध
=== मिकी माउस तर्क ===
: डायोड लॉजिक की एक और समस्या इनपुट वोल्टेज स्रोतों का आंतरिक प्रतिरोध है।गेट रोकनेवाला के साथ, यह एक वोल्टेज डिवाइडर का गठन करता है जो वोल्टेज के स्तर में विचलन का कारण बनता है।एक या गेट में, स्रोत प्रतिरोध उच्च वोल्टेज स्तर (तार्किक 1) को कम करता है जबकि एएन और गेट में, यह कम वोल्टेज स्तर (तार्किक 0) को बढ़ाता है।दाईं ओर चित्र में कैस्केड और-या डायोड गेट्स में, और उच्च आउटपुट वोल्टेज कम हो जाते हैं क्योंकि आंतरिक वोल्टेज ड्रॉप्स और पुल-अप प्रतिरोधों के कारण होता है।<ref>[http://www.play-hookey.com/digital_electronics/dl_gates.html Diode logic]</ref>
डॉन लैनकेस्टर की सीएमओएस कुकबुक में वर्णित विनोदपूर्वक नाम "मिकी माउस लॉजिक" नियमित सीएमओएस 4000-श्रृंखला आईसी की सीमित क्षमताओं को बढ़ाने के लिए एक बहु-उपकरण के रूप में डायोड का उपयोग करने का सुझाव देता है, उदाहरण के लिए डायोड OR गेट का उपयोग करके अतिरिक्त इनपुट जोड़ने के लिए विभाजित करके-N प्रत्याक्रमण को विन्यास करने के लिए फ्लिप-फ्लॉप, या डायोड AND गेट प्रदान करता है।<ref>Lancaster, Don (1977). ''CMOS Cookbook'' (2nd ed.). USA: Howard W Sams & Co. pp. 242–245. ISBN <bdi>0 672-22459-3</bdi>.</ref> एक भिन्न दृष्टिकोण शैथिल्य और कार्यात्मक पूर्णता प्रदान करने के लिए श्मिट प्रतिक्रिया आईसी को प्रतिवर्त करने के साथ 1N914 डायोड की आपूर्ति रखने का सुझाव देता है।<ref>Wilson, Ray. "CMOS Mickey Mouse Logic". ''musicfromouterspace.com''. Archived from the original on 2022-09-16. Retrieved 2023-01-18.</ref>
 
 
== अनुप्रयोग ==
डायोड लॉजिक गेट्स का उपयोग डायोड -ट्रांसिस्टर लॉजिक (DTL) गेट्स को एकीकृत सर्किट के रूप में बनाने के लिए किया जाता है।


पारंपरिक आईसी (पूरक आउटपुट ड्राइव चरणों के साथ) के आउटपुट कभी भी सीधे एक साथ जुड़े नहीं होते हैं क्योंकि वे वोल्टेज स्रोतों के रूप में कार्य करते हैं।हालांकि, डायोड का उपयोग एक काउंटर जैसे आईसी से दो या अधिक डिजिटल (उच्च/निम्न) आउटपुट को संयोजित करने के लिए किया जा सकता है।यह वायर्ड लॉजिक कनेक्शन अतिरिक्त लॉजिक गेट्स का उपयोग किए बिना सरल लॉजिक फ़ंक्शन बनाने का एक उपयोगी तरीका हो सकता है।<ref>[http://www.kpsec.freeuk.com/components/ic.htm Integrated Circuits (Chips)]</ref>
==== कोई महत्वपूर्ण व्यवधान ====
अधिकांश सर्किट परिवारों को विश्वसनीय प्रदर्शन प्राप्त करने के लिए इन सिग्नल स्तरों के आधार पर संगत इनपुट और आउटपुट के लिए डिज़ाइन किया गया है।डायोड लॉजिक को जोड़ने से सिग्नल स्तर को कम कर दिया जाएगा और परिणाम खराब शोर अस्वीकृति और संभावित विफलता में होगा।
एक सक्रिय-निम्न या डायोड लॉजिक गेट एक कीपैड द्वारा प्रत्येक स्विच पर डायोड युक्त होता है, जो सभी एक साझा ऊर्ध्व प्रतिरोधक से जुड़े होते हैं। जब कोई स्विच बंद नहीं होता है, तो ऊर्ध्व आउटपुट को उच्च रखता है। लेकिन जब किसी कुंजी का स्विच तल से जुड़ता है, तो आउटपुट कम हो जाता है। यह OR परिणाम एक बाधा संकेत के रूप में उपयोग किया जा सकता है यह इंगित करने के लिए कि कोई कुंजी दबाई गई है। फिर एक सूक्ष्‍म नियंत्रक बिजली संरक्षण स्टैंडबाय (आपातोपयोगी) से जागृत हो सकता है और कुंजी आधारक को जांच कर सकता है यह निर्धारित करने के लिए कि किस कुंजी को विशेष रूप से दबाया गया था। [6]


== टनल डायोड ==
== टनल डायोड ==
1960 के दशक के दौरान लॉजिक सर्किट में टनल डायोड का उपयोग एक सक्रिय शोध विषय था।जब उस समय के ट्रांजिस्टर लॉजिक गेट्स की तुलना में, टनल डायोड ने बहुत अधिक गति की पेशकश की।अन्य डायोड प्रकारों के विपरीत, सुरंग डायोड ने प्रत्येक चरण में संकेतों के प्रवर्धन की संभावना की पेशकश की।एक सुरंग डायोड लॉजिक के ऑपरेटिंग सिद्धांत सुरंग डायोड के पूर्वाग्रह और एक थ्रेशोल्ड करंट पर इनपुट से वर्तमान की आपूर्ति पर भरोसा करते हैं, दो राज्यों के बीच डायोड को स्विच करने के लिए।नतीजतन, सुरंग डायोड लॉजिक सर्किट प्रत्येक तार्किक ऑपरेशन के बाद डायोड को रीसेट करने के लिए एक साधन की आवश्यकता होती है।एक साधारण टनल डायोड गेट ने इनपुट और आउटपुट के बीच थोड़ा अलगाव की पेशकश की और इसमें कम प्रशंसक और प्रशंसक थे।अतिरिक्त सुरंग डायोड और पूर्वाग्रह बिजली की आपूर्ति के साथ अधिक जटिल गेट्स ने इनमें से कुछ सीमाओं को पार कर लिया। <ref>  ''Tunnel Diodes for Switching and Microwave Applications Technical Manual TD-30'', RCA 1963, (3rd Chapter) Switching </ref> असतत और एकीकृत सर्किट ट्रांजिस्टर की गति में अग्रिम और ट्रांजिस्टर एम्पलीफायरों की अधिक लगभग एकतरफा प्रकृति ने सुरंग डायोड गेट को पछाड़ दिया और इसका उपयोग अब आधुनिक कंप्यूटरों में नहीं किया जाता है।
1960 के दशक के समय तर्क परिपथ में टनल डायोड का उपयोग एक सक्रिय शोध विषय था। जब उस समय के प्रतिरोधान्तरित्र तर्क गेट्स की तुलना में, टनल डायोड ने बहुत अधिक गति की पेशकश की। अन्य डायोड प्रकारों के विपरीत, टनल डायोड ने प्रत्येक चरण में संकेतों के प्रवर्धन की संभावना की पेशकश की। एक टनल डायोड तर्क के संचालन सिद्धांत टनल डायोड केअभिनत और एक प्रभाव सीमा धारा पर इनपुट से धारा की आपूर्ति पर निर्भर करते हैं, दो अवस्थाओ के बीच डायोड को स्विच करने के लिए करते है। परिणामस्वरूप, टनल डायोड तर्क परिपथ प्रत्येक तार्किक संचालन के बाद डायोड को पुनः नियोजन करने के लिए एक साधन की आवश्यकता होती है। एक साधारण टनल डायोड गेट ने इनपुट और आउटपुट के बीच आंशिक वियोजन की पेशकश की और इसमें कम प्रशंसक और निर्गमी थे।अतिरिक्त टनल डायोड और अभिनत बिजली की आपूर्ति के साथ अधिक जटिल गेट्स ने इनमें से कुछ सीमाओं को पार कर लिया। <ref>  ''Tunnel Diodes for Switching and Microwave Applications Technical Manual TD-30'', RCA 1963, (3rd Chapter) Switching </ref> असतत और एकीकृत परिपथ प्रतिरोधान्तरित्र की गति में अग्रिम और प्रतिरोधान्तरित्र प्रवर्धकों की अधिक लगभग एक पक्षीय प्रकृति ने टनल डायोड गेट को पीछे छोड़ दिया और इसका उपयोग अब आधुनिक कंप्यूटरों में नहीं किया जाता है।


== यह भी देखें ==
== यह भी देखें ==
* डायोड मैट्रिक्स
* डायोड आधारक
* ट्रांजिस्टर -ट्रांसिस्टर लॉजिक
* प्रतिरोधान्तरित्र-प्रतिरोधान्तरित्र तर्क
*तारयुक्त तर्क संयोजन


==संदर्भ==
==संदर्भ==

Revision as of 16:20, 12 June 2023

डायोड तर्क (या डायोड-प्रतिरोधक तर्क) डायोड और प्रतिरोधक के साथ AND और OR तर्क गेट्स (द्वार) का निर्माण करता है।

सक्रिय उपकरण (प्रारम्भिक कंप्यूटरों में निर्वात नलिका, फिर डायोड-प्रतिरोधान्तरित्र तर्क में प्रतिरोधान्तरित्र) अतिरिक्त रूप से विद्युत-दाब स्तर पुनःस्थापन के लिए कार्यात्मक पूर्णता और प्रवर्धन के लिए तार्किक अंर्तवर्तक (NOT) प्रदान करने के लिए आवश्यक है, जो एकल डायोड तर्क प्रदान नहीं कर सकता है।

डायोड तर्क में सरल एनकोडर एक एकल उच्च इनपुट के लिए 3-बिट बाइनरी अनुक्रमणिका आउटपुट करता है।

चूंकि प्रत्येक डायोड तर्क चरण के साथ विद्युत-दाब का स्तर दुर्बल होता है, डायोड तर्क की उपयोगिता को सीमित करते हुए, कई चरणों को आसानी से सोपानित नहीं किया जा सकता है। हालाँकि, डायोड तर्क में केवल सस्ते निष्क्रिय घटकों का उपयोग करने का लाभ है।

बैकग्राउन्ड

तर्क गेट्स

तर्क गेट बूलियन बीजगणित का मूल्यांकन करते हैं, सामान्य रूप से समानांतर या श्रृंखला में जुड़े तार्किक इनपुट गेट्सा नियंत्रित इलेक्ट्रॉनिक स्विच का उपयोग करते हैं। डायोड तर्क केवल OR और AND को प्रयुक्त कर सकता है, क्योंकि प्रतिवर्तित्र (गेट नहीं) को एक सक्रिय उपकरण की आवश्यकता होती है।

तर्क विद्युत-दाब स्तर

मुख्य लेख: तर्क स्तर § 2-स्तरीय तर्क

बाइनरी तर्क विद्युत-दाब सिग्नल के दो अलग-अलग तर्क स्तरों का उपयोग करता है जिन्हें उच्च और निम्न लेबल किया जा सकता है। इस चर्चा में, +5 वोल्ट के समीप विद्युत-दाब अधिक हैं, और 0 वोल्ट (क्षेत्र) के समीप विद्युत-दाब कम हैं। विद्युत-दाब का परिशुद्ध परिमाण महत्वपूर्ण नहीं है, परंतु इनपुट पर्याप्त प्रबल स्रोतों गेट्सा संचालित हों ताकि आउटपुट विद्युत-दाब अलग-अलग श्रेणी के अंदर हों।

सक्रिय-उच्च या सकारात्मक तर्क के लिए, उच्च तर्क 1 (सत्य) का प्रतिनिधित्व करता है और निम्न तर्क 0 (असत्य) का प्रतिनिधित्व करता है। हालांकि, उच्च या निम्न के लिए तार्किक 1 और तार्किक 0 का समनुदेशन यादृच्छिक है और सक्रिय-निम्न या ऋणात्मक तर्क में प्रतिवर्त है, जहां निम्न तार्किक 1 है जबकि उच्च तार्किक 0 है। निम्नलिखित डायोड तर्क गेट सक्रिय-उच्च या सक्रिय-निम्न तर्क दोनों में काम करते हैं, हालांकि वे जिस तार्किक फलन को प्रयुक्त करते हैं, वह इस बात पर निर्भर करता है कि किस विद्युत-दाब स्तर को सक्रिय माना जाता है। सक्रिय-उच्च और सक्रिय-निम्न के बीच स्विचिंग सामान्य रूप से अधिक सक्षम तर्क डिजाइन प्राप्त करने के लिए उपयोग किया जाता है।

डायोड बायसन

अग्रबायसित डायोड में कम प्रतिबाधा होती है, जो एक छोटे वोल्टता पात के साथ लघु परिपथ का अनुमान लगाती है, जबकि विपरीत अभिनत डायोड में विवृत परिपथ का अनुमान लगाते हुए बहुत अधिक प्रतिबाधा होती है। डायोड प्रतीक का तीर पारंपरिक धारा प्रवाह की अग्रबायसित दिशा को दर्शाता है।

डायोड AND और OR तर्क गेट

डायोड तार्किक गेट का प्रत्येक इनपुट एक साझा तार तार्किक आउटपुट से जुड़े डायोड के माध्यम से जुड़ता है। डायोड के प्रत्येक इनपुट और दिशा के विद्युत-दाब स्तर के आधार पर, प्रत्येक डायोड अग्रबायसित हो सकता है या नहीं भी हो सकता है। यदि कोई अग्रबायसित है, तो साझा आउटपुट तार अग्रबायसित डायोड के इनपुट के अंदर एक छोटा अग्र विद्युत-दाब पात होगा।

यदि कोई डायोड अग्रबायसित नहीं है तो कोई भी डायोड आउटपुट के लोड के लिए विद्युत् चालन (जैसे कि बाद का तार्किक चरण) प्रदान नहीं करेगा। इसलिए आउटपुट को अतिरिक्त रूप से एक विद्युत-दाब स्रोत से जुड़े ऊर्ध्व प्रतिरोधक या अधोकर्षक प्रतिरोधक की आवश्यकता होती है, ताकि आउटपुट शीघ्रता से[1] संक्रमण कर सके और जब कोई डायोड अग्रबायसित न हो तो एक प्रबल परिचालक धारा प्रदान करे।

टिप्पणी: निम्नलिखित परिपथ में प्रत्येक गेट के लिए दो इनपुट होते हैं और इस प्रकार दो डायोड का उपयोग करते हैं, लेकिन अधिक इनपुट की स्वीकृति देने के लिए अधिक डायोड के साथ बढ़ाया जा सकता है। प्रत्येक गेट का कम से कम एक इनपुट एक प्रबल-पर्याप्त उच्च या निम्न विद्युत-दाब स्रोत से जुड़ा होना चाहिए। यदि सभी इनपुट एक प्रबल स्रोत से वियोजित हो जाते हैं, तो आउटपुट वैध विद्युत-दाब श्रेणी के अंदर नहीं आ सकता है।

सक्रिय-उच्च OR तर्क गेट्स

प्रत्येक इनपुट डायोड के एनोड से जुड़ता है। सभी कैथोड आउटपुट से जुड़े होते हैं, जिसमें एक अधोकर्षक प्रतिरोधक होता है।

यदि कोई इनपुट अधिक है, तो इसका डायोड अग्रबायसित होगा और धारा का संचालन करेगा, और इस प्रकार आउटपुट विद्युत-दाब को उच्च[2] आकर्षित करेगा।

यदि सभी इनपुट कम हैं, तो सभी डायोड विपरीत अभिनत होंगे और इसलिए कोई भी धारा का संचालन नहीं करेगा। अधोकर्षक प्रतिरोधक शीघ्रता से आउटपुट विद्युत-दाब को कम कर देगा।

File:Animated wired OR diode logic.gif
डायोड परिपथ कार्यान्वयन OR सक्रिय-उच्च तर्क में।

संक्षेप में, यदि कोई इनपुट अधिक है तो आउटपुट उच्च होगा, लेकिन केवल तभी जब सभी इनपुट कम होंगे तो आउटपुट कम होगा:

इनपुट आउट्पुट
निम्न निम्न निम्न
निम्न उच्च उच्च
उच्च निम्न उच्च
उच्च उच्च उच्च

यह तार्किक या सक्रिय-उच्च तर्क के साथ-साथ तार्किक और सक्रिय-निम्न तर्क से समान है।

सक्रिय-उच्च AND तर्क गेट

यह परिपथ पूर्व गेट को प्रतिबिंबित करता है: डायोड को प्रतिवर्त कर दिया जाता है ताकि प्रत्येक इनपुट डायोड के कैथोड से जुड़ जाए और सभी एनोड एक साथ आउटपुट से जुड़े हों, जिसमें एक ऊर्ध्व प्रतिरोधक होता है।

यदि कोई इनपुट कम है, तो इसका डायोड अग्रबायसित होगा और धारा का संचालन करेगा, और इस प्रकार आउटपुट विद्युत-दाब को कम[3] आकर्षित करेगा।

यदि सभी इनपुट अधिक हैं, तो सभी डायोड विपरीत अभिनत होंगे और इसलिए कोई भी धारा का संचालन नहीं करेगा। ऊर्ध्व प्रतिरोधक शीघ्रता से आउटपुट विद्युत-दाब को उच्च प्रभावित करेगा।

File:Animated wired AND diode logic.gif
डायोड परिपथ कार्यान्वयन AND सक्रिय-उच्च तर्क में। ध्यान दे: अनुरूप कार्यान्वयन में परिशुद्ध आउटपुट धाराएं +5V आपूर्ति से भिन्न होंगी।

संक्षेप में, यदि कोई इनपुट कम है, तो आउटपुट कम होगा, लेकिन केवल तभी जब सभी इनपुट उच्च होंगे, आउटपुट उच्च होगा:

इनपुट आउट्पुट
निम्न निम्न निम्न
निम्न उच्च निम्न
उच्च निम्न निम्न
उच्च उच्च उच्च

यह तार्किक और सक्रिय-उच्च तर्क के साथ-साथ तार्किक या सक्रिय-निम्न तर्क में संगत है।

वास्तविक डायोड तर्क

मुख्य लेख: p-n डायोड का विस्तृत विवरण, P-n संयोजन का विवरण, और शॉक्ले डायोड समीकरण

सरलता के लिए, डायोड को कभी-कभी अग्रबायसित और विपरीत अभिनत होने पर अनंत प्रतिरोध होने पर कोई विद्युत-दाब पात या प्रतिरोध नहीं माना जा सकता है। लेकिन वास्तविक डायोड शॉकली डायोड समीकरण द्वारा अधिकतम अनुमानित हैं, जिसमें एक अधिक जटिल घातीय धारा-विद्युत-दाब संबंध है जिसे डायोड नियम कहा जाता है।

डिजाइनरों को डायोड की विनिर्देश शीट पर निर्भर करना चाहिए, जो मुख्य रूप से एक या एक से अधिक आगे की धाराओं, एक विपरीत क्षरण धारा (या संतृप्ति धारा) पर अधिकतम अग्र विद्युत-दाब पात और अधिकतम विपरीत विद्युत-दाब जेनर या हिमस्खलन विघटन द्वारा सीमित प्रदान करता है। तापमान और प्रक्रिया भिन्नता के प्रभाव सामान्य रूप से सम्मिलित होते हैं। विशिष्ट उदाहरण:

  • जर्मेनियम डायोड:
  • 10 एमए = 1 वोल्ट @ 0 से 85 डिग्री सेल्सियस पर अधिकतम अग्र विद्युत-दाब[4]
  • 15 वोल्ट = 100 माइक्रोऐंपियर @ 85 ° C पर अधिकतम प्रतीप क्षरण धारा
  • सिलिकॉन डायोड:
  • 10 एमए = 1 वोल्ट @ 0 से 125 डिग्री सेल्सियस पर अधिकतम अग्र विद्युत-दाब[5]
  • 15 वोल्ट = 1 माइक्रोऐंपियर @ 85 ° C पर अधिकतम प्रतीप क्षरण धारा


अस्थायी प्रतिक्रिया

डायोड की एक अस्थायी प्रतिक्रिया भी होती है जो समस्या का विषय हो सकती है। एनोड और कैथोड के बीच धारिता विपरीत विद्युत-दाब के व्युत्क्रमानुपाती होती है, जैसे-जैसे यह 0 वोल्ट और अग्रबायसित की ओर बढ़ती है।

एक पुनः प्राप्ति समस्या भी है: अग्रबायसित से विपरीत अभिनत में स्विच करने पर एक डायोड का धारा तुरंत कम नहीं होगी, क्योंकि इसके संग्रहित आवेश को निर्वहन करने में एक (trr या प्रतीप पुनः प्राप्ति समय) सीमित समय लगता है।[6] एक डायोड या गेट में, यदि दो या दो से अधिक इनपुट उच्च हैं और एक कम पर स्विच करता है, तो पुनः प्राप्ति की समस्या आउटपुट विद्युत-दाब में एक अल्पकालिक पतन का कारण बनेगी या उच्च रहने वाले डायोड में धारा बढ़ाएगी। यदि एक डायोड-प्रतिरोधान्तरित्र तर्क गेट समान निर्माण के एक प्रतिरोधान्तरित्र प्रतिवर्तित्र को संचालित करता है, तो प्रतिरोधान्तरित्र में एक समान संग्राही-आधार धारिता होगा जो प्रतिरोधान्तरित्र वृद्धि द्वारा प्रवर्धित होता है, जिससे यह व्यवधान को पार करने में बहुत मंद हो जाएगा। लेकिन जब डायोड बहुत मंद होता है, तो पुनः प्राप्ति समस्या का विषय बन जाती है:

एक असामान्य डिजाइन में, जर्मेनियम प्रतिरोधान्तरित्र के साथ छोटे सेलेनियम डायोड चक्रिका का उपयोग किया गया था। बहुत मंद सेलेनियम डायोड के पुनर्प्राप्ति समय के कारण प्रतिवर्तित्र आउटपुट पर व्यवधान हो जाता है। यह प्रतिरोधान्तरित्र के उत्सर्जक-आधार संयोजन पर एक सेलेनियम डायोड लगाकर निर्धारित किया गया था जिससे यह लगता है कि यह एक सेलेनियम प्रतिरोधान्तरित्र था यदि कभी कोई हो सकता है।

File:Diode approximation of Voltage vs Current.jpg
विद्युत-दाब बनाम धारा का डायोड वक्र

विद्युत-दाब की हानि

सक्रिय तार्किक गेट आउटपुट विद्युत-दाब को एक सटीक विद्युत-दाब परास के अंदर प्रदान करता है, बशर्ते कि उनके इनपुट विद्युत-दाब कुछ व्यापक मान्य इनपुट विद्युत-दाब परास के अंदर हों। इस स्तर का पुनःस्थापन अधिक सोपानित तार्किक चरणों की स्वीकृति देती है और रव को दूर करती है, जिससे बहुत बड़े पैमाने पर एकीकरण की सुविधा मिलती है।

हालाँकि, निष्क्रिय डायोड तार्किक गेट्स के सोपानित होने पर निम्नलिखित विद्युत-दाब हानि को बढ़ाते हैं:

अग्र विद्युत-दाब VF पात
सोपानित AND-OR गेट। उच्च 5V स्तर दो बार कम किया जाता है।[7] OR डायोड का VF ~ 0.6 V गिर जाता है और AND का विपटलन OR के अधोकर्षण के साथ एक विद्युत-दाब उपकरण बनाता है।
प्रत्येक OR गेट पर इनपुट किए गए उच्च विद्युत-दाब VF (सिलिकॉन में ~ 0.6 V, जर्मेनियम में ~ 0.3 V) से कम हो जाते हैं, जबकि प्रत्येक AND गेट पर इनपुट किए गए कम विद्युत-दाब VF द्वारा बढ़ाए जाते हैं।
स्रोत प्रतिरोध
एक विद्युत-दाब स्रोत का आउटपुट प्रतिरोध और बाद के गेट का ऊर्ध्व/अधोकर्षण प्रतिरोधक एक विद्युत-दाब व्यवधान बनाता है जो विद्युत-दाब के स्तर को दुर्बल करता है। यह OR गेट्स में उच्च विद्युत-दाब कम करता है और AND गेट्स में कम विद्युत-दाब बढ़ाता है।

इस प्रकार सोपानिक की व्यवहार्य मात्रा VF के मान और उच्च-निम्न विद्युत-दाब अंतर द्वारा सीमित है। विशेष डिजाइनों के साथ, कभी-कभी दो-चरण प्रणालियां प्राप्त की जाती हैं।विद्युत-दाब पात की क्षतिपूर्ति करने और अगले परिपथ लोड को संचालित करने के लिए पर्याप्त धारा प्रदान करने के लिए ऊर्ध्व प्रतिरोधों को नाममात्र उच्च विद्युत-दाब स्तर से अधिक आपूर्ति से जोड़ा जा सकता है। और इसी तरह अधोकर्षण प्रतिरोधों को आंशिक कम विद्युत-दाब से कम आपूर्ति से जोड़ा जा सकता है।

अनुप्रयोग

ऐतिहासिक रूप से, प्रारम्भिक कंप्यूटरों के निर्माण में डायोड तर्क का बड़े पैमाने पर उपयोग किया गया था, क्योंकि अर्ध-चालक डायोड भारी और कीमती सक्रिय निर्वात नलिकाओ को बदल सकते थे। प्रतिरोधान्तरित्र के आविष्कार ने प्रतिरोधान्तरित्र को नलिकाओ को डायोड-प्रतिरोधान्तरित्र तर्क में सक्रिय तत्व के रूप में बदलने की स्वीकृति दी। चूंकि प्रारंभिक प्रतिरोधान्तरित्र विश्वसनीय नहीं थे, उदाहरण के लिए, D-17B मिसाइल मार्गदर्शन कंप्यूटर, मुख्य रूप से डायोड तर्क का उपयोग करता था और जब आवश्यक हो तो केवल प्रतिरोधान्तरित्र का उपयोग करता था। डायोड तर्क को लगभग पूरी तरह से बदलने के लिए प्रतिरोधान्तरित्र तेजी से उन्नत हुए थे। हालांकि, डायोड तर्क अभी भी कुछ आधुनिक उपयोग पाता है।

सक्रिय आउटपुट से सस्ता निष्क्रिय तर्क

पारंपरिक आईसी के कम-प्रतिबाधा कर्षापकर्ष आउटपुट को सीधे बाहरी परिपथिकी से नहीं जोड़ा जाना चाहिए, क्योंकि वे बिजली और तल के बीच लघु परिपथ बना सकते हैं। हालाँकि, इस तरह के आउटपुट को निष्क्रिय AND या डायोड लॉजिक गेट्स के इनपुट के रूप में उपयोग किया जा सकता है। यह सक्रिय लॉजिक गेट्स को जोड़ने की कीमत से संरक्षित करता है।[8] हालांकि, डायोड लॉजिक विद्युत-दाब के स्तर को कम कर देगा और विकृत रव अस्वीकृति का परिणाम होगा, इसलिए डिजाइनरों को विफलताओं को रोकने के लिए अंतराफलकीय तर्क वर्ग की विद्युत-दाब श्रेणी और सीमाओं के बारे में पता होना चाहिए।

मिकी माउस तर्क

डॉन लैनकेस्टर की सीएमओएस कुकबुक में वर्णित विनोदपूर्वक नाम "मिकी माउस लॉजिक" नियमित सीएमओएस 4000-श्रृंखला आईसी की सीमित क्षमताओं को बढ़ाने के लिए एक बहु-उपकरण के रूप में डायोड का उपयोग करने का सुझाव देता है, उदाहरण के लिए डायोड OR गेट का उपयोग करके अतिरिक्त इनपुट जोड़ने के लिए विभाजित करके-N प्रत्याक्रमण को विन्यास करने के लिए फ्लिप-फ्लॉप, या डायोड AND गेट प्रदान करता है।[9] एक भिन्न दृष्टिकोण शैथिल्य और कार्यात्मक पूर्णता प्रदान करने के लिए श्मिट प्रतिक्रिया आईसी को प्रतिवर्त करने के साथ 1N914 डायोड की आपूर्ति रखने का सुझाव देता है।[10]

कोई महत्वपूर्ण व्यवधान

एक सक्रिय-निम्न या डायोड लॉजिक गेट एक कीपैड द्वारा प्रत्येक स्विच पर डायोड युक्त होता है, जो सभी एक साझा ऊर्ध्व प्रतिरोधक से जुड़े होते हैं। जब कोई स्विच बंद नहीं होता है, तो ऊर्ध्व आउटपुट को उच्च रखता है। लेकिन जब किसी कुंजी का स्विच तल से जुड़ता है, तो आउटपुट कम हो जाता है। यह OR परिणाम एक बाधा संकेत के रूप में उपयोग किया जा सकता है यह इंगित करने के लिए कि कोई कुंजी दबाई गई है। फिर एक सूक्ष्‍म नियंत्रक बिजली संरक्षण स्टैंडबाय (आपातोपयोगी) से जागृत हो सकता है और कुंजी आधारक को जांच कर सकता है यह निर्धारित करने के लिए कि किस कुंजी को विशेष रूप से दबाया गया था। [6]

टनल डायोड

1960 के दशक के समय तर्क परिपथ में टनल डायोड का उपयोग एक सक्रिय शोध विषय था। जब उस समय के प्रतिरोधान्तरित्र तर्क गेट्स की तुलना में, टनल डायोड ने बहुत अधिक गति की पेशकश की। अन्य डायोड प्रकारों के विपरीत, टनल डायोड ने प्रत्येक चरण में संकेतों के प्रवर्धन की संभावना की पेशकश की। एक टनल डायोड तर्क के संचालन सिद्धांत टनल डायोड केअभिनत और एक प्रभाव सीमा धारा पर इनपुट से धारा की आपूर्ति पर निर्भर करते हैं, दो अवस्थाओ के बीच डायोड को स्विच करने के लिए करते है। परिणामस्वरूप, टनल डायोड तर्क परिपथ प्रत्येक तार्किक संचालन के बाद डायोड को पुनः नियोजन करने के लिए एक साधन की आवश्यकता होती है। एक साधारण टनल डायोड गेट ने इनपुट और आउटपुट के बीच आंशिक वियोजन की पेशकश की और इसमें कम प्रशंसक और निर्गमी थे।अतिरिक्त टनल डायोड और अभिनत बिजली की आपूर्ति के साथ अधिक जटिल गेट्स ने इनमें से कुछ सीमाओं को पार कर लिया। [11] असतत और एकीकृत परिपथ प्रतिरोधान्तरित्र की गति में अग्रिम और प्रतिरोधान्तरित्र प्रवर्धकों की अधिक लगभग एक पक्षीय प्रकृति ने टनल डायोड गेट को पीछे छोड़ दिया और इसका उपयोग अब आधुनिक कंप्यूटरों में नहीं किया जाता है।

यह भी देखें

  • डायोड आधारक
  • प्रतिरोधान्तरित्र-प्रतिरोधान्तरित्र तर्क
  • तारयुक्त तर्क संयोजन

संदर्भ

  1. The output load will have some capacitance (even if no capacitor is added, there will be some parasitic capacitance). When all diodes are reversed biased in a high impedance state, they will only provide a minuscule amount of reverse saturation current for draining the capacitance, thus it will take too long for the output voltage to fully transition. Diodes also have a reverse recovery time.
  2. The output will be pulled specifically to one forward voltage drop less than the lowest high input voltage. The designer must ensure this output voltage should still lie within the valid high range.
  3. The output will be pulled specifically to one forward voltage drop above the highest low input voltage. The designer must ensure this output voltage should still lie within the valid low range.
  4. More realistically the germanium forward voltage might be 0.25 to 0.4 volts but this is often not specified.
  5. The silicon leakage current might be much lower, possibly 1 to 100 nanoamps.
  6. "Reverse Recovery Time". Analog Devices. Archived from the original on 2023-01-18. Retrieved 2023-01-18.
  7. Bigelow, Ken (2015), Diode logic, archived from the original 7 May 2021.
  8. Integrated Circuits §Using diodes to combine outputs, Electronics Club, retrieved 27 November 2022.
  9. Lancaster, Don (1977). CMOS Cookbook (2nd ed.). USA: Howard W Sams & Co. pp. 242–245. ISBN 0 672-22459-3.
  10. Wilson, Ray. "CMOS Mickey Mouse Logic". musicfromouterspace.com. Archived from the original on 2022-09-16. Retrieved 2023-01-18.
  11. Tunnel Diodes for Switching and Microwave Applications Technical Manual TD-30, RCA 1963, (3rd Chapter) Switching


बाहरी संबंध